OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [micro_bus/] [rtl/] [xml/] [micro_bus_exp5.xml] - Blame information for rev 131

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30
31
xmlns:spirit="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009"
32
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34
xsi:schemaLocation="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009
35
http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009/index.xsd">
36
 
37
opencores.org
38
logic
39
micro_bus
40
exp5  default
41
 
42
 
43
 
44
45
 
46
mb_out
47
  
48
  
49
  
50
  
51
  
52
  
53
  
54
  
55
  
56
  
57
 
58
 
59
    
60
 
61
      
62
        addr
63
        
64
        addr_in
65
          70
66
        
67
      
68
 
69
      
70
        rdata
71
        
72
        rdata_out
73
          150
74
        
75
      
76
 
77
      
78
        wdata
79
        
80
        wdata_in
81
          70
82
        
83
      
84
 
85
      
86
        rd
87
        
88
        rd_in
89
        
90
      
91
 
92
      
93
        wr
94
        
95
        wr_in
96
        
97
      
98
 
99
      
100
        cs
101
        
102
        cs_in
103
        
104
      
105
 
106
      
107
        wait
108
        
109
        wait_out
110
        reg
111
        
112
      
113
 
114
    
115
 
116
 
117
 
118
 
119
 
120
 
121
mas_0
122
  
123
  
124
  
125
 
126
    
127
 
128
      
129
        addr
130
        
131
        mas_0_addr_out
132
          70
133
        
134
      
135
 
136
      
137
        rdata
138
        
139
        mas_0_rdata_in
140
          70
141
        
142
      
143
 
144
      
145
        wdata
146
        
147
        mas_0_wdata_out
148
          70
149
        
150
      
151
 
152
      
153
        rd
154
        
155
        mas_0_rd_out
156
        
157
      
158
 
159
      
160
        wr
161
        
162
        mas_0_wr_out
163
        
164
      
165
 
166
      
167
        cs
168
        
169
        mas_0_cs_out
170
        
171
      
172
 
173
    
174
 
175
 
176
 
177
 
178
 
179
 
180
 
181
 
182
mas_1
183
  
184
  
185
  
186
 
187
    
188
 
189
      
190
        addr
191
        
192
        mas_1_addr_out
193
          70
194
        
195
      
196
 
197
      
198
        rdata
199
        
200
        mas_1_rdata_in
201
          70
202
        
203
      
204
 
205
      
206
        wdata
207
        
208
        mas_1_wdata_out
209
          70
210
        
211
      
212
 
213
      
214
        rd
215
        
216
        mas_1_rd_out
217
        
218
      
219
 
220
      
221
        wr
222
        
223
        mas_1_wr_out
224
        
225
      
226
 
227
      
228
        cs
229
        
230
        mas_1_cs_out
231
        
232
      
233
 
234
    
235
 
236
 
237
 
238
 
239
 
240
 
241
 
242
 
243
 
244
mas_2
245
  
246
  
247
  
248
 
249
 
250
    
251
 
252
      
253
        addr
254
        
255
        mas_2_addr_out
256
          70
257
        
258
      
259
 
260
      
261
        rdata
262
        
263
        mas_2_rdata_in
264
          70
265
        
266
      
267
 
268
      
269
        wdata
270
        
271
        mas_2_wdata_out
272
          70
273
        
274
      
275
 
276
      
277
        rd
278
        
279
        mas_2_rd_out
280
        
281
      
282
 
283
      
284
        wr
285
        
286
        mas_2_wr_out
287
        
288
      
289
 
290
      
291
        cs
292
        
293
        mas_2_cs_out
294
        
295
      
296
 
297
    
298
 
299
 
300
 
301
 
302
 
303
 
304
mas_3
305
  
306
  
307
  
308
 
309
    
310
 
311
      
312
        addr
313
        
314
        mas_3_addr_out
315
          70
316
        
317
      
318
 
319
      
320
        rdata
321
        
322
        mas_3_rdata_in
323
          70
324
        
325
      
326
 
327
      
328
        wdata
329
        
330
        mas_3_wdata_out
331
          70
332
        
333
      
334
 
335
      
336
        rd
337
        
338
        mas_3_rd_out
339
        
340
      
341
 
342
      
343
        wr
344
        
345
        mas_3_wr_out
346
        
347
      
348
 
349
      
350
        cs
351
        
352
        mas_3_cs_out
353
        
354
      
355
 
356
    
357
 
358
 
359
 
360
 
361
 
362
 
363
mas_4
364
  
365
  
366
 
367
  
368
 
369
 
370
    
371
 
372
      
373
        addr
374
        
375
        mas_4_addr_out
376
          70
377
        
378
      
379
 
380
      
381
        rdata
382
        
383
        mas_4_rdata_in
384
          70
385
        
386
      
387
 
388
      
389
        wdata
390
        
391
        mas_4_wdata_out
392
          70
393
        
394
      
395
 
396
      
397
        rd
398
        
399
        mas_4_rd_out
400
        
401
      
402
 
403
      
404
        wr
405
        
406
        mas_4_wr_out
407
        
408
      
409
 
410
      
411
        cs
412
        
413
        mas_4_cs_out
414
        
415
      
416
 
417
    
418
 
419
 
420
 
421
 
422
 
423
 
424
425
 
426
 
427
 
428
429
 
430
 
431
 
432
 
433
 
434
 
435
 
436
437
  gen_verilog
438
  104.0
439
  none
440
  common
441
  ./tools/verilog/gen_verilog
442
    
443
    
444
      destination
445
      top.exp5
446
    
447
    
448
      dest_dir
449
      ../verilog
450
    
451
  
452
453
 
454
 
455
 
456
457
 
458
 
459
  
460
 
461
    
462
      fs-common
463
 
464
      
465
        
466
        ../verilog/top.body.exp5
467
        verilogSourcefragment
468
      
469
 
470
    
471
 
472
    
473
      fs-sim
474
 
475
      
476
        
477
        ../verilog/copyright.v
478
        verilogSourceinclude
479
      
480
 
481
 
482
      
483
        
484
        ../verilog/common/top.exp5
485
        verilogSourcemodule
486
      
487
 
488
 
489
    
490
 
491
 
492
 
493
 
494
    
495
      fs-syn
496
 
497
      
498
        
499
        ../verilog/copyright.v
500
        verilogSourceinclude
501
      
502
 
503
 
504
 
505
      
506
        
507
        ../verilog/common/top.exp5
508
        verilogSourcemodule
509
      
510
 
511
 
512
 
513
    
514
 
515
 
516
 
517
 
518
 
519
 
520
  
521
 
522
 
523
 
524
 
525
526
 
527
      
528
 
529
 
530
 
531
              
532
              verilog
533
              
534
              
535
                                   spirit:library="Testbench"
536
                                   spirit:name="toolflow"
537
                                   spirit:version="verilog"/>
538
              
539
              
540
 
541
 
542
 
543
 
544
 
545
              
546
              commoncommon
547
 
548
              Verilog
549
              
550
                     
551
                            fs-common
552
                     
553
              
554
 
555
              
556
              sim:*Simulation:*
557
 
558
              Verilog
559
              
560
                     
561
                            fs-sim
562
                     
563
              
564
 
565
 
566
              
567
              syn:*Synthesis:*
568
 
569
              Verilog
570
              
571
                     
572
                            fs-syn
573
                     
574
              
575
 
576
 
577
              
578
              doc
579
              
580
              
581
                                   spirit:library="Testbench"
582
                                   spirit:name="toolflow"
583
                                   spirit:version="documentation"/>
584
              
585
              :*Documentation:*
586
              Verilog
587
              
588
 
589
 
590
      
591
 
592
 
593
 
594
 
595
596
SLA_ADDR_WIDTH8
597
SLA_DATA_WIDTH16
598
MAS_ADDR_WIDTH4
599
MAS_DATA_WIDTH8
600
601
 
602
 
603
 
604
605
 
606
clk
607
wire
608
in
609
610
 
611
 
612
reset
613
wire
614
in
615
616
 
617
 
618
 
619
enable
620
wire
621
in
622
623
 
624
625
 
626
 
627
628
 
629
 
630
 
631
 
632
633
 
634
 
635
   
636
 
637
   4
638
   mb_out
639
 
640
 
641
  
642
     mas_0
643
     0x00
644
   
645
 
646
 
647
  
648
     mas_1
649
     0x10
650
   
651
 
652
 
653
  
654
     mas_2
655
     0x20
656
   
657
 
658
 
659
  
660
     mas_3
661
     0x30
662
   
663
 
664
  
665
     mas_4
666
     0x40
667
   
668
 
669
 
670
 
671
 
672
 
673
   
674
     mas_0
675
     00
676
      
677
       mas_0
678
       16
679
       8
680
     
681
   
682
 
683
   
684
     mas_1
685
     10
686
      
687
       mas_1
688
       16
689
       8
690
     
691
   
692
 
693
 
694
   
695
     mas_2
696
     20
697
      
698
       mas_2
699
       16
700
       8
701
     
702
   
703
 
704
 
705
 
706
 
707
   
708
     mas_3
709
     30
710
      
711
       mas_3
712
       16
713
       8
714
     
715
   
716
 
717
 
718
   
719
     mas_4
720
     40
721
      
722
       mas_4
723
       16
724
       8
725
     
726
   
727
 
728
 
729
 
730
 
731
 
732
 
733
   
734
 
735
 
736
 
737
738
 
739
 
740
741
 
742
  
743
    mas_0
744
    0x10
745
    8
746
  
747
 
748
  
749
    mas_1
750
    0x10
751
    8
752
  
753
 
754
  
755
    mas_2
756
    0x10
757
    8
758
  
759
 
760
  
761
    mas_3
762
    0x10
763
    8
764
  
765
 
766
  
767
    mas_4
768
    0x10
769
    8
770
  
771
 
772
 
773
774
 
775
 
776
 
777
 
778
779
 
780
 
781
 
782
 
783
 
784
 
785
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.