OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [uart/] [rtl/] [xml/] [uart_def.design.xml] - Blame information for rev 131

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30
31
xmlns:spirit="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009"
32
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34
xsi:schemaLocation="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009
35
http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009/index.xsd">
36
 
37
opencores.org
38
logic
39
uart
40
def.design
41
 
42
 
43
 
44
 
45
46
 
47
 
48
 
49
baud_clk
50
wire
51
 
52
53
 
54
 
55
baud_clk_div
56
wire
57
 
58
59
 
60
 
61
fifo_data_out
62
wire
63
64
70
65
66
 
67
 
68
fifo_full
69
wire
70
 
71
72
 
73
 
74
 
75
fifo_empty
76
wire
77
 
78
79
 
80
 
81
 
82
fifo_over_run
83
wire
84
 
85
86
 
87
 
88
 
89
fifo_under_run
90
wire
91
 
92
93
 
94
 
95
cde_buffer_empty
96
wire
97
 
98
99
 
100
 
101
 
102
xmit_start
103
reg
104
 
105
106
 
107
 
108
 
109
xmit_enable
110
wire
111
112
 
113
114
 txd_break_n
115
 wire
116
117
 
118
 
119
120
 rxd_pad_synced
121
 wire
122
123
 
124
 
125
126
 
127
 
128
 
129
 
130
 
131
 
132
 
133
 
134
135
 
136
 
137
      clk
138
      
139
      
140
      
141
      
142
      
143
      
144
    
145
 
146
 
147
 
148
      reset
149
      
150
      
151
      
152
      
153
      
154
    
155
 
156
 
157
 
158
      baud_clk_div
159
      
160
    
161
 
162
 
163
 
164
      xmit_enable
165
      
166
    
167
 
168
 
169
 
170
 
171
 
172
 
173
      
174
 
175
 
176
 
177
 
178
 
179
 
180
  
181
 
182
 
183
 
184
 
185
      baud_clk
186
      
187
    
188
 
189
 
190
 
191
 
192
      baud_clk_div
193
      
194
    
195
 
196
 
197
 
198
      parity_enable
199
      
200
    
201
 
202
 
203
 
204
      rxd_parity
205
      
206
    
207
 
208
 
209
 
210
      rxd_force_parity
211
      
212
    
213
 
214
 
215
 
216
 
217
 
218
      rxd_pad_in
219
      
220
    
221
 
222
 
223
 
224
 
225
      rxd_pad_synced
226
      
227
      
228
    
229
 
230
 
231
 
232
 
233
 
234
 
235
 
236
 
237
      rxd_data_avail_stb
238
      
239
    
240
 
241
 
242
 
243
      rxd_data_out
244
      
245
    
246
 
247
 
248
 
249
      rxd_parity_error
250
      
251
    
252
 
253
 
254
 
255
      rxd_stop_error
256
      
257
    
258
 
259
 
260
 
261
      rxd_data_avail
262
      
263
    
264
 
265
 
266
 
267
      xmit_enable
268
      
269
    
270
 
271
 
272
 
273
      parity_enable
274
      
275
    
276
 
277
 
278
 
279
 
280
      txd_force_parity
281
      
282
    
283
 
284
 
285
 
286
 
287
      txd_parity
288
      
289
    
290
 
291
 
292
 
293
 
294
      xmit_start
295
      
296
    
297
 
298
 
299
 
300
 
301
 
302
 
303
 
304
      txd_break_n
305
      
306
    
307
 
308
 
309
      fifo_data_out
310
      
311
    
312
 
313
 
314
      cde_buffer_empty
315
      
316
    
317
 
318
 
319
      txd_pad_out
320
      
321
    
322
 
323
 
324
 
325
 
326
 
327
      
328
    
329
 
330
 
331
 
332
 
333
      
334
    
335
 
336
 
337
 
338
339
 
340
 
341
342
 
343
344
serial_rcvr
345
346
347
 
348
 
349
350
cde_serial_xmit
351
352
353
 
354
 
355
 
356
357
divider
358
359
360
 PRE_SIZE
361
362
363
 
364
 
365
366
x_divider
367
368
369
 4
370
371
372
 
373
 
374
 
375
 
376
 
377
378
filter
379
380
381
 
382
 
383
384
 
385
 
386
 
387
 
388
 
389
 
390
 
391

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.