OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [serial/] [rtl/] [xml/] [cde_serial_xmit.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
5 135 jt_eaton
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7 131 jt_eaton
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11 131 jt_eaton
 
12 135 jt_eaton
opencores.org
13
cde
14
serial
15
xmit
16 131 jt_eaton
 
17
 
18 135 jt_eaton
19 131 jt_eaton
 
20 135 jt_eaton
21
  gen_verilog
22
  104.0
23
  none
24
  :*common:*
25
  tools/verilog/gen_verilog
26
  
27
    
28
      destination
29
      serial_xmit
30
    
31
  
32
33 131 jt_eaton
 
34
 
35
 
36
 
37 134 jt_eaton
 
38
 
39 135 jt_eaton
40 131 jt_eaton
 
41
 
42
 
43
 
44
 
45
 
46
 
47 135 jt_eaton
48 134 jt_eaton
 
49 135 jt_eaton
                
50
                        
51
                                verilog
52
                                verilog
53
                                cde_serial_xmit
54
                                
55
                                        
56
                                                WIDTH
57
                                                8
58
                                        
59
                                
60
                                
61
                                        fs-sim
62
                                
63
                        
64
                
65 134 jt_eaton
 
66 135 jt_eaton
 
67 134 jt_eaton
 
68
 
69
 
70 135 jt_eaton
  
71 134 jt_eaton
 
72
 
73
 
74
 
75 135 jt_eaton
        
76
        rtl
77
        verilog:Kactus2:
78
        verilog
79
        
80
 
81 134 jt_eaton
 
82 135 jt_eaton
              
83
              verilog
84
              
85
              
86
                                   ipxact:library="Testbench"
87
                                   ipxact:name="toolflow"
88
                                   ipxact:version="verilog"/>
89
              
90
              
91 134 jt_eaton
 
92
 
93
 
94 135 jt_eaton
              
95
              common:*common:*
96
              Verilog
97
              
98
                     
99
                            fs-common
100
                     
101
              
102 134 jt_eaton
 
103
 
104 131 jt_eaton
 
105
 
106
 
107
 
108
 
109
 
110 135 jt_eaton
              
111
              sim:*Simulation:*
112
              Verilog
113
              
114
                     
115
                            fs-sim
116
                     
117
              
118 131 jt_eaton
 
119 135 jt_eaton
              
120
              syn:*Synthesis:*
121
              Verilog
122
              
123
                     
124
                            fs-syn
125
                     
126
              
127 131 jt_eaton
 
128 135 jt_eaton
              
129
              doc
130
              
131
              
132
                                   ipxact:library="Testbench"
133
                                   ipxact:name="toolflow"
134
                                   ipxact:version="documentation"/>
135
              
136
              :*Documentation:*
137
              Verilog
138
              
139 131 jt_eaton
 
140
 
141
 
142
 
143
 
144 135 jt_eaton
      
145 131 jt_eaton
 
146
 
147
 
148 135 jt_eaton
149
WIDTH8
150
151 131 jt_eaton
 
152
 
153
 
154 135 jt_eaton
155 131 jt_eaton
 
156 135 jt_eaton
clk
157
158
wire
159
in
160
161 131 jt_eaton
 
162 135 jt_eaton
reset
163
164
wire
165
in
166
167 131 jt_eaton
 
168 135 jt_eaton
edge_enable
169
170
wire
171
in
172
173 131 jt_eaton
 
174 135 jt_eaton
parity_enable
175
176
wire
177
in
178
179 131 jt_eaton
 
180 135 jt_eaton
parity_type
181
182
wire
183
in
184
185 131 jt_eaton
 
186 135 jt_eaton
parity_force
187
188
wire
189
in
190
191 131 jt_eaton
 
192 135 jt_eaton
load
193
194
wire
195
in
196
197 131 jt_eaton
 
198 135 jt_eaton
start_value
199
200
wire
201
in
202
203 131 jt_eaton
 
204 135 jt_eaton
stop_value
205
206
wire
207
in
208
209 131 jt_eaton
 
210
 
211
 
212 135 jt_eaton
data
213
214
wire
215
in
216
WIDTH-10
217
218 131 jt_eaton
 
219
 
220 135 jt_eaton
buffer_empty
221
222
reg
223
out
224
225 131 jt_eaton
 
226
 
227 135 jt_eaton
ser_out
228
229
reg
230
out
231
232 131 jt_eaton
 
233
 
234
 
235
 
236 135 jt_eaton
237 131 jt_eaton
 
238 135 jt_eaton
239 131 jt_eaton
 
240 134 jt_eaton
 
241
 
242
 
243
 
244 135 jt_eaton
 
245
246
 
247
 
248
 
249
   
250
      fs-common
251
 
252
      
253
        
254
        ../verilog/serial_xmit
255
        verilogSourcefragment
256
      
257
 
258
   
259 134 jt_eaton
 
260
 
261 135 jt_eaton
   
262
      fs-sim
263 131 jt_eaton
 
264 134 jt_eaton
 
265 135 jt_eaton
     
266
        
267
        ../verilog/copyright
268
        verilogSourceinclude
269
      
270 134 jt_eaton
 
271 131 jt_eaton
 
272 135 jt_eaton
      
273
        
274
        ../verilog/common/serial_xmit
275
        verilogSourcemodule
276
      
277 134 jt_eaton
 
278
 
279
 
280 135 jt_eaton
      
281
        dest_dir
282
        ../views/sim/
283
        verilogSourcelibraryDir
284
      
285 131 jt_eaton
 
286 135 jt_eaton
  
287 131 jt_eaton
 
288
 
289 135 jt_eaton
   
290
      fs-syn
291 131 jt_eaton
 
292 134 jt_eaton
 
293 135 jt_eaton
     
294
        
295
        ../verilog/copyright
296
        verilogSourceinclude
297
      
298 134 jt_eaton
 
299
 
300 135 jt_eaton
      
301
        
302
        ../verilog/common/serial_xmit
303
        verilogSourcemodule
304
      
305 134 jt_eaton
 
306
 
307
 
308 135 jt_eaton
      
309
        dest_dir
310
        ../views/syn/
311
        verilogSourcelibraryDir
312
      
313 131 jt_eaton
 
314
 
315
 
316 135 jt_eaton
   
317 131 jt_eaton
 
318
 
319 135 jt_eaton
    
320 131 jt_eaton
 
321 135 jt_eaton
      fs-lint
322
      
323
        dest_dir../verilog/
324
        verilogSourcelibraryDir
325
      
326 131 jt_eaton
 
327 135 jt_eaton
    
328 131 jt_eaton
 
329
 
330
 
331
 
332
 
333 135 jt_eaton
334 131 jt_eaton
 
335
 
336
 
337
 
338
 
339
 
340
 
341
 
342
 
343
 
344
 
345 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.