OpenCores
URL https://opencores.org/ocsvn/usimplez/usimplez/trunk

Subversion Repositories usimplez

[/] [usimplez/] [trunk/] [QuartusII/] [usimplez_top.fit.rpt] - Blame information for rev 3

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 3 pas.
Fitter report for usimplez_top
2
Wed Nov 09 11:47:37 2011
3
Quartus II Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. I/O Assignment Warnings
13
  5. Incremental Compilation Preservation Summary
14
  6. Incremental Compilation Partition Settings
15
  7. Incremental Compilation Placement Preservation
16
  8. Pin-Out File
17
  9. Fitter Resource Usage Summary
18
 10. Input Pins
19
 11. Output Pins
20
 12. I/O Bank Usage
21
 13. All Package Pins
22
 14. Output Pin Default Load For Reported TCO
23
 15. Fitter Resource Utilization by Entity
24
 16. Delay Chain Summary
25
 17. Pad To Core Delay Chain Fanout
26
 18. Control Signals
27
 19. Global & Other Fast Signals
28
 20. Non-Global High Fan-Out Signals
29
 21. Fitter RAM Summary
30
 22. Interconnect Usage Summary
31
 23. LAB Logic Elements
32
 24. LAB-wide Signals
33
 25. LAB Signals Sourced
34
 26. LAB Signals Sourced Out
35
 27. LAB Distinct Inputs
36
 28. I/O Rules Summary
37
 29. I/O Rules Details
38
 30. I/O Rules Matrix
39
 31. Fitter Device Options
40
 32. Operating Settings and Conditions
41
 33. Estimated Delay Added for Hold Timing
42
 34. Fitter Messages
43
 
44
 
45
 
46
----------------
47
; Legal Notice ;
48
----------------
49
Copyright (C) 1991-2010 Altera Corporation
50
Your use of Altera Corporation's design tools, logic functions
51
and other software and tools, and its AMPP partner logic
52
functions, and any output files from any of the foregoing
53
(including device programming or simulation files), and any
54
associated documentation or information are expressly subject
55
to the terms and conditions of the Altera Program License
56
Subscription Agreement, Altera MegaCore Function License
57
Agreement, or other applicable license agreement, including,
58
without limitation, that your use is for the sole purpose of
59
programming logic devices manufactured by Altera and sold by
60
Altera or its authorized distributors.  Please refer to the
61
applicable agreement for further details.
62
 
63
 
64
 
65
+------------------------------------------------------------------------------+
66
; Fitter Summary                                                               ;
67
+-------------------------------+----------------------------------------------+
68
; Fitter Status                 ; Successful - Wed Nov 09 11:47:37 2011        ;
69
; Quartus II Version            ; 9.1 Build 350 03/24/2010 SP 2 SJ Web Edition ;
70
; Revision Name                 ; usimplez_top                                 ;
71
; Top-level Entity Name         ; usimplez_top                                 ;
72
; Family                        ; Stratix II                                   ;
73
; Device                        ; EP2S15F484C3                                 ;
74
; Timing Models                 ; Final                                        ;
75
; Logic utilization             ; < 1 %                                        ;
76
;     Combinational ALUTs       ; 48 / 12,480 ( < 1 % )                        ;
77
;     Dedicated logic registers ; 63 / 12,480 ( < 1 % )                        ;
78
; Total registers               ; 63                                           ;
79
; Total pins                    ; 7 / 343 ( 2 % )                              ;
80
; Total virtual pins            ; 0                                            ;
81
; Total block memory bits       ; 6,144 / 419,328 ( 1 % )                      ;
82
; DSP block 9-bit elements      ; 0 / 96 ( 0 % )                               ;
83
; Total PLLs                    ; 0 / 6 ( 0 % )                                ;
84
; Total DLLs                    ; 0 / 2 ( 0 % )                                ;
85
+-------------------------------+----------------------------------------------+
86
 
87
 
88
+----------------------------------------------------------------------------------------------------------------------------------------------+
89
; Fitter Settings                                                                                                                              ;
90
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
91
; Option                                                                     ; Setting                        ; Default Value                  ;
92
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
93
; Device                                                                     ; AUTO                           ;                                ;
94
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
95
; Use smart compilation                                                      ; Off                            ; Off                            ;
96
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
97
; Enable compact report table                                                ; Off                            ; Off                            ;
98
; Use TimeQuest Timing Analyzer                                              ; Off                            ; Off                            ;
99
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
100
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
101
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
102
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
103
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
104
; Optimize Multi-Corner Timing                                               ; Off                            ; Off                            ;
105
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
106
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
107
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
108
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
109
; Optimize IOC Register Placement for Timing                                 ; On                             ; On                             ;
110
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
111
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
112
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
113
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
114
; PCI I/O                                                                    ; Off                            ; Off                            ;
115
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
116
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
117
; Auto Global Memory Control Signals                                         ; Off                            ; Off                            ;
118
; Auto Packed Registers                                                      ; Auto                           ; Auto                           ;
119
; Auto Delay Chains                                                          ; On                             ; On                             ;
120
; Auto Merge PLLs                                                            ; On                             ; On                             ;
121
; Perform Physical Synthesis for Combinational Logic for Fitting             ; Off                            ; Off                            ;
122
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
123
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
124
; Perform Logic to Memory Mapping for Fitting                                ; Off                            ; Off                            ;
125
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
126
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
127
; Fitter Effort                                                              ; Auto Fit                       ; Auto Fit                       ;
128
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
129
; Logic Cell Insertion - Logic Duplication                                   ; Auto                           ; Auto                           ;
130
; Auto Register Duplication                                                  ; Auto                           ; Auto                           ;
131
; Auto Global Clock                                                          ; On                             ; On                             ;
132
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
133
; Stop After Congestion Map Generation                                       ; Off                            ; Off                            ;
134
; Save Intermediate Fitting Results                                          ; Off                            ; Off                            ;
135
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
136
; Use Best Effort Settings for Compilation                                   ; Off                            ; Off                            ;
137
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
138
 
139
 
140
+------------------------------------------+
141
; I/O Assignment Warnings                  ;
142
+----------+-------------------------------+
143
; Pin Name ; Reason                        ;
144
+----------+-------------------------------+
145
; we_o     ; Incomplete set of assignments ;
146
; in0_o    ; Incomplete set of assignments ;
147
; in1_o    ; Incomplete set of assignments ;
148
; op0_o    ; Incomplete set of assignments ;
149
; op1_o    ; Incomplete set of assignments ;
150
; clk_i    ; Incomplete set of assignments ;
151
; rst_i    ; Incomplete set of assignments ;
152
+----------+-------------------------------+
153
 
154
 
155
+----------------------------------------------+
156
; Incremental Compilation Preservation Summary ;
157
+-------------------------+--------------------+
158
; Type                    ; Value              ;
159
+-------------------------+--------------------+
160
; Placement               ;                    ;
161
;     -- Requested        ; 0 / 133 ( 0.00 % ) ;
162
;     -- Achieved         ; 0 / 133 ( 0.00 % ) ;
163
;                         ;                    ;
164
; Routing (by Connection) ;                    ;
165
;     -- Requested        ; 0 / 0 ( 0.00 % )   ;
166
;     -- Achieved         ; 0 / 0 ( 0.00 % )   ;
167
+-------------------------+--------------------+
168
 
169
 
170
+--------------------------------------------------------------------------------------------------------------------------------------------------+
171
; Incremental Compilation Partition Settings                                                                                                       ;
172
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
173
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
174
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
175
; Top            ; User-created   ; Source File       ; N/A                     ; Source File            ; N/A                          ;          ;
176
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
177
 
178
 
179
+--------------------------------------------------------------------------------------------+
180
; Incremental Compilation Placement Preservation                                             ;
181
+----------------+---------+-------------------+-------------------------+-------------------+
182
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
183
+----------------+---------+-------------------+-------------------------+-------------------+
184
; Top            ; 133     ; 0                 ; N/A                     ; Source File       ;
185
+----------------+---------+-------------------+-------------------------+-------------------+
186
 
187
 
188
+--------------+
189
; Pin-Out File ;
190
+--------------+
191
The pin-out file can be found in C:/Altera/qdesigns/usimplez00/usimplez_top.pin.
192
 
193
 
194
+-------------------------------------------------------------------------------------------------------------+
195
; Fitter Resource Usage Summary                                                                               ;
196
+-----------------------------------------------------------------------------------+-------------------------+
197
; Resource                                                                          ; Usage                   ;
198
+-----------------------------------------------------------------------------------+-------------------------+
199
; Combinational ALUTs                                                               ; 48 / 12,480 ( < 1 % )   ;
200
; Dedicated logic registers                                                         ; 63 / 12,480 ( < 1 % )   ;
201
;                                                                                   ;                         ;
202
; Combinational ALUT usage by number of inputs                                      ;                         ;
203
;     -- 7 input functions                                                          ; 1                       ;
204
;     -- 6 input functions                                                          ; 6                       ;
205
;     -- 5 input functions                                                          ; 5                       ;
206
;     -- 4 input functions                                                          ; 0                       ;
207
;     -- <=3 input functions                                                        ; 36                      ;
208
;                                                                                   ;                         ;
209
; Combinational ALUTs by mode                                                       ;                         ;
210
;     -- normal mode                                                                ; 26                      ;
211
;     -- extended LUT mode                                                          ; 1                       ;
212
;     -- arithmetic mode                                                            ; 21                      ;
213
;     -- shared arithmetic mode                                                     ; 0                       ;
214
;                                                                                   ;                         ;
215
; Logic utilization                                                                 ; 82 / 12,480 ( < 1 % )   ;
216
;     -- Difficulty Clustering Design                                               ; Low                     ;
217
;     -- Combinational ALUT/register pairs used in final Placement                  ; 72                      ;
218
;         -- Combinational with no register                                         ; 9                       ;
219
;         -- Register only                                                          ; 24                      ;
220
;         -- Combinational with a register                                          ; 39                      ;
221
;     -- Estimated pairs recoverable by pairing ALUTs and registers as design grows ; -1                      ;
222
;     -- Estimated Combinational ALUT/register pairs unavailable                    ; 11                      ;
223
;         -- Unavailable due to unpartnered 7 LUTs                                  ; 1                       ;
224
;         -- Unavailable due to unpartnered 6 LUTs                                  ; 2                       ;
225
;         -- Unavailable due to unpartnered 5 LUTs                                  ; 0                       ;
226
;         -- Unavailable due to LAB-wide signal conflicts                           ; 6                       ;
227
;         -- Unavailable due to LAB input limits                                    ; 0                       ;
228
;         -- Unavailable due to location constrained logic                          ; 2                       ;
229
;                                                                                   ;                         ;
230
; Total registers*                                                                  ; 63 / 14,410 ( < 1 % )   ;
231
;     -- Dedicated logic registers                                                  ; 63 / 12,480 ( < 1 % )   ;
232
;     -- I/O registers                                                              ; 0 / 1,930 ( 0 % )       ;
233
;                                                                                   ;                         ;
234
; ALMs:  partially or completely used                                               ; 38 / 6,240 ( < 1 % )    ;
235
;                                                                                   ;                         ;
236
; Total LABs:  partially or completely used                                         ; 7 / 780 ( < 1 % )       ;
237
;                                                                                   ;                         ;
238
; User inserted logic elements                                                      ; 0                       ;
239
; Virtual pins                                                                      ; 0                       ;
240
; I/O pins                                                                          ; 7 / 343 ( 2 % )         ;
241
;     -- Clock pins                                                                 ; 2 / 16 ( 13 % )         ;
242
; Global signals                                                                    ; 1                       ;
243
; M512s                                                                             ; 0 / 104 ( 0 % )         ;
244
; M4Ks                                                                              ; 2 / 78 ( 3 % )          ;
245
; Total block memory bits                                                           ; 6,144 / 419,328 ( 1 % ) ;
246
; Total block memory implementation bits                                            ; 9,216 / 419,328 ( 2 % ) ;
247
; DSP block 9-bit elements                                                          ; 0 / 96 ( 0 % )          ;
248
; PLLs                                                                              ; 0 / 6 ( 0 % )           ;
249
; Global clocks                                                                     ; 1 / 16 ( 6 % )          ;
250
; Regional clocks                                                                   ; 0 / 32 ( 0 % )          ;
251
; SERDES transmitters                                                               ; 0 / 38 ( 0 % )          ;
252
; SERDES receivers                                                                  ; 0 / 42 ( 0 % )          ;
253
; JTAGs                                                                             ; 0 / 1 ( 0 % )           ;
254
; ASMI blocks                                                                       ; 0 / 1 ( 0 % )           ;
255
; CRC blocks                                                                        ; 0 / 1 ( 0 % )           ;
256
; Remote update blocks                                                              ; 0 / 1 ( 0 % )           ;
257
; Average interconnect usage (total/H/V)                                            ; 0% / 0% / 0%            ;
258
; Peak interconnect usage (total/H/V)                                               ; 0% / 1% / 0%            ;
259
; Maximum fan-out node                                                              ; clk_i~clkctrl           ;
260
; Maximum fan-out                                                                   ; 65                      ;
261
; Highest non-global fan-out signal                                                 ; rst_i                   ;
262
; Highest non-global fan-out                                                        ; 49                      ;
263
; Total fan-out                                                                     ; 508                     ;
264
; Average fan-out                                                                   ; 3.74                    ;
265
+-----------------------------------------------------------------------------------+-------------------------+
266
*  Register count does not include registers inside block RAM or DSP blocks.
267
 
268
 
269
 
270
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
271
; Input Pins                                                                                                                                                                                                                                                  ;
272
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
273
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
274
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
275
; clk_i ; N20   ; 1        ; 0            ; 10           ; 1           ; 1                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
276
; rst_i ; W9    ; 10       ; 26           ; 0            ; 2           ; 49                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
277
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
278
 
279
 
280
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
281
; Output Pins                                                                                                                                                                                                                                                                                                                         ;
282
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
283
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
284
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
285
; in0_o ; V2    ; 6        ; 40           ; 3            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
286
; in1_o ; A8    ; 4        ; 26           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
287
; op0_o ; B13   ; 3        ; 18           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
288
; op1_o ; A10   ; 9        ; 25           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
289
; we_o  ; B8    ; 4        ; 26           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
290
+-------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
291
 
292
 
293
+----------------------------------------------------------+
294
; I/O Bank Usage                                           ;
295
+----------+----------------+---------------+--------------+
296
; I/O Bank ; Usage          ; VCCIO Voltage ; VREF Voltage ;
297
+----------+----------------+---------------+--------------+
298
; 1        ; 1 / 40 ( 3 % ) ; 3.3V          ; --           ;
299
; 2        ; 0 / 44 ( 0 % ) ; 3.3V          ; --           ;
300
; 3        ; 2 / 50 ( 4 % ) ; 3.3V          ; --           ;
301
; 4        ; 2 / 35 ( 6 % ) ; 3.3V          ; --           ;
302
; 5        ; 0 / 44 ( 0 % ) ; 3.3V          ; --           ;
303
; 6        ; 1 / 40 ( 3 % ) ; 3.3V          ; --           ;
304
; 7        ; 0 / 34 ( 0 % ) ; 3.3V          ; --           ;
305
; 8        ; 0 / 43 ( 0 % ) ; 3.3V          ; --           ;
306
; 9        ; 1 / 6 ( 17 % ) ; 3.3V          ; --           ;
307
; 10       ; 1 / 6 ( 17 % ) ; 3.3V          ; --           ;
308
+----------+----------------+---------------+--------------+
309
 
310
 
311
+--------------------------------------------------------------------------------------------------------------------------------------------------------+
312
; All Package Pins                                                                                                                                       ;
313
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
314
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
315
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
316
; A1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
317
; A2       ;            ;          ; TEMPDIODEp               ;        ;              ;         ; --         ;                 ; --       ; --           ;
318
; A3       ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
319
; A4       ; 277        ; 4        ; ^MSEL3                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
320
; A5       ; 307        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
321
; A6       ; 311        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
322
; A7       ; 315        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
323
; A8       ; 318        ; 4        ; in1_o                    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
324
; A9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
325
; A10      ; 323        ; 9        ; op1_o                    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
326
; A11      ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
327
; A12      ;            ; 3        ; VCCIO3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
328
; A13      ; 329        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
329
; A14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
330
; A15      ; 343        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
331
; A16      ; 347        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
332
; A17      ; 351        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
333
; A18      ; 350        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
334
; A19      ; 375        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
335
; A20      ;            ; 3        ; VCCIO3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
336
; A21      ; 383        ; 3        ; ^nCE                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
337
; A22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
338
; AA1      ;            ; 6        ; VCCIO6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
339
; AA2      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
340
; AA3      ; 191        ; 7        ; ^nCEO                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
341
; AA4      ; 181        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
342
; AA5      ; 163        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
343
; AA6      ; 159        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
344
; AA7      ; 155        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
345
; AA8      ; 151        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
346
; AA9      ; 144        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
347
; AA10     ; 147        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
348
; AA11     ; 141        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
349
; AA12     ; 138        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
350
; AA13     ; 137        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
351
; AA14     ;            ; 8        ; VREFB8                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
352
; AA15     ; 127        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
353
; AA16     ; 123        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
354
; AA17     ; 119        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
355
; AA18     ; 115        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
356
; AA19     ; 85         ; 8        ; #TCK                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
357
; AA20     ; 86         ; 8        ; #TMS                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
358
; AA21     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
359
; AA22     ;            ; 1        ; VCCIO1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
360
; AB1      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
361
; AB2      ; 190        ; 7        ; ^nIO_PULLUP              ;        ;              ;         ; --         ;                 ; --       ; --           ;
362
; AB3      ;            ; 7        ; VCCIO7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
363
; AB4      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
364
; AB5      ; 161        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
365
; AB6      ; 157        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
366
; AB7      ; 153        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
367
; AB8      ; 150        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
368
; AB9      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
369
; AB10     ; 145        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
370
; AB11     ;            ; 7        ; VCCIO7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
371
; AB12     ;            ; 8        ; VCCIO8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
372
; AB13     ; 139        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
373
; AB14     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
374
; AB15     ; 125        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
375
; AB16     ; 124        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
376
; AB17     ; 117        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
377
; AB18     ; 118        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
378
; AB19     ; 87         ; 8        ; #TRST                    ; input  ;              ;         ; --         ;                 ; --       ; --           ;
379
; AB20     ;            ; 8        ; VCCIO8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
380
; AB21     ; 84         ; 8        ; #TDI                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
381
; AB22     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
382
; B1       ;            ; 5        ; VCCIO5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
383
; B2       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
384
; B3       ; 276        ; 4        ; #TDO                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
385
; B4       ; 279        ; 4        ; ^MSEL2                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
386
; B5       ; 305        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
387
; B6       ; 309        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
388
; B7       ; 313        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
389
; B8       ; 317        ; 4        ; we_o                     ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
390
; B9       ; 320        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
391
; B10      ; 321        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
392
; B11      ; 327        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
393
; B12      ; 328        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
394
; B13      ; 331        ; 3        ; op0_o                    ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
395
; B14      ;            ; 3        ; VREFB3                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
396
; B15      ; 341        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
397
; B16      ; 345        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
398
; B17      ; 349        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
399
; B18      ; 353        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
400
; B19      ; 377        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
401
; B20      ; 381        ; 3        ; ^nSTATUS                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
402
; B21      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
403
; B22      ;            ; 2        ; VCCIO2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
404
; C1       ; 275        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
405
; C2       ; 273        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
406
; C3       ;            ;          ; TEMPDIODEn               ;        ;              ;         ; --         ;                 ; --       ; --           ;
407
; C4       ; 285        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
408
; C5       ; 306        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
409
; C6       ; 308        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
410
; C7       ; 316        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
411
; C8       ; 314        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
412
; C9       ; 319        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
413
; C10      ; 324        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
414
; C11      ; 325        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
415
; C12      ; 326        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
416
; C13      ; 330        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
417
; C14      ; 354        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
418
; C15      ; 342        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
419
; C16      ; 344        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
420
; C17      ; 352        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
421
; C18      ; 355        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
422
; C19      ; 369        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
423
; C20      ; 384        ; 3        ; ^CONF_DONE               ;        ;              ;         ; --         ;                 ; --       ; --           ;
424
; C21      ; 2          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
425
; C22      ; 0          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
426
; D1       ; 271        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
427
; D2       ; 269        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
428
; D3       ; 287        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
429
; D4       ; 278        ; 4        ; ^MSEL1                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
430
; D5       ; 283        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
431
; D6       ; 293        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
432
; D7       ;            ; 4        ; VREFB4                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
433
; D8       ; 297        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
434
; D9       ;            ; 4        ; VREFB4                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
435
; D10      ; 322        ; 9        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
436
; D11      ; 337        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
437
; D12      ; 333        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
438
; D13      ; 332        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
439
; D14      ; 356        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
440
; D15      ; 361        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
441
; D16      ;            ; 3        ; VREFB3                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
442
; D17      ; 373        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
443
; D18      ; 379        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
444
; D19      ; 382        ; 3        ; ^DCLK                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
445
; D20      ; 371        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
446
; D21      ; 6          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
447
; D22      ; 4          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
448
; E1       ; 267        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
449
; E2       ; 265        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
450
; E3       ; 274        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
451
; E4       ; 272        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
452
; E5       ; 280        ; 4        ; ^MSEL0                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
453
; E6       ; 281        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
454
; E7       ; 289        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
455
; E8       ; 298        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
456
; E9       ; 301        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
457
; E10      ; 312        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
458
; E11      ; 335        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
459
; E12      ; 339        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
460
; E13      ; 338        ; 3        ; ~DATA0~ / RESERVED_INPUT ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
461
; E14      ; 357        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
462
; E15      ; 365        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
463
; E16      ; 374        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
464
; E17      ; 376        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
465
; E18      ; 380        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
466
; E19      ; 3          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
467
; E20      ; 1          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
468
; E21      ; 10         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
469
; E22      ; 8          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
470
; F1       ; 263        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
471
; F2       ; 261        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
472
; F3       ;            ; 5        ; VREFB5                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
473
; F4       ; 270        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
474
; F5       ; 268        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
475
; F6       ; 288        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
476
; F7       ; 296        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
477
; F8       ; 294        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
478
; F9       ; 300        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
479
; F10      ;            ;          ; GNDA_PLL5                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
480
; F11      ;            ;          ; GNDA_PLL5                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
481
; F12      ;            ;          ; VCCA_PLL5                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
482
; F13      ; 346        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
483
; F14      ; 358        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
484
; F15      ; 367        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
485
; F16      ; 362        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
486
; F17      ; 378        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
487
; F18      ;            ; 2        ; VREFB2                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
488
; F19      ; 11         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
489
; F20      ; 9          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
490
; F21      ; 14         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
491
; F22      ; 12         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
492
; G1       ; 255        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
493
; G2       ; 253        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
494
; G3       ; 262        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
495
; G4       ; 260        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
496
; G5       ; 266        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
497
; G6       ; 264        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
498
; G7       ; 286        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
499
; G8       ; 291        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
500
; G9       ; 302        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
501
; G10      ;            ; 9        ; VCC_PLL5_OUT             ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
502
; G11      ;            ;          ; VCCD_PLL5                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
503
; G12      ; 336        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
504
; G13      ; 348        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
505
; G14      ; 359        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
506
; G15      ; 366        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
507
; G16      ; 370        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
508
; G17      ; 7          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
509
; G18      ; 5          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
510
; G19      ; 19         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
511
; G20      ; 17         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
512
; G21      ; 22         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
513
; G22      ; 20         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
514
; H1       ; 251        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
515
; H2       ; 249        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
516
; H3       ; 259        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
517
; H4       ; 257        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
518
; H5       ; 254        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
519
; H6       ; 252        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
520
; H7       ; 284        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
521
; H8       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
522
; H9       ; 304        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
523
; H10      ;            ; 4        ; VCCPD4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
524
; H11      ; 334        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
525
; H12      ; 340        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
526
; H13      ;            ; 3        ; VCCPD3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
527
; H14      ; 360        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
528
; H15      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
529
; H16      ; 368        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
530
; H17      ; 15         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
531
; H18      ; 13         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
532
; H19      ; 18         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
533
; H20      ; 16         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
534
; H21      ; 26         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
535
; H22      ; 24         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
536
; J1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
537
; J2       ; 247        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
538
; J3       ; 245        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
539
; J4       ;            ; 5        ; VREFB5                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
540
; J5       ; 250        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
541
; J6       ; 248        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
542
; J7       ; 258        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
543
; J8       ; 256        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
544
; J9       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
545
; J10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
546
; J11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
547
; J12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
548
; J13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
549
; J14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
550
; J15      ; 364        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
551
; J16      ; 23         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
552
; J17      ; 21         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
553
; J18      ; 27         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
554
; J19      ; 25         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
555
; J20      ; 30         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
556
; J21      ; 28         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
557
; J22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
558
; K1       ; 239        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
559
; K2       ; 237        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
560
; K3       ; 243        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
561
; K4       ; 241        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
562
; K5       ; 246        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
563
; K6       ; 244        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
564
; K7       ; 242        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
565
; K8       ; 240        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
566
; K9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
567
; K10      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
568
; K11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
569
; K12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
570
; K13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
571
; K14      ;            ; 2        ; VCCPD2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
572
; K15      ; 35         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
573
; K16      ; 33         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
574
; K17      ; 31         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
575
; K18      ; 29         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
576
; K19      ; 34         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
577
; K20      ; 32         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
578
; K21      ; 38         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
579
; K22      ; 36         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
580
; L1       ;            ; 5        ; VCCIO5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
581
; L2       ; 233        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
582
; L3       ; 235        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
583
; L4       ;            ;          ; GNDA_PLL4                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
584
; L5       ;            ;          ; GNDA_PLL4                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
585
; L6       ;            ;          ; VCCD_PLL4                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
586
; L7       ; 238        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
587
; L8       ; 236        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
588
; L9       ;            ; 5        ; VCCPD5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
589
; L10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
590
; L11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
591
; L12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
592
; L13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
593
; L14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
594
; L15      ; 39         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
595
; L16      ; 37         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
596
; L17      ;            ;          ; GNDA_PLL1                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
597
; L18      ;            ;          ; GNDA_PLL1                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
598
; L19      ;            ; 2        ; VREFB2                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
599
; L20      ; 40         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
600
; L21      ; 42         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
601
; L22      ;            ; 2        ; VCCIO2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
602
; M1       ;            ; 6        ; VCCIO6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
603
; M2       ; 232        ; 5        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
604
; M3       ; 234        ; 5        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
605
; M4       ;            ;          ; VCCA_PLL3                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
606
; M5       ;            ;          ; VCCD_PLL3                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
607
; M6       ;            ;          ; VCCA_PLL4                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
608
; M7       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
609
; M8       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
610
; M9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
611
; M10      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
612
; M11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
613
; M12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
614
; M13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
615
; M14      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
616
; M15      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
617
; M16      ;            ;          ; VCCD_PLL1                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
618
; M17      ;            ;          ; VCCA_PLL1                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
619
; M18      ;            ;          ; VCCD_PLL2                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
620
; M19      ;            ;          ; VCCA_PLL2                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
621
; M20      ; 41         ; 2        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
622
; M21      ; 43         ; 2        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
623
; M22      ;            ; 1        ; VCCIO1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
624
; N1       ; 231        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
625
; N2       ; 229        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
626
; N3       ; 230        ; 6        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
627
; N4       ; 228        ; 6        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
628
; N5       ;            ;          ; GNDA_PLL3                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
629
; N6       ;            ;          ; GNDA_PLL3                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
630
; N7       ; 226        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
631
; N8       ; 224        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
632
; N9       ;            ; 6        ; VCCPD6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
633
; N10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
634
; N11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
635
; N12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
636
; N13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
637
; N14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
638
; N15      ; 51         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
639
; N16      ; 49         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
640
; N17      ;            ;          ; GNDA_PLL2                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
641
; N18      ;            ;          ; GNDA_PLL2                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
642
; N19      ; 47         ; 1        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
643
; N20      ; 45         ; 1        ; clk_i                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
644
; N21      ; 46         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
645
; N22      ; 44         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
646
; P1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
647
; P2       ; 227        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
648
; P3       ; 225        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
649
; P4       ;            ; 6        ; VREFB6                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
650
; P5       ; 222        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
651
; P6       ; 220        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
652
; P7       ; 218        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
653
; P8       ; 216        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
654
; P9       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
655
; P10      ;            ; 7        ; VCCPD7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
656
; P11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
657
; P12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
658
; P13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
659
; P14      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
660
; P15      ;            ; 1        ; VCCPD1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
661
; P16      ; 59         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
662
; P17      ; 57         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
663
; P18      ; 55         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
664
; P19      ; 53         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
665
; P20      ; 50         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
666
; P21      ; 48         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
667
; P22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
668
; R1       ; 223        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
669
; R2       ; 221        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
670
; R3       ; 215        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
671
; R4       ; 213        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
672
; R5       ; 214        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
673
; R6       ; 212        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
674
; R7       ; 202        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
675
; R8       ; 200        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
676
; R9       ; 168        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
677
; R10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
678
; R11      ;            ; 10       ; VCC_PLL6_OUT             ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
679
; R12      ;            ;          ; VCCA_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
680
; R13      ;            ; 8        ; VCCPD8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
681
; R14      ; 106        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
682
; R15      ; 89         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
683
; R16      ; 83         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
684
; R17      ; 81         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
685
; R18      ; 63         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
686
; R19      ; 61         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
687
; R20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
688
; R21      ; 54         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
689
; R22      ; 52         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
690
; T1       ; 219        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
691
; T2       ; 217        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
692
; T3       ; 207        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
693
; T4       ; 205        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
694
; T5       ; 210        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
695
; T6       ; 208        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
696
; T7       ; 186        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
697
; T8       ; 172        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
698
; T9       ; 170        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
699
; T10      ; 156        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
700
; T11      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
701
; T12      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
702
; T13      ; 120        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
703
; T14      ; 108        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
704
; T15      ; 98         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
705
; T16      ; 92         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
706
; T17      ; 67         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
707
; T18      ; 65         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
708
; T19      ; 66         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
709
; T20      ; 64         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
710
; T21      ; 58         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
711
; T22      ; 56         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
712
; U1       ; 211        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
713
; U2       ; 209        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
714
; U3       ;            ; 6        ; VREFB6                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
715
; U4       ; 206        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
716
; U5       ; 204        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
717
; U6       ; 179        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
718
; U7       ; 180        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
719
; U8       ; 173        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
720
; U9       ; 171        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
721
; U10      ; 158        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
722
; U11      ;            ;          ; VCCD_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
723
; U12      ; 130        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
724
; U13      ; 112        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
725
; U14      ; 103        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
726
; U15      ; 99         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
727
; U16      ; 94         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
728
; U17      ; 71         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
729
; U18      ; 69         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
730
; U19      ; 70         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
731
; U20      ; 68         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
732
; U21      ; 62         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
733
; U22      ; 60         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
734
; V1       ; 203        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
735
; V2       ; 201        ; 6        ; in0_o                    ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
736
; V3       ; 198        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
737
; V4       ; 196        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
738
; V5       ; 188        ; 7        ; ^PORSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
739
; V6       ; 185        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
740
; V7       ; 175        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
741
; V8       ; 166        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
742
; V9       ; 149        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
743
; V10      ; 165        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
744
; V11      ; 132        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
745
; V12      ; 134        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
746
; V13      ; 114        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
747
; V14      ; 105        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
748
; V15      ; 97         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
749
; V16      ; 93         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
750
; V17      ; 90         ; 8        ; ^VCCSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
751
; V18      ; 75         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
752
; V19      ; 73         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
753
; V20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
754
; V21      ; 74         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
755
; V22      ; 72         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
756
; W1       ; 199        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
757
; W2       ; 197        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
758
; W3       ; 194        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
759
; W4       ; 192        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
760
; W5       ; 182        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
761
; W6       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
762
; W7       ; 177        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
763
; W8       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
764
; W9       ; 148        ; 10       ; rst_i                    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
765
; W10      ; 142        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
766
; W11      ; 133        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
767
; W12      ; 135        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
768
; W13      ; 128        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
769
; W14      ; 109        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
770
; W15      ; 102        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
771
; W16      ; 101        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
772
; W17      ; 95         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
773
; W18      ; 88         ; 8        ; ^nCONFIG                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
774
; W19      ; 79         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
775
; W20      ; 77         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
776
; W21      ; 78         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
777
; W22      ; 76         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
778
; Y1       ; 195        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
779
; Y2       ; 193        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
780
; Y3       ; 184        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
781
; Y4       ; 189        ; 7        ; PLL_ENA                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
782
; Y5       ; 162        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
783
; Y6       ; 160        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
784
; Y7       ; 154        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
785
; Y8       ; 152        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
786
; Y9       ; 146        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
787
; Y10      ; 140        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
788
; Y11      ; 143        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
789
; Y12      ; 136        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
790
; Y13      ; 131        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
791
; Y14      ; 110        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
792
; Y15      ; 126        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
793
; Y16      ; 121        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
794
; Y17      ; 116        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
795
; Y18      ; 113        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
796
; Y19      ;            ; 8        ; VREFB8                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
797
; Y20      ; 91         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
798
; Y21      ; 82         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
799
; Y22      ; 80         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
800
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
801
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
802
 
803
 
804
+-------------------------------------------------------------------------------+
805
; Output Pin Default Load For Reported TCO                                      ;
806
+----------------------------------+-------+------------------------------------+
807
; I/O Standard                     ; Load  ; Termination Resistance             ;
808
+----------------------------------+-------+------------------------------------+
809
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
810
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
811
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
812
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
813
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
814
; HyperTransport                   ; 0 pF  ; 100 Ohm (Differential)             ;
815
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
816
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
817
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
818
; 2.5 V                            ; 0 pF  ; Not Available                      ;
819
; 1.8 V                            ; 0 pF  ; Not Available                      ;
820
; 1.5 V                            ; 0 pF  ; Not Available                      ;
821
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
822
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
823
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
824
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
825
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
826
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
827
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
828
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
829
; 1.2-V HSTL                       ; 0 pF  ; Not Available                      ;
830
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
831
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
832
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
833
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
834
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
835
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
836
; Differential 1.2-V HSTL          ; 0 pF  ; Not Available                      ;
837
+----------------------------------+-------+------------------------------------+
838
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
839
 
840
 
841
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
842
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                              ;
843
+-------------------------------------------+---------------------+---------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+------------------------------------------------------------------------------------+--------------+
844
; Compilation Hierarchy Node                ; Combinational ALUTs ; ALMs    ; Dedicated Logic Registers ; I/O Registers ; Block Memory Bits ; M512s ; M4Ks ; M-RAMs ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; Combinational with no register ; Register-Only      ; Combinational with a register ; Full Hierarchy Name                                                                ; Library Name ;
845
;                                           ;                     ;         ;                           ;               ;                   ;       ;      ;        ;              ;         ;           ;           ;      ;              ; ALUT/register pair             ; ALUT/register pair ; ALUT/register pair            ;                                                                                    ;              ;
846
+-------------------------------------------+---------------------+---------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+------------------------------------------------------------------------------------+--------------+
847
; |usimplez_top                             ; 48 (0)              ; 38 (0)  ; 63 (0)                    ; 0 (0)         ; 6144              ; 0     ; 2    ; 0      ; 0            ; 0       ; 0         ; 0         ; 7    ; 0            ; 9 (0)                          ; 24 (0)             ; 39 (0)                        ; |usimplez_top                                                                      ; work         ;
848
;    |usimplez_cpu:cpu|                     ; 48 (48)             ; 38 (38) ; 63 (63)                   ; 0 (0)         ; 0                 ; 0     ; 0    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 9 (9)                          ; 24 (24)            ; 39 (39)                       ; |usimplez_top|usimplez_cpu:cpu                                                     ;              ;
849
;    |usimplez_ram:ram|                     ; 0 (0)               ; 0 (0)   ; 0 (0)                     ; 0 (0)         ; 6144              ; 0     ; 2    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)                          ; 0 (0)              ; 0 (0)                         ; |usimplez_top|usimplez_ram:ram                                                     ; work         ;
850
;       |altsyncram:ram_rtl_0|              ; 0 (0)               ; 0 (0)   ; 0 (0)                     ; 0 (0)         ; 6144              ; 0     ; 2    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)                          ; 0 (0)              ; 0 (0)                         ; |usimplez_top|usimplez_ram:ram|altsyncram:ram_rtl_0                                ;              ;
851
;          |altsyncram_im61:auto_generated| ; 0 (0)               ; 0 (0)   ; 0 (0)                     ; 0 (0)         ; 6144              ; 0     ; 2    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)                          ; 0 (0)              ; 0 (0)                         ; |usimplez_top|usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated ;              ;
852
+-------------------------------------------+---------------------+---------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+------------------------------------------------------------------------------------+--------------+
853
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
854
 
855
 
856
+------------------------------------------------------------------------------------------------------------------------------+
857
; Delay Chain Summary                                                                                                          ;
858
+-------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
859
; Name  ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ; TCOE      ; DQS bus ; NDQS bus ; DQS output ;
860
+-------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
861
; we_o  ; Output   ; --            ; --            ; --                    ; --  ; (0) 52 ps ; --      ; --       ; --         ;
862
; in0_o ; Output   ; --            ; --            ; --                    ; --  ; (0) 52 ps ; --      ; --       ; --         ;
863
; in1_o ; Output   ; --            ; --            ; --                    ; --  ; (0) 52 ps ; --      ; --       ; --         ;
864
; op0_o ; Output   ; --            ; --            ; --                    ; --  ; (0) 52 ps ; --      ; --       ; --         ;
865
; op1_o ; Output   ; --            ; --            ; --                    ; --  ; (0) 52 ps ; --      ; --       ; --         ;
866
; clk_i ; Input    ; (0) 206 ps    ; (0) 206 ps    ; --                    ; --  ; --        ; --      ; --       ; --         ;
867
; rst_i ; Input    ; (7) 2996 ps   ; (7) 2996 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
868
+-------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
869
 
870
 
871
+-----------------------------------------------------------------------+
872
; Pad To Core Delay Chain Fanout                                        ;
873
+-----------------------------------------+-------------------+---------+
874
; Source Pin / Fanout                     ; Pad To Core Index ; Setting ;
875
+-----------------------------------------+-------------------+---------+
876
; clk_i                                   ;                   ;         ;
877
; rst_i                                   ;                   ;         ;
878
;      - usimplez_cpu:cpu|co_reg_s[2]     ; 0                 ; 7       ;
879
;      - usimplez_cpu:cpu|cd_reg_s[3]     ; 0                 ; 7       ;
880
;      - usimplez_cpu:cpu|cd_reg_s[7]     ; 0                 ; 7       ;
881
;      - usimplez_cpu:cpu|cd_reg_s[1]     ; 0                 ; 7       ;
882
;      - usimplez_cpu:cpu|cd_reg_s[8]     ; 0                 ; 7       ;
883
;      - usimplez_cpu:cpu|co_reg_s[1]     ; 0                 ; 7       ;
884
;      - usimplez_cpu:cpu|co_reg_s[0]     ; 0                 ; 7       ;
885
;      - usimplez_cpu:cpu|cd_reg_s[5]     ; 0                 ; 7       ;
886
;      - usimplez_cpu:cpu|cd_reg_s[6]     ; 0                 ; 7       ;
887
;      - usimplez_cpu:cpu|cd_reg_s[2]     ; 0                 ; 7       ;
888
;      - usimplez_cpu:cpu|cd_reg_s[0]     ; 0                 ; 7       ;
889
;      - usimplez_cpu:cpu|cd_reg_s[4]     ; 0                 ; 7       ;
890
;      - usimplez_cpu:cpu|data_bus_o[4]   ; 0                 ; 7       ;
891
;      - usimplez_cpu:cpu|data_bus_o[5]   ; 0                 ; 7       ;
892
;      - usimplez_cpu:cpu|data_bus_o[6]   ; 0                 ; 7       ;
893
;      - usimplez_cpu:cpu|data_bus_o[7]   ; 0                 ; 7       ;
894
;      - usimplez_cpu:cpu|data_bus_o[8]   ; 0                 ; 7       ;
895
;      - usimplez_cpu:cpu|data_bus_o[9]   ; 0                 ; 7       ;
896
;      - usimplez_cpu:cpu|data_bus_o[10]  ; 0                 ; 7       ;
897
;      - usimplez_cpu:cpu|data_bus_o[11]  ; 0                 ; 7       ;
898
;      - usimplez_cpu:cpu|data_bus_o[2]   ; 0                 ; 7       ;
899
;      - usimplez_cpu:cpu|data_bus_o[0]   ; 0                 ; 7       ;
900
;      - usimplez_cpu:cpu|data_bus_o[1]   ; 0                 ; 7       ;
901
;      - usimplez_cpu:cpu|data_bus_o[3]   ; 0                 ; 7       ;
902
;      - usimplez_cpu:cpu|In0_o           ; 0                 ; 7       ;
903
;      - usimplez_cpu:cpu|In1_o           ; 0                 ; 7       ;
904
;      - usimplez_cpu:cpu|Op0_o           ; 0                 ; 7       ;
905
;      - usimplez_cpu:cpu|Op1_o           ; 0                 ; 7       ;
906
;      - usimplez_cpu:cpu|we_o            ; 0                 ; 7       ;
907
;      - usimplez_cpu:cpu|addr_bus_o[0]   ; 0                 ; 7       ;
908
;      - usimplez_cpu:cpu|addr_bus_o[1]   ; 0                 ; 7       ;
909
;      - usimplez_cpu:cpu|addr_bus_o[2]   ; 0                 ; 7       ;
910
;      - usimplez_cpu:cpu|addr_bus_o[3]   ; 0                 ; 7       ;
911
;      - usimplez_cpu:cpu|addr_bus_o[4]   ; 0                 ; 7       ;
912
;      - usimplez_cpu:cpu|addr_bus_o[5]   ; 0                 ; 7       ;
913
;      - usimplez_cpu:cpu|addr_bus_o[6]   ; 0                 ; 7       ;
914
;      - usimplez_cpu:cpu|addr_bus_o[7]   ; 0                 ; 7       ;
915
;      - usimplez_cpu:cpu|addr_bus_o[8]   ; 0                 ; 7       ;
916
;      - usimplez_cpu:cpu|estado.In1      ; 0                 ; 7       ;
917
;      - usimplez_cpu:cpu|estado~6        ; 0                 ; 7       ;
918
;      - usimplez_cpu:cpu|estado~7        ; 0                 ; 7       ;
919
;      - usimplez_cpu:cpu|co_reg_s[2]~1   ; 0                 ; 7       ;
920
;      - usimplez_cpu:cpu|estado~8        ; 0                 ; 7       ;
921
;      - usimplez_cpu:cpu|data_bus_o[4]~0 ; 0                 ; 7       ;
922
;      - usimplez_cpu:cpu|addr_bus_o[5]~5 ; 0                 ; 7       ;
923
;      - usimplez_cpu:cpu|ac_reg_s[0]~0   ; 0                 ; 7       ;
924
;      - usimplez_cpu:cpu|ac_reg_s[0]~2   ; 0                 ; 7       ;
925
;      - usimplez_cpu:cpu|cp_reg_s[6]~0   ; 0                 ; 7       ;
926
;      - usimplez_cpu:cpu|cp_reg_s[6]~1   ; 0                 ; 7       ;
927
+-----------------------------------------+-------------------+---------+
928
 
929
 
930
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
931
; Control Signals                                                                                                                                                                        ;
932
+----------------------------------+--------------------+---------+---------------------------------------+--------+----------------------+------------------+---------------------------+
933
; Name                             ; Location           ; Fan-Out ; Usage                                 ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
934
+----------------------------------+--------------------+---------+---------------------------------------+--------+----------------------+------------------+---------------------------+
935
; clk_i                            ; PIN_N20            ; 65      ; Clock                                 ; yes    ; Global Clock         ; GCLK3            ; --                        ;
936
; rst_i                            ; PIN_W9             ; 49      ; Clock enable, Sync. clear, Sync. load ; no     ; --                   ; --               ; --                        ;
937
; usimplez_cpu:cpu|ac_reg_s[0]~0   ; LCCOMB_X33_Y14_N28 ; 12      ; Sync. clear                           ; no     ; --                   ; --               ; --                        ;
938
; usimplez_cpu:cpu|ac_reg_s[0]~1   ; LCCOMB_X33_Y14_N10 ; 12      ; Sync. load                            ; no     ; --                   ; --               ; --                        ;
939
; usimplez_cpu:cpu|ac_reg_s[0]~2   ; LCCOMB_X33_Y14_N18 ; 12      ; Clock enable                          ; no     ; --                   ; --               ; --                        ;
940
; usimplez_cpu:cpu|addr_bus_o[5]~5 ; LCCOMB_X33_Y14_N20 ; 9       ; Clock enable                          ; no     ; --                   ; --               ; --                        ;
941
; usimplez_cpu:cpu|co_reg_s[2]~1   ; LCCOMB_X19_Y14_N22 ; 12      ; Clock enable                          ; no     ; --                   ; --               ; --                        ;
942
; usimplez_cpu:cpu|cp_reg_s[6]~0   ; LCCOMB_X18_Y14_N22 ; 9       ; Sync. clear                           ; no     ; --                   ; --               ; --                        ;
943
; usimplez_cpu:cpu|cp_reg_s[6]~1   ; LCCOMB_X33_Y14_N30 ; 9       ; Clock enable                          ; no     ; --                   ; --               ; --                        ;
944
; usimplez_cpu:cpu|data_bus_o[4]~0 ; LCCOMB_X33_Y14_N24 ; 12      ; Clock enable                          ; no     ; --                   ; --               ; --                        ;
945
; usimplez_cpu:cpu|estado.In1      ; LCFF_X18_Y14_N21   ; 32      ; Sync. load                            ; no     ; --                   ; --               ; --                        ;
946
; usimplez_cpu:cpu|we_o            ; LCFF_X18_Y14_N1    ; 4       ; Write enable                          ; no     ; --                   ; --               ; --                        ;
947
+----------------------------------+--------------------+---------+---------------------------------------+--------+----------------------+------------------+---------------------------+
948
 
949
 
950
+--------------------------------------------------------------------------------------------------+
951
; Global & Other Fast Signals                                                                      ;
952
+-------+----------+---------+----------------------+------------------+---------------------------+
953
; Name  ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
954
+-------+----------+---------+----------------------+------------------+---------------------------+
955
; clk_i ; PIN_N20  ; 65      ; Global Clock         ; GCLK3            ; --                        ;
956
+-------+----------+---------+----------------------+------------------+---------------------------+
957
 
958
 
959
+----------------------------------------------------------------------------------------------+
960
; Non-Global High Fan-Out Signals                                                              ;
961
+------------------------------------------------------------------------------------+---------+
962
; Name                                                                               ; Fan-Out ;
963
+------------------------------------------------------------------------------------+---------+
964
; rst_i                                                                              ; 49      ;
965
; usimplez_cpu:cpu|estado.In1                                                        ; 32      ;
966
; usimplez_cpu:cpu|ac_reg_s[0]~2                                                     ; 12      ;
967
; usimplez_cpu:cpu|ac_reg_s[0]~1                                                     ; 12      ;
968
; usimplez_cpu:cpu|ac_reg_s[0]~0                                                     ; 12      ;
969
; usimplez_cpu:cpu|data_bus_o[4]~0                                                   ; 12      ;
970
; usimplez_cpu:cpu|co_reg_s[2]~1                                                     ; 12      ;
971
; usimplez_cpu:cpu|co_reg_s[2]                                                       ; 10      ;
972
; usimplez_cpu:cpu|co_reg_s[1]                                                       ; 10      ;
973
; usimplez_cpu:cpu|cp_reg_s[6]~1                                                     ; 9       ;
974
; usimplez_cpu:cpu|cp_reg_s[6]~0                                                     ; 9       ;
975
; usimplez_cpu:cpu|addr_bus_o[5]~5                                                   ; 9       ;
976
; usimplez_cpu:cpu|addr_bus_o[5]~3                                                   ; 9       ;
977
; usimplez_cpu:cpu|estado.Op0                                                        ; 9       ;
978
; usimplez_cpu:cpu|co_reg_s[0]                                                       ; 8       ;
979
; usimplez_cpu:cpu|estado.In0                                                        ; 5       ;
980
; usimplez_cpu:cpu|we_o                                                              ; 4       ;
981
; usimplez_cpu:cpu|addr_bus_o[5]~0                                                   ; 3       ;
982
; usimplez_cpu:cpu|estado.Op1                                                        ; 3       ;
983
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a1  ; 3       ;
984
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a2  ; 3       ;
985
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a0  ; 3       ;
986
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a4  ; 3       ;
987
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a5  ; 3       ;
988
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a6  ; 3       ;
989
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a7  ; 3       ;
990
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a8  ; 3       ;
991
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a9  ; 3       ;
992
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a10 ; 3       ;
993
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a11 ; 3       ;
994
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a3  ; 3       ;
995
; usimplez_cpu:cpu|ac_reg_s[7]                                                       ; 3       ;
996
; usimplez_cpu:cpu|ac_reg_s[6]                                                       ; 3       ;
997
; usimplez_cpu:cpu|ac_reg_s[8]                                                       ; 3       ;
998
; usimplez_cpu:cpu|ac_reg_s[9]                                                       ; 3       ;
999
; usimplez_cpu:cpu|ac_reg_s[11]                                                      ; 3       ;
1000
; usimplez_cpu:cpu|ac_reg_s[1]                                                       ; 3       ;
1001
; usimplez_cpu:cpu|ac_reg_s[0]                                                       ; 3       ;
1002
; usimplez_cpu:cpu|ac_reg_s[2]                                                       ; 3       ;
1003
; usimplez_cpu:cpu|ac_reg_s[3]                                                       ; 3       ;
1004
; usimplez_cpu:cpu|ac_reg_s[4]                                                       ; 3       ;
1005
; usimplez_cpu:cpu|ac_reg_s[5]                                                       ; 3       ;
1006
; usimplez_cpu:cpu|ac_reg_s[10]                                                      ; 3       ;
1007
; usimplez_cpu:cpu|cp_reg_s[8]                                                       ; 2       ;
1008
; usimplez_cpu:cpu|cd_reg_s[8]                                                       ; 2       ;
1009
; usimplez_cpu:cpu|cp_reg_s[7]                                                       ; 2       ;
1010
; usimplez_cpu:cpu|cd_reg_s[7]                                                       ; 2       ;
1011
; usimplez_cpu:cpu|cp_reg_s[6]                                                       ; 2       ;
1012
; usimplez_cpu:cpu|cd_reg_s[6]                                                       ; 2       ;
1013
; usimplez_cpu:cpu|cp_reg_s[5]                                                       ; 2       ;
1014
+------------------------------------------------------------------------------------+---------+
1015
 
1016
 
1017
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1018
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            ;
1019
+---------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+---------------+--------------------------+
1020
; Name                                                                            ; Type ; Mode        ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M512s ; M4Ks ; M-RAMs ; MIF           ; Location                 ;
1021
+---------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+---------------+--------------------------+
1022
; usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; Single Clock ; 512          ; 12           ; --           ; --           ; yes                    ; no                      ; --                     ; --                      ; 6144 ; 512                         ; 12                          ; --                          ; --                          ; 6144                ; 0     ; 2    ; 0      ; fibonacci.mif ; M4K_X20_Y14, M4K_X32_Y15 ;
1023
+---------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+---------------+--------------------------+
1024
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
1025
 
1026
 
1027
+--------------------------------------------------------------------+
1028
; Interconnect Usage Summary                                         ;
1029
+-------------------------------------------+------------------------+
1030
; Interconnect Resource Type                ; Usage                  ;
1031
+-------------------------------------------+------------------------+
1032
; Block interconnects                       ; 141 / 51,960 ( < 1 % ) ;
1033
; C16 interconnects                         ; 4 / 1,680 ( < 1 % )    ;
1034
; C4 interconnects                          ; 92 / 38,400 ( < 1 % )  ;
1035
; DPA clocks                                ; 0 / 4 ( 0 % )          ;
1036
; DQS bus muxes                             ; 0 / 18 ( 0 % )         ;
1037
; DQS-18 I/O buses                          ; 0 / 4 ( 0 % )          ;
1038
; DQS-4 I/O buses                           ; 0 / 18 ( 0 % )         ;
1039
; DQS-9 I/O buses                           ; 0 / 8 ( 0 % )          ;
1040
; Differential I/O clocks                   ; 0 / 32 ( 0 % )         ;
1041
; Direct links                              ; 8 / 51,960 ( < 1 % )   ;
1042
; Global clocks                             ; 1 / 16 ( 6 % )         ;
1043
; Local interconnects                       ; 18 / 12,480 ( < 1 % )  ;
1044
; NDQS bus muxes                            ; 0 / 18 ( 0 % )         ;
1045
; NDQS-18 I/O buses                         ; 0 / 4 ( 0 % )          ;
1046
; NDQS-4 I/O buses                          ; 0 / 18 ( 0 % )         ;
1047
; NDQS-9 I/O buses                          ; 0 / 8 ( 0 % )          ;
1048
; PLL transmitter or receiver load enables  ; 0 / 8 ( 0 % )          ;
1049
; PLL transmitter or receiver synch. clocks ; 0 / 8 ( 0 % )          ;
1050
; R24 interconnects                         ; 5 / 1,664 ( < 1 % )    ;
1051
; R24/C16 interconnect drivers              ; 7 / 4,160 ( < 1 % )    ;
1052
; R4 interconnects                          ; 230 / 59,488 ( < 1 % ) ;
1053
; Regional clocks                           ; 0 / 32 ( 0 % )         ;
1054
+-------------------------------------------+------------------------+
1055
 
1056
 
1057
+----------------------------------------------------------------+
1058
; LAB Logic Elements                                             ;
1059
+----------------------------------+-----------------------------+
1060
; Number of ALMs  (Average = 5.43) ; Number of LABs  (Total = 7) ;
1061
+----------------------------------+-----------------------------+
1062
; 1                                ; 1                           ;
1063
; 2                                ; 1                           ;
1064
; 3                                ; 0                           ;
1065
; 4                                ; 0                           ;
1066
; 5                                ; 1                           ;
1067
; 6                                ; 1                           ;
1068
; 7                                ; 0                           ;
1069
; 8                                ; 3                           ;
1070
+----------------------------------+-----------------------------+
1071
 
1072
 
1073
+------------------------------------------------------------------+
1074
; LAB-wide Signals                                                 ;
1075
+------------------------------------+-----------------------------+
1076
; LAB-wide Signals  (Average = 3.00) ; Number of LABs  (Total = 7) ;
1077
+------------------------------------+-----------------------------+
1078
; 1 Clock                            ; 7                           ;
1079
; 1 Clock enable                     ; 6                           ;
1080
; 1 Sync. clear                      ; 4                           ;
1081
; 1 Sync. load                       ; 3                           ;
1082
; 2 Clock enables                    ; 1                           ;
1083
+------------------------------------+-----------------------------+
1084
 
1085
 
1086
+----------------------------------------------------------------------------+
1087
; LAB Signals Sourced                                                        ;
1088
+----------------------------------------------+-----------------------------+
1089
; Number of Signals Sourced  (Average = 14.86) ; Number of LABs  (Total = 7) ;
1090
+----------------------------------------------+-----------------------------+
1091
; 0                                            ; 0                           ;
1092
; 1                                            ; 0                           ;
1093
; 2                                            ; 0                           ;
1094
; 3                                            ; 1                           ;
1095
; 4                                            ; 1                           ;
1096
; 5                                            ; 0                           ;
1097
; 6                                            ; 0                           ;
1098
; 7                                            ; 0                           ;
1099
; 8                                            ; 0                           ;
1100
; 9                                            ; 1                           ;
1101
; 10                                           ; 0                           ;
1102
; 11                                           ; 0                           ;
1103
; 12                                           ; 0                           ;
1104
; 13                                           ; 0                           ;
1105
; 14                                           ; 1                           ;
1106
; 15                                           ; 0                           ;
1107
; 16                                           ; 0                           ;
1108
; 17                                           ; 0                           ;
1109
; 18                                           ; 0                           ;
1110
; 19                                           ; 0                           ;
1111
; 20                                           ; 0                           ;
1112
; 21                                           ; 0                           ;
1113
; 22                                           ; 1                           ;
1114
; 23                                           ; 1                           ;
1115
; 24                                           ; 0                           ;
1116
; 25                                           ; 0                           ;
1117
; 26                                           ; 0                           ;
1118
; 27                                           ; 0                           ;
1119
; 28                                           ; 0                           ;
1120
; 29                                           ; 1                           ;
1121
+----------------------------------------------+-----------------------------+
1122
 
1123
 
1124
+--------------------------------------------------------------------------------+
1125
; LAB Signals Sourced Out                                                        ;
1126
+--------------------------------------------------+-----------------------------+
1127
; Number of Signals Sourced Out  (Average = 10.57) ; Number of LABs  (Total = 7) ;
1128
+--------------------------------------------------+-----------------------------+
1129
; 0                                                ; 0                           ;
1130
; 1                                                ; 0                           ;
1131
; 2                                                ; 1                           ;
1132
; 3                                                ; 0                           ;
1133
; 4                                                ; 1                           ;
1134
; 5                                                ; 0                           ;
1135
; 6                                                ; 0                           ;
1136
; 7                                                ; 0                           ;
1137
; 8                                                ; 0                           ;
1138
; 9                                                ; 1                           ;
1139
; 10                                               ; 0                           ;
1140
; 11                                               ; 0                           ;
1141
; 12                                               ; 1                           ;
1142
; 13                                               ; 0                           ;
1143
; 14                                               ; 1                           ;
1144
; 15                                               ; 1                           ;
1145
; 16                                               ; 0                           ;
1146
; 17                                               ; 0                           ;
1147
; 18                                               ; 1                           ;
1148
+--------------------------------------------------+-----------------------------+
1149
 
1150
 
1151
+----------------------------------------------------------------------------+
1152
; LAB Distinct Inputs                                                        ;
1153
+----------------------------------------------+-----------------------------+
1154
; Number of Distinct Inputs  (Average = 14.29) ; Number of LABs  (Total = 7) ;
1155
+----------------------------------------------+-----------------------------+
1156
; 0                                            ; 0                           ;
1157
; 1                                            ; 0                           ;
1158
; 2                                            ; 0                           ;
1159
; 3                                            ; 0                           ;
1160
; 4                                            ; 1                           ;
1161
; 5                                            ; 0                           ;
1162
; 6                                            ; 0                           ;
1163
; 7                                            ; 1                           ;
1164
; 8                                            ; 0                           ;
1165
; 9                                            ; 0                           ;
1166
; 10                                           ; 0                           ;
1167
; 11                                           ; 0                           ;
1168
; 12                                           ; 0                           ;
1169
; 13                                           ; 1                           ;
1170
; 14                                           ; 1                           ;
1171
; 15                                           ; 0                           ;
1172
; 16                                           ; 0                           ;
1173
; 17                                           ; 1                           ;
1174
; 18                                           ; 0                           ;
1175
; 19                                           ; 0                           ;
1176
; 20                                           ; 0                           ;
1177
; 21                                           ; 1                           ;
1178
; 22                                           ; 0                           ;
1179
; 23                                           ; 0                           ;
1180
; 24                                           ; 1                           ;
1181
+----------------------------------------------+-----------------------------+
1182
 
1183
 
1184
+------------------------------------------+
1185
; I/O Rules Summary                        ;
1186
+----------------------------------+-------+
1187
; I/O Rules Statistic              ; Total ;
1188
+----------------------------------+-------+
1189
; Total I/O Rules                  ; 31    ;
1190
; Number of I/O Rules Passed       ; 4     ;
1191
; Number of I/O Rules Failed       ; 0     ;
1192
; Number of I/O Rules Unchecked    ; 0     ;
1193
; Number of I/O Rules Inapplicable ; 27    ;
1194
+----------------------------------+-------+
1195
 
1196
 
1197
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1198
; I/O Rules Details                                                                                                                                                                                                                                                                          ;
1199
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1200
; Status       ; ID        ; Category                                ; Rule Description                                                                                     ; Severity ; Information                                                              ; Area ; Extra Information ;
1201
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1202
; Inapplicable ; IO_000001 ; Capacity Checks                         ; Number of pins in an I/O bank should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1203
; Inapplicable ; IO_000002 ; Capacity Checks                         ; Number of clocks in an I/O bank should not exceed the number of clocks available.                    ; Critical ; No Global Signal assignments found.                                      ; I/O  ;                   ;
1204
; Inapplicable ; IO_000003 ; Capacity Checks                         ; Number of pins in a Vrefgroup should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1205
; Inapplicable ; IO_000004 ; Voltage Compatibility Checks            ; The I/O bank should support the requested VCCIO.                                                     ; Critical ; No IOBANK_VCCIO assignments found.                                       ; I/O  ;                   ;
1206
; Inapplicable ; IO_000005 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VREF values.                                                  ; Critical ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
1207
; Pass         ; IO_000006 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VCCIO values.                                                 ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1208
; Inapplicable ; IO_000007 ; Valid Location Checks                   ; Checks for unavailable locations.                                                                    ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1209
; Inapplicable ; IO_000008 ; Valid Location Checks                   ; Checks for reserved locations.                                                                       ; Critical ; No reserved LogicLock region found.                                      ; I/O  ;                   ;
1210
; Pass         ; IO_000009 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O standard.                                              ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1211
; Pass         ; IO_000010 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O direction.                                             ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1212
; Inapplicable ; IO_000011 ; I/O Properties Checks for One I/O       ; The location should support the requested Current Strength.                                          ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
1213
; Inapplicable ; IO_000012 ; I/O Properties Checks for One I/O       ; The location should support the requested On Chip Termination value.                                 ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1214
; Inapplicable ; IO_000013 ; I/O Properties Checks for One I/O       ; The location should support the requested Bus Hold value.                                            ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
1215
; Inapplicable ; IO_000014 ; I/O Properties Checks for One I/O       ; The location should support the requested Weak Pull Up value.                                        ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
1216
; Inapplicable ; IO_000015 ; I/O Properties Checks for One I/O       ; The location should support the requested PCI Clamp Diode.                                           ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
1217
; Inapplicable ; IO_000018 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Current Strength.                                      ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
1218
; Inapplicable ; IO_000019 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested On Chip Termination value.                             ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1219
; Inapplicable ; IO_000020 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested PCI Clamp Diode.                                       ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
1220
; Inapplicable ; IO_000021 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Weak Pull Up value.                                    ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
1221
; Inapplicable ; IO_000022 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Bus Hold value.                                        ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
1222
; Inapplicable ; IO_000023 ; I/O Properties Checks for One I/O       ; The I/O standard should support the Open Drain value.                                                ; Critical ; No open drain assignments found.                                         ; I/O  ;                   ;
1223
; Inapplicable ; IO_000024 ; I/O Properties Checks for One I/O       ; The I/O direction should support the On Chip Termination value.                                      ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1224
; Inapplicable ; IO_000026 ; I/O Properties Checks for One I/O       ; On Chip Termination and Current Strength should not be used at the same time.                        ; Critical ; No Current Strength or Termination assignments found.                    ; I/O  ;                   ;
1225
; Inapplicable ; IO_000027 ; I/O Properties Checks for One I/O       ; Weak Pull Up and Bus Hold should not be used at the same time.                                       ; Critical ; No Enable Bus-Hold Circuitry or Weak Pull-Up Resistor assignments found. ; I/O  ;                   ;
1226
; Inapplicable ; IO_000032 ; I/O Properties Checks for Multiple I/Os ; I/O registers and SERDES should not be used at the same XY location.                                 ; Critical ; No I/O Registers or Differential I/O Standard assignments found.         ; I/O  ;                   ;
1227
; Pass         ; IO_000033 ; Electromigration Checks                 ; Current density for consecutive I/Os should not exceed 250mA for row I/Os and 250mA for column I/Os. ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1228
; Inapplicable ; IO_000034 ; SI Related Distance Checks              ; Single-ended outputs should be 1 LAB row(s) away from a differential I/O.                            ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
1229
; Inapplicable ; IO_000037 ; SI Related Distance Checks              ; Single-ended I/O and differential I/O should not coexist in a PLL output I/O bank.                   ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
1230
; Inapplicable ; IO_000038 ; SI Related SSO Limit Checks             ; Single-ended outputs and High-speed LVDS should not coexist in an I/O bank.                          ; High     ; No High-speed LVDS found.                                                ; I/O  ;                   ;
1231
; Inapplicable ; IO_000042 ; SI Related SSO Limit Checks             ; No more than 20 outputs are allowed in a VREF group when VREF is being read from.                    ; High     ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
1232
; Inapplicable ; IO_000040 ; SI Related SSO Limit Checks             ; The total drive strength of single ended outputs in a DPA bank should not exceed 120mA.              ; High     ; No DPA found.                                                            ; I/O  ;                   ;
1233
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1234
 
1235
 
1236
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1237
; I/O Rules Matrix                                                                                                                                                                                                                                                                                                                                                                                                                                                                        ;
1238
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1239
; Pin/Rules          ; IO_000001    ; IO_000002    ; IO_000003    ; IO_000004    ; IO_000005    ; IO_000006 ; IO_000007    ; IO_000008    ; IO_000009 ; IO_000010 ; IO_000011    ; IO_000012    ; IO_000013    ; IO_000014    ; IO_000015    ; IO_000018    ; IO_000019    ; IO_000020    ; IO_000021    ; IO_000022    ; IO_000023    ; IO_000024    ; IO_000026    ; IO_000027    ; IO_000032    ; IO_000033 ; IO_000034    ; IO_000037    ; IO_000038    ; IO_000042    ; IO_000040    ;
1240
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1241
; Total Pass         ; 0            ; 0            ; 0            ; 0            ; 0            ; 7         ; 0            ; 0            ; 7         ; 7         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 7         ; 0            ; 0            ; 0            ; 0            ; 0            ;
1242
; Total Unchecked    ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
1243
; Total Inapplicable ; 7            ; 7            ; 7            ; 7            ; 7            ; 0         ; 7            ; 7            ; 0         ; 0         ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 7            ; 0         ; 7            ; 7            ; 7            ; 7            ; 7            ;
1244
; Total Fail         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
1245
; we_o               ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1246
; in0_o              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1247
; in1_o              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1248
; op0_o              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1249
; op1_o              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1250
; clk_i              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1251
; rst_i              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1252
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1253
 
1254
 
1255
+-------------------------------------------------------------------------+
1256
; Fitter Device Options                                                   ;
1257
+----------------------------------------------+--------------------------+
1258
; Option                                       ; Setting                  ;
1259
+----------------------------------------------+--------------------------+
1260
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
1261
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
1262
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
1263
; Enable INIT_DONE output                      ; Off                      ;
1264
; Configuration scheme                         ; Passive Serial           ;
1265
; Error detection CRC                          ; Off                      ;
1266
; Configuration Voltage Level                  ; Auto                     ;
1267
; Force Configuration Voltage Level            ; Off                      ;
1268
; nWS, nRS, nCS, CS                            ; Unreserved               ;
1269
; RDYnBUSY                                     ; Unreserved               ;
1270
; Data[7..1]                                   ; Unreserved               ;
1271
; Data[0]                                      ; As input tri-stated      ;
1272
; ASDO,nCSO                                    ; Unreserved               ;
1273
; Reserve all unused pins                      ; As output driving ground ;
1274
; Base pin-out file on sameframe device        ; Off                      ;
1275
+----------------------------------------------+--------------------------+
1276
 
1277
 
1278
+------------------------------------+
1279
; Operating Settings and Conditions  ;
1280
+---------------------------+--------+
1281
; Setting                   ; Value  ;
1282
+---------------------------+--------+
1283
; Nominal Core Voltage      ; 1.20 V ;
1284
; Low Junction Temperature  ; 0 °C   ;
1285
; High Junction Temperature ; 85 °C  ;
1286
+---------------------------+--------+
1287
 
1288
 
1289
+------------------------------------------------------------+
1290
; Estimated Delay Added for Hold Timing                      ;
1291
+-----------------+----------------------+-------------------+
1292
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
1293
+-----------------+----------------------+-------------------+
1294
 
1295
 
1296
+-----------------+
1297
; Fitter Messages ;
1298
+-----------------+
1299
Info: *******************************************************************
1300
Info: Running Quartus II Fitter
1301
    Info: Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
1302
    Info: Processing started: Wed Nov 09 11:47:15 2011
1303
Info: Command: quartus_fit --read_settings_files=on --write_settings_files=off usimplez -c usimplez_top
1304
Info: Automatically selected device EP2S15F484C3 for design usimplez_top
1305
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
1306
Warning: Feature LogicLock is only available with a valid subscription license. Please purchase a software subscription to gain full access to this feature.
1307
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
1308
Info: Fitter converted 1 user pins into dedicated programming pins
1309
    Info: Pin ~DATA0~ is reserved at location E13
1310
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1311
Critical Warning: No exact pin location assignment(s) for 7 pins of 7 total pins
1312
    Info: Pin we_o not assigned to an exact location on the device
1313
    Info: Pin in0_o not assigned to an exact location on the device
1314
    Info: Pin in1_o not assigned to an exact location on the device
1315
    Info: Pin op0_o not assigned to an exact location on the device
1316
    Info: Pin op1_o not assigned to an exact location on the device
1317
    Info: Pin clk_i not assigned to an exact location on the device
1318
    Info: Pin rst_i not assigned to an exact location on the device
1319
Warning: Some pins have incomplete I/O assignments. Refer to the I/O Assignment Warnings report for details
1320
Info: Timing-driven compilation is using the Classic Timing Analyzer
1321
Info: Timing requirements not specified -- quality metrics such as performance and power consumption may be sacrificed to reduce compilation time.
1322
Info: Automatically promoted node clk_i (placed in PIN N20 (CLK3p, Input))
1323
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G3
1324
Info: Starting register packing
1325
Extra Info: Performing register packing on registers with non-logic cell location assignments
1326
Extra Info: Completed register packing on registers with non-logic cell location assignments
1327
Extra Info: Started Fast Input/Output/OE register processing
1328
Extra Info: Finished Fast Input/Output/OE register processing
1329
Extra Info: Moving registers into I/O cells, DSP blocks, and RAM blocks to improve timing and density
1330
Extra Info: Finished moving registers into I/O cells, DSP blocks, and RAM blocks
1331
Info: Finished register packing
1332
    Extra Info: No registers were packed into other blocks
1333
Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
1334
    Info: Number of I/O pins in group: 6 (unused VREF, 3.3V VCCIO, 1 input, 5 output, 0 bidirectional)
1335
        Info: I/O standards used: 3.3-V LVTTL.
1336
Info: I/O bank details before I/O pin placement
1337
    Info: Statistics of I/O banks
1338
        Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  39 pins available
1339
        Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  44 pins available
1340
        Info: I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  49 pins available
1341
        Info: I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  35 pins available
1342
        Info: I/O bank number 5 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  44 pins available
1343
        Info: I/O bank number 6 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  40 pins available
1344
        Info: I/O bank number 7 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  34 pins available
1345
        Info: I/O bank number 8 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  43 pins available
1346
        Info: I/O bank number 9 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
1347
        Info: I/O bank number 10 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
1348
Info: Fitter preparation operations ending: elapsed time is 00:00:01
1349
Info: Fitter placement preparation operations beginning
1350
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
1351
Info: Fitter placement operations beginning
1352
Info: Fitter placement was successful
1353
Info: Fitter placement operations ending: elapsed time is 00:00:02
1354
Info: Estimated most critical path is memory to register delay of 3.534 ns
1355
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = M4K_X20_Y14; Fanout = 1; MEM Node = 'usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a3~porta_address_reg8'
1356
    Info: 2: + IC(0.000 ns) + CELL(1.793 ns) = 1.793 ns; Loc. = M4K_X20_Y14; Fanout = 4; MEM Node = 'usimplez_ram:ram|altsyncram:ram_rtl_0|altsyncram_im61:auto_generated|ram_block1a3'
1357
    Info: 3: + IC(0.863 ns) + CELL(0.350 ns) = 3.006 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~15'
1358
    Info: 4: + IC(0.000 ns) + CELL(0.035 ns) = 3.041 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~19'
1359
    Info: 5: + IC(0.000 ns) + CELL(0.035 ns) = 3.076 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~23'
1360
    Info: 6: + IC(0.000 ns) + CELL(0.035 ns) = 3.111 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~27'
1361
    Info: 7: + IC(0.000 ns) + CELL(0.035 ns) = 3.146 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~31'
1362
    Info: 8: + IC(0.061 ns) + CELL(0.035 ns) = 3.242 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~35'
1363
    Info: 9: + IC(0.000 ns) + CELL(0.035 ns) = 3.277 ns; Loc. = LAB_X30_Y14; Fanout = 2; COMB Node = 'usimplez_cpu:cpu|Add2~39'
1364
    Info: 10: + IC(0.000 ns) + CELL(0.035 ns) = 3.312 ns; Loc. = LAB_X30_Y14; Fanout = 1; COMB Node = 'usimplez_cpu:cpu|Add2~43'
1365
    Info: 11: + IC(0.000 ns) + CELL(0.125 ns) = 3.437 ns; Loc. = LAB_X30_Y14; Fanout = 1; COMB Node = 'usimplez_cpu:cpu|Add2~46'
1366
    Info: 12: + IC(-0.058 ns) + CELL(0.155 ns) = 3.534 ns; Loc. = LAB_X30_Y14; Fanout = 3; REG Node = 'usimplez_cpu:cpu|ac_reg_s[11]'
1367
    Info: Total cell delay = 2.668 ns ( 75.50 % )
1368
    Info: Total interconnect delay = 0.866 ns ( 24.50 % )
1369
Info: Fitter routing operations beginning
1370
Info: Average interconnect usage is 0% of the available device resources
1371
    Info: Peak interconnect usage is 0% of the available device resources in the region that extends from location X13_Y14 to location X26_Y27
1372
Info: Fitter routing operations ending: elapsed time is 00:00:01
1373
Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
1374
    Info: Optimizations that may affect the design's routability were skipped
1375
    Info: Optimizations that may affect the design's timing were skipped
1376
Info: Started post-fitting delay annotation
1377
Warning: Found 5 output pins without output pin load capacitance assignment
1378
    Info: Pin "we_o" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1379
    Info: Pin "in0_o" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1380
    Info: Pin "in1_o" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1381
    Info: Pin "op0_o" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1382
    Info: Pin "op1_o" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1383
Info: Delay annotation completed successfully
1384
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
1385
Info: Quartus II Fitter was successful. 0 errors, 5 warnings
1386
    Info: Peak virtual memory: 236 megabytes
1387
    Info: Processing ended: Wed Nov 09 11:47:38 2011
1388
    Info: Elapsed time: 00:00:23
1389
    Info: Total CPU time (on all processors): 00:00:22
1390
 
1391
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.