OpenCores
URL https://opencores.org/ocsvn/z80soc/z80soc/trunk

Subversion Repositories z80soc

[/] [z80soc/] [trunk/] [V0.7.3/] [DE1/] [z80soc.fit.rpt] - Blame information for rev 46

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 46 rrred
Fitter report for z80soc
2
Sun Jun 19 14:42:58 2016
3
Quartus II 64-Bit Version 13.0.1 Build 232 06/12/2013 Service Pack 1 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Parallel Compilation
13
  5. Ignored Assignments
14
  6. Incremental Compilation Preservation Summary
15
  7. Incremental Compilation Partition Settings
16
  8. Incremental Compilation Placement Preservation
17
  9. Pin-Out File
18
 10. Fitter Resource Usage Summary
19
 11. Fitter Partition Statistics
20
 12. Input Pins
21
 13. Output Pins
22
 14. Bidir Pins
23
 15. I/O Bank Usage
24
 16. All Package Pins
25
 17. Output Pin Default Load For Reported TCO
26
 18. Fitter Resource Utilization by Entity
27
 19. Delay Chain Summary
28
 20. Pad To Core Delay Chain Fanout
29
 21. Control Signals
30
 22. Global & Other Fast Signals
31
 23. Non-Global High Fan-Out Signals
32
 24. Fitter RAM Summary
33
 25. Other Routing Usage Summary
34
 26. LAB Logic Elements
35
 27. LAB-wide Signals
36
 28. LAB Signals Sourced
37
 29. LAB Signals Sourced Out
38
 30. LAB Distinct Inputs
39
 31. Fitter Device Options
40
 32. Operating Settings and Conditions
41
 33. Fitter Messages
42
 34. Fitter Suppressed Messages
43
 
44
 
45
 
46
----------------
47
; Legal Notice ;
48
----------------
49
Copyright (C) 1991-2013 Altera Corporation
50
Your use of Altera Corporation's design tools, logic functions
51
and other software and tools, and its AMPP partner logic
52
functions, and any output files from any of the foregoing
53
(including device programming or simulation files), and any
54
associated documentation or information are expressly subject
55
to the terms and conditions of the Altera Program License
56
Subscription Agreement, Altera MegaCore Function License
57
Agreement, or other applicable license agreement, including,
58
without limitation, that your use is for the sole purpose of
59
programming logic devices manufactured by Altera and sold by
60
Altera or its authorized distributors.  Please refer to the
61
applicable agreement for further details.
62
 
63
 
64
 
65
+--------------------------------------------------------------------------------------+
66
; Fitter Summary                                                                       ;
67
+------------------------------------+-------------------------------------------------+
68
; Fitter Status                      ; Successful - Sun Jun 19 14:42:58 2016           ;
69
; Quartus II 64-Bit Version          ; 13.0.1 Build 232 06/12/2013 SP 1 SJ Web Edition ;
70
; Revision Name                      ; z80soc                                          ;
71
; Top-level Entity Name              ; Z80SOC                                          ;
72
; Family                             ; Cyclone II                                      ;
73
; Device                             ; EP2C20F484C7                                    ;
74
; Timing Models                      ; Final                                           ;
75
; Total logic elements               ; 2,544 / 18,752 ( 14 % )                         ;
76
;     Total combinational functions  ; 2,465 / 18,752 ( 13 % )                         ;
77
;     Dedicated logic registers      ; 535 / 18,752 ( 3 % )                            ;
78
; Total registers                    ; 535                                             ;
79
; Total pins                         ; 281 / 315 ( 89 % )                              ;
80
; Total virtual pins                 ; 0                                               ;
81
; Total memory bits                  ; 196,600 / 239,616 ( 82 % )                      ;
82
; Embedded Multiplier 9-bit elements ; 0 / 52 ( 0 % )                                  ;
83
; Total PLLs                         ; 0 / 4 ( 0 % )                                   ;
84
+------------------------------------+-------------------------------------------------+
85
 
86
 
87
+----------------------------------------------------------------------------------------------------------------------------------------------+
88
; Fitter Settings                                                                                                                              ;
89
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
90
; Option                                                                     ; Setting                        ; Default Value                  ;
91
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
92
; Device                                                                     ; EP2C20F484C7                   ;                                ;
93
; Use smart compilation                                                      ; On                             ; Off                            ;
94
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
95
; Fitter Effort                                                              ; Fast Fit                       ; Auto Fit                       ;
96
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
97
; Enable compact report table                                                ; Off                            ; Off                            ;
98
; Auto Merge PLLs                                                            ; On                             ; On                             ;
99
; Ignore PLL Mode When Merging PLLs                                          ; Off                            ; Off                            ;
100
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
101
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
102
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
103
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
104
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
105
; Optimize Multi-Corner Timing                                               ; On                             ; On                             ;
106
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
107
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
108
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
109
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
110
; Optimize IOC Register Placement for Timing                                 ; Normal                         ; Normal                         ;
111
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
112
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
113
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
114
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
115
; PCI I/O                                                                    ; Off                            ; Off                            ;
116
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
117
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
118
; Auto Global Memory Control Signals                                         ; Off                            ; Off                            ;
119
; Auto Packed Registers                                                      ; Auto                           ; Auto                           ;
120
; Auto Delay Chains                                                          ; On                             ; On                             ;
121
; Auto Delay Chains for High Fanout Input Pins                               ; Off                            ; Off                            ;
122
; Perform Physical Synthesis for Combinational Logic for Fitting             ; Off                            ; Off                            ;
123
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
124
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
125
; Perform Logic to Memory Mapping for Fitting                                ; Off                            ; Off                            ;
126
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
127
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
128
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
129
; Auto Global Clock                                                          ; On                             ; On                             ;
130
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
131
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
132
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
133
 
134
 
135
Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time.
136
+-------------------------------------+
137
; Parallel Compilation                ;
138
+----------------------------+--------+
139
; Processors                 ; Number ;
140
+----------------------------+--------+
141
; Number detected on machine ; 2      ;
142
; Maximum allowed            ; 1      ;
143
+----------------------------+--------+
144
 
145
 
146
+---------------------------------------------------------------------------------------------+
147
; Ignored Assignments                                                                         ;
148
+--------------+----------------+--------------+-------------+---------------+----------------+
149
; Name         ; Ignored Entity ; Ignored From ; Ignored To  ; Ignored Value ; Ignored Source ;
150
+--------------+----------------+--------------+-------------+---------------+----------------+
151
; Location     ;                ;              ; CLOCK_24[0] ; PIN_B12       ; QSF Assignment ;
152
; Location     ;                ;              ; CLOCK_24[1] ; PIN_A12       ; QSF Assignment ;
153
; I/O Standard ;                ;              ; CLOCK_24[0] ; LVTTL         ; QSF Assignment ;
154
; I/O Standard ;                ;              ; CLOCK_24[1] ; LVTTL         ; QSF Assignment ;
155
; I/O Standard ;                ;              ; CLOCK_27[1] ; LVTTL         ; QSF Assignment ;
156
+--------------+----------------+--------------+-------------+---------------+----------------+
157
 
158
 
159
+----------------------------------------------+
160
; Incremental Compilation Preservation Summary ;
161
+---------------------+------------------------+
162
; Type                ; Value                  ;
163
+---------------------+------------------------+
164
; Placement (by node) ;                        ;
165
;     -- Requested    ; 0 / 3351 ( 0.00 % )    ;
166
;     -- Achieved     ; 0 / 3351 ( 0.00 % )    ;
167
;                     ;                        ;
168
; Routing (by net)    ;                        ;
169
;     -- Requested    ; 0 / 0 ( 0.00 % )       ;
170
;     -- Achieved     ; 0 / 0 ( 0.00 % )       ;
171
+---------------------+------------------------+
172
 
173
 
174
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
175
; Incremental Compilation Partition Settings                                                                                                                                             ;
176
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
177
; Partition Name                 ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents                       ;
178
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
179
; Top                            ; User-created   ; Source File       ; N/A                     ; Source File            ; N/A                          ;                                ;
180
; hard_block:auto_generated_inst ; Auto-generated ; Source File       ; N/A                     ; Source File            ; N/A                          ; hard_block:auto_generated_inst ;
181
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
182
 
183
 
184
+------------------------------------------------------------------------------------------------------------+
185
; Incremental Compilation Placement Preservation                                                             ;
186
+--------------------------------+---------+-------------------+-------------------------+-------------------+
187
; Partition Name                 ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
188
+--------------------------------+---------+-------------------+-------------------------+-------------------+
189
; Top                            ; 3348    ; 0                 ; N/A                     ; Source File       ;
190
; hard_block:auto_generated_inst ; 3       ; 0                 ; N/A                     ; Source File       ;
191
+--------------------------------+---------+-------------------+-------------------------+-------------------+
192
 
193
 
194
+--------------+
195
; Pin-Out File ;
196
+--------------+
197
The pin-out file can be found in F:/z80soc-local/hw/0.7.3/DE1/z80soc.pin.
198
 
199
 
200
+--------------------------------------------------------------------------+
201
; Fitter Resource Usage Summary                                            ;
202
+---------------------------------------------+----------------------------+
203
; Resource                                    ; Usage                      ;
204
+---------------------------------------------+----------------------------+
205
; Total logic elements                        ; 2,544 / 18,752 ( 14 % )    ;
206
;     -- Combinational with no register       ; 2009                       ;
207
;     -- Register only                        ; 79                         ;
208
;     -- Combinational with a register        ; 456                        ;
209
;                                             ;                            ;
210
; Logic element usage by number of LUT inputs ;                            ;
211
;     -- 4 input functions                    ; 1731                       ;
212
;     -- 3 input functions                    ; 454                        ;
213
;     -- <=2 input functions                  ; 280                        ;
214
;     -- Register only                        ; 79                         ;
215
;                                             ;                            ;
216
; Logic elements by mode                      ;                            ;
217
;     -- normal mode                          ; 2279                       ;
218
;     -- arithmetic mode                      ; 186                        ;
219
;                                             ;                            ;
220
; Total registers*                            ; 535 / 19,649 ( 3 % )       ;
221
;     -- Dedicated logic registers            ; 535 / 18,752 ( 3 % )       ;
222
;     -- I/O registers                        ; 0 / 897 ( 0 % )            ;
223
;                                             ;                            ;
224
; Total LABs:  partially or completely used   ; 179 / 1,172 ( 15 % )       ;
225
; Virtual pins                                ; 0                          ;
226
; I/O pins                                    ; 281 / 315 ( 89 % )         ;
227
;     -- Clock pins                           ; 6 / 8 ( 75 % )             ;
228
;                                             ;                            ;
229
; Global signals                              ; 11                         ;
230
; M4Ks                                        ; 48 / 52 ( 92 % )           ;
231
; Total block memory bits                     ; 196,600 / 239,616 ( 82 % ) ;
232
; Total block memory implementation bits      ; 221,184 / 239,616 ( 92 % ) ;
233
; Embedded Multiplier 9-bit elements          ; 0 / 52 ( 0 % )             ;
234
; PLLs                                        ; 0 / 4 ( 0 % )              ;
235
; Global clocks                               ; 11 / 16 ( 69 % )           ;
236
; JTAGs                                       ; 0 / 1 ( 0 % )              ;
237
; ASMI blocks                                 ; 0 / 1 ( 0 % )              ;
238
; CRC blocks                                  ; 0 / 1 ( 0 % )              ;
239
; Average interconnect usage (total/H/V)      ; 8% / 8% / 8%               ;
240
; Peak interconnect usage (total/H/V)         ; 25% / 25% / 25%            ;
241
; Maximum fan-out                             ; 401                        ;
242
; Highest non-global fan-out                  ; 217                        ;
243
; Total fan-out                               ; 11520                      ;
244
; Average fan-out                             ; 3.40                       ;
245
+---------------------------------------------+----------------------------+
246
*  Register count does not include registers inside RAM blocks or DSP blocks.
247
 
248
 
249
 
250
+------------------------------------------------------------------------------------------------------+
251
; Fitter Partition Statistics                                                                          ;
252
+---------------------------------------------+-----------------------+--------------------------------+
253
; Statistic                                   ; Top                   ; hard_block:auto_generated_inst ;
254
+---------------------------------------------+-----------------------+--------------------------------+
255
; Difficulty Clustering Region                ; Low                   ; Low                            ;
256
;                                             ;                       ;                                ;
257
; Total logic elements                        ; 2544 / 18752 ( 14 % ) ; 0 / 18752 ( 0 % )              ;
258
;     -- Combinational with no register       ; 2009                  ; 0                              ;
259
;     -- Register only                        ; 79                    ; 0                              ;
260
;     -- Combinational with a register        ; 456                   ; 0                              ;
261
;                                             ;                       ;                                ;
262
; Logic element usage by number of LUT inputs ;                       ;                                ;
263
;     -- 4 input functions                    ; 1731                  ; 0                              ;
264
;     -- 3 input functions                    ; 454                   ; 0                              ;
265
;     -- <=2 input functions                  ; 280                   ; 0                              ;
266
;     -- Register only                        ; 79                    ; 0                              ;
267
;                                             ;                       ;                                ;
268
; Logic elements by mode                      ;                       ;                                ;
269
;     -- normal mode                          ; 2279                  ; 0                              ;
270
;     -- arithmetic mode                      ; 186                   ; 0                              ;
271
;                                             ;                       ;                                ;
272
; Total registers                             ; 535                   ; 0                              ;
273
;     -- Dedicated logic registers            ; 535 / 18752 ( 3 % )   ; 0 / 18752 ( 0 % )              ;
274
;                                             ;                       ;                                ;
275
; Total LABs:  partially or completely used   ; 179 / 1172 ( 15 % )   ; 0 / 1172 ( 0 % )               ;
276
;                                             ;                       ;                                ;
277
; Virtual pins                                ; 0                     ; 0                              ;
278
; I/O pins                                    ; 281                   ; 0                              ;
279
; Embedded Multiplier 9-bit elements          ; 0 / 52 ( 0 % )        ; 0 / 52 ( 0 % )                 ;
280
; Total memory bits                           ; 196600                ; 0                              ;
281
; Total RAM block bits                        ; 221184                ; 0                              ;
282
; M4K                                         ; 48 / 52 ( 92 % )      ; 0 / 52 ( 0 % )                 ;
283
; Clock control block                         ; 11 / 20 ( 55 % )      ; 0 / 20 ( 0 % )                 ;
284
;                                             ;                       ;                                ;
285
; Connections                                 ;                       ;                                ;
286
;     -- Input Connections                    ; 0                     ; 0                              ;
287
;     -- Registered Input Connections         ; 0                     ; 0                              ;
288
;     -- Output Connections                   ; 0                     ; 0                              ;
289
;     -- Registered Output Connections        ; 0                     ; 0                              ;
290
;                                             ;                       ;                                ;
291
; Internal Connections                        ;                       ;                                ;
292
;     -- Total Connections                    ; 11520                 ; 0                              ;
293
;     -- Registered Connections               ; 4964                  ; 0                              ;
294
;                                             ;                       ;                                ;
295
; External Connections                        ;                       ;                                ;
296
;     -- Top                                  ; 0                     ; 0                              ;
297
;     -- hard_block:auto_generated_inst       ; 0                     ; 0                              ;
298
;                                             ;                       ;                                ;
299
; Partition Interface                         ;                       ;                                ;
300
;     -- Input Ports                          ; 24                    ; 0                              ;
301
;     -- Output Ports                         ; 139                   ; 0                              ;
302
;     -- Bidir Ports                          ; 118                   ; 0                              ;
303
;                                             ;                       ;                                ;
304
; Registered Ports                            ;                       ;                                ;
305
;     -- Registered Input Ports               ; 0                     ; 0                              ;
306
;     -- Registered Output Ports              ; 0                     ; 0                              ;
307
;                                             ;                       ;                                ;
308
; Port Connectivity                           ;                       ;                                ;
309
;     -- Input Ports driven by GND            ; 0                     ; 0                              ;
310
;     -- Output Ports driven by GND           ; 0                     ; 0                              ;
311
;     -- Input Ports driven by VCC            ; 0                     ; 0                              ;
312
;     -- Output Ports driven by VCC           ; 0                     ; 0                              ;
313
;     -- Input Ports with no Source           ; 0                     ; 0                              ;
314
;     -- Output Ports with no Source          ; 0                     ; 0                              ;
315
;     -- Input Ports with no Fanout           ; 0                     ; 0                              ;
316
;     -- Output Ports with no Fanout          ; 0                     ; 0                              ;
317
+---------------------------------------------+-----------------------+--------------------------------+
318
 
319
 
320
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
321
; Input Pins                                                                                                                                                                                                                                                       ;
322
+------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
323
; Name       ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
324
+------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
325
; AUD_ADCDAT ; B6    ; 3        ; 3            ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
326
; CLOCK_27   ; C16   ; 4        ; 44           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
327
; CLOCK_50   ; L1    ; 2        ; 0            ; 13           ; 0           ; 3                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
328
; EXT_CLOCK  ; M21   ; 6        ; 50           ; 14           ; 3           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
329
; IRDA_RXD   ; E11   ; 3        ; 22           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
330
; KEY[0]     ; R22   ; 6        ; 50           ; 10           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
331
; KEY[1]     ; R21   ; 6        ; 50           ; 10           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
332
; KEY[2]     ; T22   ; 6        ; 50           ; 9            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
333
; KEY[3]     ; T21   ; 6        ; 50           ; 9            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
334
; SD_DAT     ; F9    ; 3        ; 11           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
335
; SW[0]      ; L22   ; 5        ; 50           ; 14           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
336
; SW[1]      ; L21   ; 5        ; 50           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
337
; SW[2]      ; M22   ; 6        ; 50           ; 14           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
338
; SW[3]      ; V12   ; 7        ; 26           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
339
; SW[4]      ; W12   ; 7        ; 26           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
340
; SW[5]      ; U12   ; 8        ; 26           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
341
; SW[6]      ; U11   ; 8        ; 26           ; 0            ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
342
; SW[7]      ; M2    ; 1        ; 0            ; 13           ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
343
; SW[8]      ; M1    ; 1        ; 0            ; 13           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
344
; SW[9]      ; L2    ; 2        ; 0            ; 13           ; 1           ; 11                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
345
; TCK        ; C7    ; 3        ; 7            ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
346
; TCS        ; D8    ; 3        ; 9            ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
347
; TDI        ; E8    ; 3        ; 11           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
348
; UART_RXD   ; F14   ; 4        ; 35           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
349
+------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
350
 
351
 
352
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
353
; Output Pins                                                                                                                                                                                                                                                                                                                                 ;
354
+---------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
355
; Name          ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
356
+---------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
357
; AUD_DACDAT    ; B5    ; 3        ; 3            ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
358
; AUD_XCK       ; B4    ; 3        ; 1            ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
359
; DRAM_ADDR[0]  ; W4    ; 1        ; 0            ; 3            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
360
; DRAM_ADDR[10] ; W3    ; 1        ; 0            ; 3            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
361
; DRAM_ADDR[11] ; N6    ; 1        ; 0            ; 11           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
362
; DRAM_ADDR[1]  ; W5    ; 1        ; 0            ; 2            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
363
; DRAM_ADDR[2]  ; Y3    ; 1        ; 0            ; 3            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
364
; DRAM_ADDR[3]  ; Y4    ; 1        ; 0            ; 3            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
365
; DRAM_ADDR[4]  ; R6    ; 1        ; 0            ; 7            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
366
; DRAM_ADDR[5]  ; R5    ; 1        ; 0            ; 7            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
367
; DRAM_ADDR[6]  ; P6    ; 1        ; 0            ; 9            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
368
; DRAM_ADDR[7]  ; P5    ; 1        ; 0            ; 9            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
369
; DRAM_ADDR[8]  ; P3    ; 1        ; 0            ; 10           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
370
; DRAM_ADDR[9]  ; N4    ; 1        ; 0            ; 10           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
371
; DRAM_BA_0     ; U3    ; 1        ; 0            ; 5            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
372
; DRAM_BA_1     ; V4    ; 1        ; 0            ; 2            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
373
; DRAM_CAS_N    ; T3    ; 1        ; 0            ; 5            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
374
; DRAM_CKE      ; N3    ; 1        ; 0            ; 10           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
375
; DRAM_CLK      ; U4    ; 1        ; 0            ; 2            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
376
; DRAM_CS_N     ; T6    ; 1        ; 0            ; 5            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
377
; DRAM_LDQM     ; R7    ; 1        ; 0            ; 9            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
378
; DRAM_RAS_N    ; T5    ; 1        ; 0            ; 6            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
379
; DRAM_UDQM     ; M5    ; 1        ; 0            ; 12           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
380
; DRAM_WE_N     ; R8    ; 1        ; 0            ; 9            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
381
; FL_ADDR[0]    ; AB20  ; 7        ; 48           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
382
; FL_ADDR[10]   ; R12   ; 7        ; 33           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
383
; FL_ADDR[11]   ; T12   ; 7        ; 31           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
384
; FL_ADDR[12]   ; AB14  ; 7        ; 33           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
385
; FL_ADDR[13]   ; AA13  ; 7        ; 29           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
386
; FL_ADDR[14]   ; AB13  ; 7        ; 29           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
387
; FL_ADDR[15]   ; AA12  ; 7        ; 29           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
388
; FL_ADDR[16]   ; AB12  ; 7        ; 29           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
389
; FL_ADDR[17]   ; AA20  ; 7        ; 48           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
390
; FL_ADDR[18]   ; U14   ; 7        ; 39           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
391
; FL_ADDR[19]   ; V14   ; 7        ; 37           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
392
; FL_ADDR[1]    ; AA14  ; 7        ; 33           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
393
; FL_ADDR[20]   ; U13   ; 7        ; 31           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
394
; FL_ADDR[21]   ; R13   ; 7        ; 37           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
395
; FL_ADDR[2]    ; Y16   ; 7        ; 44           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
396
; FL_ADDR[3]    ; R15   ; 7        ; 42           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
397
; FL_ADDR[4]    ; T15   ; 7        ; 39           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
398
; FL_ADDR[5]    ; U15   ; 7        ; 46           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
399
; FL_ADDR[6]    ; V15   ; 7        ; 46           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
400
; FL_ADDR[7]    ; W15   ; 7        ; 39           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
401
; FL_ADDR[8]    ; R14   ; 7        ; 42           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
402
; FL_ADDR[9]    ; Y13   ; 7        ; 31           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
403
; FL_CE_N       ; H9    ; 3        ; 15           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
404
; FL_OE_N       ; AA15  ; 7        ; 35           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
405
; FL_RST_N      ; W14   ; 7        ; 35           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
406
; FL_WE_N       ; Y14   ; 7        ; 39           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
407
; HEX0[0]       ; J2    ; 2        ; 0            ; 18           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
408
; HEX0[1]       ; J1    ; 2        ; 0            ; 18           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
409
; HEX0[2]       ; H2    ; 2        ; 0            ; 19           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
410
; HEX0[3]       ; H1    ; 2        ; 0            ; 19           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
411
; HEX0[4]       ; F2    ; 2        ; 0            ; 20           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
412
; HEX0[5]       ; F1    ; 2        ; 0            ; 20           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
413
; HEX0[6]       ; E2    ; 2        ; 0            ; 20           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
414
; HEX1[0]       ; E1    ; 2        ; 0            ; 20           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
415
; HEX1[1]       ; H6    ; 2        ; 0            ; 21           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
416
; HEX1[2]       ; H5    ; 2        ; 0            ; 21           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
417
; HEX1[3]       ; H4    ; 2        ; 0            ; 21           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
418
; HEX1[4]       ; G3    ; 2        ; 0            ; 21           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
419
; HEX1[5]       ; D2    ; 2        ; 0            ; 22           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
420
; HEX1[6]       ; D1    ; 2        ; 0            ; 22           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
421
; HEX2[0]       ; G5    ; 2        ; 0            ; 22           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
422
; HEX2[1]       ; G6    ; 2        ; 0            ; 23           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
423
; HEX2[2]       ; C2    ; 2        ; 0            ; 23           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
424
; HEX2[3]       ; C1    ; 2        ; 0            ; 23           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
425
; HEX2[4]       ; E3    ; 2        ; 0            ; 24           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
426
; HEX2[5]       ; E4    ; 2        ; 0            ; 24           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
427
; HEX2[6]       ; D3    ; 2        ; 0            ; 25           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
428
; HEX3[0]       ; F4    ; 2        ; 0            ; 23           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
429
; HEX3[1]       ; D5    ; 2        ; 0            ; 24           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
430
; HEX3[2]       ; D6    ; 2        ; 0            ; 24           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
431
; HEX3[3]       ; J4    ; 2        ; 0            ; 18           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
432
; HEX3[4]       ; L8    ; 2        ; 0            ; 19           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
433
; HEX3[5]       ; F3    ; 2        ; 0            ; 22           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
434
; HEX3[6]       ; D4    ; 2        ; 0            ; 25           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
435
; I2C_SCLK      ; A3    ; 3        ; 1            ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
436
; LEDG[0]       ; U22   ; 6        ; 50           ; 7            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
437
; LEDG[1]       ; U21   ; 6        ; 50           ; 7            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
438
; LEDG[2]       ; V22   ; 6        ; 50           ; 7            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
439
; LEDG[3]       ; V21   ; 6        ; 50           ; 6            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
440
; LEDG[4]       ; W22   ; 6        ; 50           ; 5            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
441
; LEDG[5]       ; W21   ; 6        ; 50           ; 4            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
442
; LEDG[6]       ; Y22   ; 6        ; 50           ; 6            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
443
; LEDG[7]       ; Y21   ; 6        ; 50           ; 6            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
444
; LEDR[0]       ; R20   ; 6        ; 50           ; 10           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
445
; LEDR[1]       ; R19   ; 6        ; 50           ; 8            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
446
; LEDR[2]       ; U19   ; 6        ; 50           ; 4            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
447
; LEDR[3]       ; Y19   ; 6        ; 50           ; 2            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
448
; LEDR[4]       ; T18   ; 6        ; 50           ; 3            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
449
; LEDR[5]       ; V19   ; 6        ; 50           ; 2            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
450
; LEDR[6]       ; Y18   ; 6        ; 50           ; 2            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
451
; LEDR[7]       ; U18   ; 6        ; 50           ; 3            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
452
; LEDR[8]       ; R18   ; 6        ; 50           ; 8            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
453
; LEDR[9]       ; R17   ; 6        ; 50           ; 5            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
454
; SD_CLK        ; T16   ; 7        ; 44           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
455
; SD_CMD        ; H11   ; 3        ; 20           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
456
; SD_DAT3       ; F11   ; 3        ; 18           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
457
; SRAM_ADDR[0]  ; AA3   ; 8        ; 1            ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
458
; SRAM_ADDR[10] ; R11   ; 8        ; 20           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
459
; SRAM_ADDR[11] ; T11   ; 8        ; 18           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
460
; SRAM_ADDR[12] ; Y10   ; 8        ; 15           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
461
; SRAM_ADDR[13] ; U10   ; 8        ; 13           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
462
; SRAM_ADDR[14] ; R10   ; 8        ; 13           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
463
; SRAM_ADDR[15] ; T7    ; 8        ; 5            ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
464
; SRAM_ADDR[16] ; Y6    ; 8        ; 3            ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
465
; SRAM_ADDR[17] ; Y5    ; 8        ; 3            ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
466
; SRAM_ADDR[1]  ; AB3   ; 8        ; 1            ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
467
; SRAM_ADDR[2]  ; AA4   ; 8        ; 1            ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
468
; SRAM_ADDR[3]  ; AB4   ; 8        ; 1            ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
469
; SRAM_ADDR[4]  ; AA5   ; 8        ; 3            ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
470
; SRAM_ADDR[5]  ; AB10  ; 8        ; 22           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
471
; SRAM_ADDR[6]  ; AA11  ; 8        ; 24           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
472
; SRAM_ADDR[7]  ; AB11  ; 8        ; 24           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
473
; SRAM_ADDR[8]  ; V11   ; 8        ; 20           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
474
; SRAM_ADDR[9]  ; W11   ; 8        ; 20           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
475
; SRAM_CE_N     ; AB5   ; 8        ; 3            ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
476
; SRAM_LB_N     ; Y7    ; 8        ; 5            ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
477
; SRAM_OE_N     ; T8    ; 8        ; 5            ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
478
; SRAM_UB_N     ; W7    ; 8        ; 9            ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
479
; SRAM_WE_N     ; AA10  ; 8        ; 22           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
480
; TDO           ; D7    ; 3        ; 9            ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
481
; UART_TXD      ; G12   ; 4        ; 31           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; yes        ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
482
; VGA_B[0]      ; A9    ; 3        ; 15           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
483
; VGA_B[1]      ; D11   ; 3        ; 22           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
484
; VGA_B[2]      ; A10   ; 3        ; 20           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
485
; VGA_B[3]      ; B10   ; 3        ; 20           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
486
; VGA_G[0]      ; B8    ; 3        ; 13           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
487
; VGA_G[1]      ; C10   ; 3        ; 18           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
488
; VGA_G[2]      ; B9    ; 3        ; 15           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
489
; VGA_G[3]      ; A8    ; 3        ; 13           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
490
; VGA_HS        ; A11   ; 3        ; 22           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
491
; VGA_R[0]      ; D9    ; 3        ; 13           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
492
; VGA_R[1]      ; C9    ; 3        ; 9            ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
493
; VGA_R[2]      ; A7    ; 3        ; 11           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
494
; VGA_R[3]      ; B7    ; 3        ; 11           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
495
; VGA_VS        ; B11   ; 3        ; 22           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
496
+---------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
497
 
498
 
499
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
500
; Bidir Pins                                                                                                                                                                                                                                                                                                                                                                                       ;
501
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
502
; Name        ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
503
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
504
; AUD_ADCLRCK ; A6    ; 3        ; 3            ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
505
; AUD_BCLK    ; A4    ; 3        ; 1            ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
506
; AUD_DACLRCK ; A5    ; 3        ; 3            ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
507
; DRAM_DQ[0]  ; U1    ; 1        ; 0            ; 7            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
508
; DRAM_DQ[10] ; P1    ; 1        ; 0            ; 11           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
509
; DRAM_DQ[11] ; P2    ; 1        ; 0            ; 11           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
510
; DRAM_DQ[12] ; R1    ; 1        ; 0            ; 8            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
511
; DRAM_DQ[13] ; R2    ; 1        ; 0            ; 8            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
512
; DRAM_DQ[14] ; T1    ; 1        ; 0            ; 8            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
513
; DRAM_DQ[15] ; T2    ; 1        ; 0            ; 8            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
514
; DRAM_DQ[1]  ; U2    ; 1        ; 0            ; 7            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
515
; DRAM_DQ[2]  ; V1    ; 1        ; 0            ; 6            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
516
; DRAM_DQ[3]  ; V2    ; 1        ; 0            ; 6            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
517
; DRAM_DQ[4]  ; W1    ; 1        ; 0            ; 4            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
518
; DRAM_DQ[5]  ; W2    ; 1        ; 0            ; 4            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
519
; DRAM_DQ[6]  ; Y1    ; 1        ; 0            ; 4            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
520
; DRAM_DQ[7]  ; Y2    ; 1        ; 0            ; 4            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
521
; DRAM_DQ[8]  ; N1    ; 1        ; 0            ; 12           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
522
; DRAM_DQ[9]  ; N2    ; 1        ; 0            ; 12           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
523
; FL_DQ[0]    ; AB16  ; 7        ; 35           ; 0            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
524
; FL_DQ[1]    ; AA16  ; 7        ; 35           ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
525
; FL_DQ[2]    ; AB17  ; 7        ; 37           ; 0            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
526
; FL_DQ[3]    ; AA17  ; 7        ; 37           ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
527
; FL_DQ[4]    ; AB18  ; 7        ; 42           ; 0            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
528
; FL_DQ[5]    ; AA18  ; 7        ; 44           ; 0            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
529
; FL_DQ[6]    ; AB19  ; 7        ; 48           ; 0            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
530
; FL_DQ[7]    ; AA19  ; 7        ; 48           ; 0            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
531
; GPIO_0[0]   ; A13   ; 4        ; 26           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
532
; GPIO_0[10]  ; A18   ; 4        ; 46           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
533
; GPIO_0[11]  ; B18   ; 4        ; 46           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
534
; GPIO_0[12]  ; A19   ; 4        ; 46           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
535
; GPIO_0[13]  ; B19   ; 4        ; 46           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
536
; GPIO_0[14]  ; A20   ; 4        ; 48           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
537
; GPIO_0[15]  ; B20   ; 4        ; 48           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
538
; GPIO_0[16]  ; C21   ; 5        ; 50           ; 24           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
539
; GPIO_0[17]  ; C22   ; 5        ; 50           ; 24           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
540
; GPIO_0[18]  ; D21   ; 5        ; 50           ; 21           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
541
; GPIO_0[19]  ; D22   ; 5        ; 50           ; 22           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
542
; GPIO_0[1]   ; B13   ; 4        ; 26           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
543
; GPIO_0[20]  ; E21   ; 5        ; 50           ; 21           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
544
; GPIO_0[21]  ; E22   ; 5        ; 50           ; 21           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
545
; GPIO_0[22]  ; F21   ; 5        ; 50           ; 20           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
546
; GPIO_0[23]  ; F22   ; 5        ; 50           ; 20           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
547
; GPIO_0[24]  ; G21   ; 5        ; 50           ; 19           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
548
; GPIO_0[25]  ; G22   ; 5        ; 50           ; 19           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
549
; GPIO_0[26]  ; J21   ; 5        ; 50           ; 16           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
550
; GPIO_0[27]  ; J22   ; 5        ; 50           ; 16           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
551
; GPIO_0[28]  ; K21   ; 5        ; 50           ; 15           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
552
; GPIO_0[29]  ; K22   ; 5        ; 50           ; 15           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
553
; GPIO_0[2]   ; A14   ; 4        ; 29           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
554
; GPIO_0[30]  ; J19   ; 5        ; 50           ; 17           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
555
; GPIO_0[31]  ; J20   ; 5        ; 50           ; 16           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
556
; GPIO_0[32]  ; J18   ; 5        ; 50           ; 17           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
557
; GPIO_0[33]  ; K20   ; 5        ; 50           ; 17           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
558
; GPIO_0[34]  ; L19   ; 5        ; 50           ; 15           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
559
; GPIO_0[35]  ; L18   ; 5        ; 50           ; 15           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
560
; GPIO_0[3]   ; B14   ; 4        ; 29           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
561
; GPIO_0[4]   ; A15   ; 4        ; 33           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
562
; GPIO_0[5]   ; B15   ; 4        ; 33           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
563
; GPIO_0[6]   ; A16   ; 4        ; 33           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
564
; GPIO_0[7]   ; B16   ; 4        ; 33           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
565
; GPIO_0[8]   ; A17   ; 4        ; 37           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
566
; GPIO_0[9]   ; B17   ; 4        ; 37           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
567
; GPIO_1[0]   ; H12   ; 4        ; 31           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
568
; GPIO_1[10]  ; C14   ; 4        ; 39           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
569
; GPIO_1[11]  ; D14   ; 4        ; 35           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
570
; GPIO_1[12]  ; D15   ; 4        ; 39           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
571
; GPIO_1[13]  ; D16   ; 4        ; 42           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
572
; GPIO_1[14]  ; C17   ; 4        ; 48           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
573
; GPIO_1[15]  ; C18   ; 4        ; 48           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
574
; GPIO_1[16]  ; C19   ; 5        ; 50           ; 24           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
575
; GPIO_1[17]  ; C20   ; 5        ; 50           ; 25           ; 4           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
576
; GPIO_1[18]  ; D19   ; 5        ; 50           ; 25           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
577
; GPIO_1[19]  ; D20   ; 5        ; 50           ; 25           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
578
; GPIO_1[1]   ; H13   ; 4        ; 37           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
579
; GPIO_1[20]  ; E20   ; 5        ; 50           ; 23           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
580
; GPIO_1[21]  ; F20   ; 5        ; 50           ; 23           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
581
; GPIO_1[22]  ; E19   ; 5        ; 50           ; 25           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
582
; GPIO_1[23]  ; E18   ; 5        ; 50           ; 25           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
583
; GPIO_1[24]  ; G20   ; 5        ; 50           ; 23           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
584
; GPIO_1[25]  ; G18   ; 5        ; 50           ; 22           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
585
; GPIO_1[26]  ; G17   ; 5        ; 50           ; 22           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
586
; GPIO_1[27]  ; H17   ; 5        ; 50           ; 20           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
587
; GPIO_1[28]  ; J15   ; 5        ; 50           ; 18           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
588
; GPIO_1[29]  ; H18   ; 5        ; 50           ; 20           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
589
; GPIO_1[2]   ; H14   ; 4        ; 42           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
590
; GPIO_1[30]  ; N22   ; 6        ; 50           ; 12           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
591
; GPIO_1[31]  ; N21   ; 6        ; 50           ; 12           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
592
; GPIO_1[32]  ; P15   ; 6        ; 50           ; 11           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
593
; GPIO_1[33]  ; N15   ; 6        ; 50           ; 11           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
594
; GPIO_1[34]  ; P17   ; 6        ; 50           ; 8            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
595
; GPIO_1[35]  ; P18   ; 6        ; 50           ; 9            ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
596
; GPIO_1[3]   ; G15   ; 4        ; 39           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
597
; GPIO_1[4]   ; E14   ; 4        ; 35           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
598
; GPIO_1[5]   ; E15   ; 4        ; 42           ; 27           ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
599
; GPIO_1[6]   ; F15   ; 4        ; 39           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
600
; GPIO_1[7]   ; G16   ; 4        ; 44           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
601
; GPIO_1[8]   ; F12   ; 4        ; 31           ; 27           ; 2           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
602
; GPIO_1[9]   ; F13   ; 4        ; 35           ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
603
; I2C_SDAT    ; B3    ; 3        ; 1            ; 27           ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
604
; PS2_CLK     ; H15   ; 4        ; 44           ; 27           ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
605
; PS2_DAT     ; J14   ; 4        ; 42           ; 27           ; 3           ; 3                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
606
; SRAM_DQ[0]  ; AA6   ; 8        ; 7            ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
607
; SRAM_DQ[10] ; V9    ; 8        ; 9            ; 0            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
608
; SRAM_DQ[11] ; U9    ; 8        ; 13           ; 0            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
609
; SRAM_DQ[12] ; R9    ; 8        ; 13           ; 0            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
610
; SRAM_DQ[13] ; W8    ; 8        ; 9            ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
611
; SRAM_DQ[14] ; V8    ; 8        ; 9            ; 0            ; 3           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
612
; SRAM_DQ[15] ; U8    ; 8        ; 5            ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
613
; SRAM_DQ[1]  ; AB6   ; 8        ; 7            ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
614
; SRAM_DQ[2]  ; AA7   ; 8        ; 11           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
615
; SRAM_DQ[3]  ; AB7   ; 8        ; 11           ; 0            ; 3           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
616
; SRAM_DQ[4]  ; AA8   ; 8        ; 15           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
617
; SRAM_DQ[5]  ; AB8   ; 8        ; 15           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
618
; SRAM_DQ[6]  ; AA9   ; 8        ; 18           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
619
; SRAM_DQ[7]  ; AB9   ; 8        ; 18           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; SRAM_DQ~8            ; -                   ;
620
; SRAM_DQ[8]  ; Y9    ; 8        ; 11           ; 0            ; 1           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
621
; SRAM_DQ[9]  ; W9    ; 8        ; 11           ; 0            ; 0           ; 0                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; yes        ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 0 pF ; -                    ; -                   ;
622
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
623
 
624
 
625
+------------------------------------------------------------+
626
; I/O Bank Usage                                             ;
627
+----------+------------------+---------------+--------------+
628
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
629
+----------+------------------+---------------+--------------+
630
; 1        ; 40 / 41 ( 98 % ) ; 3.3V          ; --           ;
631
; 2        ; 32 / 33 ( 97 % ) ; 3.3V          ; --           ;
632
; 3        ; 31 / 43 ( 72 % ) ; 3.3V          ; --           ;
633
; 4        ; 37 / 40 ( 93 % ) ; 3.3V          ; --           ;
634
; 5        ; 36 / 39 ( 92 % ) ; 3.3V          ; --           ;
635
; 6        ; 31 / 36 ( 86 % ) ; 3.3V          ; --           ;
636
; 7        ; 36 / 40 ( 90 % ) ; 3.3V          ; --           ;
637
; 8        ; 41 / 43 ( 95 % ) ; 3.3V          ; --           ;
638
+----------+------------------+---------------+--------------+
639
 
640
 
641
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
642
; All Package Pins                                                                                                                                                       ;
643
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
644
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
645
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
646
; A1       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
647
; A2       ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
648
; A3       ; 325        ; 3        ; I2C_SCLK                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
649
; A4       ; 324        ; 3        ; AUD_BCLK                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
650
; A5       ; 322        ; 3        ; AUD_DACLRCK                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
651
; A6       ; 320        ; 3        ; AUD_ADCLRCK                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
652
; A7       ; 306        ; 3        ; VGA_R[2]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
653
; A8       ; 304        ; 3        ; VGA_G[3]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
654
; A9       ; 298        ; 3        ; VGA_B[0]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
655
; A10      ; 293        ; 3        ; VGA_B[2]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
656
; A11      ; 287        ; 3        ; VGA_HS                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
657
; A12      ; 283        ; 4        ; GND+                                     ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
658
; A13      ; 281        ; 4        ; GPIO_0[0]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
659
; A14      ; 279        ; 4        ; GPIO_0[2]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
660
; A15      ; 273        ; 4        ; GPIO_0[4]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
661
; A16      ; 271        ; 4        ; GPIO_0[6]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
662
; A17      ; 265        ; 4        ; GPIO_0[8]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
663
; A18      ; 251        ; 4        ; GPIO_0[10]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
664
; A19      ; 249        ; 4        ; GPIO_0[12]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
665
; A20      ; 247        ; 4        ; GPIO_0[14]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
666
; A21      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
667
; A22      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
668
; AA1      ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
669
; AA2      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
670
; AA3      ; 82         ; 8        ; SRAM_ADDR[0]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
671
; AA4      ; 85         ; 8        ; SRAM_ADDR[2]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
672
; AA5      ; 89         ; 8        ; SRAM_ADDR[4]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
673
; AA6      ; 97         ; 8        ; SRAM_DQ[0]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
674
; AA7      ; 103        ; 8        ; SRAM_DQ[2]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
675
; AA8      ; 111        ; 8        ; SRAM_DQ[4]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
676
; AA9      ; 114        ; 8        ; SRAM_DQ[6]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
677
; AA10     ; 120        ; 8        ; SRAM_WE_N                                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
678
; AA11     ; 122        ; 8        ; SRAM_ADDR[6]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
679
; AA12     ; 128        ; 7        ; FL_ADDR[15]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
680
; AA13     ; 130        ; 7        ; FL_ADDR[13]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
681
; AA14     ; 136        ; 7        ; FL_ADDR[1]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
682
; AA15     ; 138        ; 7        ; FL_OE_N                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
683
; AA16     ; 140        ; 7        ; FL_DQ[1]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
684
; AA17     ; 144        ; 7        ; FL_DQ[3]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
685
; AA18     ; 153        ; 7        ; FL_DQ[5]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
686
; AA19     ; 162        ; 7        ; FL_DQ[7]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
687
; AA20     ; 164        ; 7        ; FL_ADDR[17]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
688
; AA21     ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
689
; AA22     ;            ; 6        ; VCCIO6                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
690
; AB1      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
691
; AB2      ;            ; 8        ; VCCIO8                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
692
; AB3      ; 83         ; 8        ; SRAM_ADDR[1]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
693
; AB4      ; 84         ; 8        ; SRAM_ADDR[3]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
694
; AB5      ; 88         ; 8        ; SRAM_CE_N                                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
695
; AB6      ; 96         ; 8        ; SRAM_DQ[1]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
696
; AB7      ; 102        ; 8        ; SRAM_DQ[3]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
697
; AB8      ; 110        ; 8        ; SRAM_DQ[5]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
698
; AB9      ; 113        ; 8        ; SRAM_DQ[7]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
699
; AB10     ; 119        ; 8        ; SRAM_ADDR[5]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
700
; AB11     ; 121        ; 8        ; SRAM_ADDR[7]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
701
; AB12     ; 127        ; 7        ; FL_ADDR[16]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
702
; AB13     ; 129        ; 7        ; FL_ADDR[14]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
703
; AB14     ; 135        ; 7        ; FL_ADDR[12]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
704
; AB15     ; 137        ; 7        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
705
; AB16     ; 139        ; 7        ; FL_DQ[0]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
706
; AB17     ; 143        ; 7        ; FL_DQ[2]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
707
; AB18     ; 152        ; 7        ; FL_DQ[4]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
708
; AB19     ; 161        ; 7        ; FL_DQ[6]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
709
; AB20     ; 163        ; 7        ; FL_ADDR[0]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
710
; AB21     ;            ; 7        ; VCCIO7                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
711
; AB22     ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
712
; B1       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
713
; B2       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
714
; B3       ; 326        ; 3        ; I2C_SDAT                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
715
; B4       ; 323        ; 3        ; AUD_XCK                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
716
; B5       ; 321        ; 3        ; AUD_DACDAT                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
717
; B6       ; 319        ; 3        ; AUD_ADCDAT                               ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
718
; B7       ; 305        ; 3        ; VGA_R[3]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
719
; B8       ; 303        ; 3        ; VGA_G[0]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
720
; B9       ; 297        ; 3        ; VGA_G[2]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
721
; B10      ; 292        ; 3        ; VGA_B[3]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
722
; B11      ; 286        ; 3        ; VGA_VS                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
723
; B12      ; 282        ; 4        ; GND+                                     ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
724
; B13      ; 280        ; 4        ; GPIO_0[1]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
725
; B14      ; 278        ; 4        ; GPIO_0[3]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
726
; B15      ; 272        ; 4        ; GPIO_0[5]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
727
; B16      ; 270        ; 4        ; GPIO_0[7]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
728
; B17      ; 264        ; 4        ; GPIO_0[9]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
729
; B18      ; 250        ; 4        ; GPIO_0[11]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
730
; B19      ; 248        ; 4        ; GPIO_0[13]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
731
; B20      ; 246        ; 4        ; GPIO_0[15]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
732
; B21      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
733
; B22      ;            ; 5        ; VCCIO5                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
734
; C1       ; 8          ; 2        ; HEX2[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
735
; C2       ; 9          ; 2        ; HEX2[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
736
; C3       ; 1          ; 2        ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
737
; C4       ; 0          ; 2        ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
738
; C5       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
739
; C6       ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
740
; C7       ; 315        ; 3        ; TCK                                      ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
741
; C8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
742
; C9       ; 310        ; 3        ; VGA_R[1]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
743
; C10      ; 296        ; 3        ; VGA_G[1]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
744
; C11      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
745
; C12      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
746
; C13      ; 275        ; 4        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
747
; C14      ; 260        ; 4        ; GPIO_1[10]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
748
; C15      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
749
; C16      ; 254        ; 4        ; CLOCK_27                                 ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
750
; C17      ; 245        ; 4        ; GPIO_1[14]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
751
; C18      ; 244        ; 4        ; GPIO_1[15]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
752
; C19      ; 238        ; 5        ; GPIO_1[16]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
753
; C20      ; 239        ; 5        ; GPIO_1[17]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
754
; C21      ; 236        ; 5        ; GPIO_0[16]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
755
; C22      ; 237        ; 5        ; GPIO_0[17]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
756
; D1       ; 14         ; 2        ; HEX1[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
757
; D2       ; 15         ; 2        ; HEX1[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
758
; D3       ; 2          ; 2        ; HEX2[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
759
; D4       ; 3          ; 2        ; HEX3[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
760
; D5       ; 4          ; 2        ; HEX3[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
761
; D6       ; 5          ; 2        ; HEX3[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
762
; D7       ; 311        ; 3        ; TDO                                      ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
763
; D8       ; 309        ; 3        ; TCS                                      ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
764
; D9       ; 302        ; 3        ; VGA_R[0]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
765
; D10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
766
; D11      ; 289        ; 3        ; VGA_B[1]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
767
; D12      ; 284        ; 3        ; GND+                                     ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
768
; D13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
769
; D14      ; 267        ; 4        ; GPIO_1[11]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
770
; D15      ; 259        ; 4        ; GPIO_1[12]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
771
; D16      ; 255        ; 4        ; GPIO_1[13]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
772
; D17      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
773
; D18      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
774
; D19      ; 240        ; 5        ; GPIO_1[18]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
775
; D20      ; 241        ; 5        ; GPIO_1[19]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
776
; D21      ; 229        ; 5        ; GPIO_0[18]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
777
; D22      ; 230        ; 5        ; GPIO_0[19]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
778
; E1       ; 20         ; 2        ; HEX1[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
779
; E2       ; 21         ; 2        ; HEX0[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
780
; E3       ; 6          ; 2        ; HEX2[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
781
; E4       ; 7          ; 2        ; HEX2[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
782
; E5       ;            ;          ; VCCD_PLL3                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
783
; E6       ;            ;          ; VCCA_PLL3                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
784
; E7       ; 316        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
785
; E8       ; 308        ; 3        ; TDI                                      ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
786
; E9       ; 301        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
787
; E10      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
788
; E11      ; 288        ; 3        ; IRDA_RXD                                 ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
789
; E12      ; 285        ; 3        ; GND+                                     ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
790
; E13      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
791
; E14      ; 266        ; 4        ; GPIO_1[4]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
792
; E15      ; 256        ; 4        ; GPIO_1[5]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
793
; E16      ;            ;          ; GNDA_PLL2                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
794
; E17      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
795
; E18      ; 243        ; 5        ; GPIO_1[23]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
796
; E19      ; 242        ; 5        ; GPIO_1[22]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
797
; E20      ; 234        ; 5        ; GPIO_1[20]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
798
; E21      ; 227        ; 5        ; GPIO_0[20]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
799
; E22      ; 228        ; 5        ; GPIO_0[21]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
800
; F1       ; 22         ; 2        ; HEX0[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
801
; F2       ; 23         ; 2        ; HEX0[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
802
; F3       ; 13         ; 2        ; HEX3[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
803
; F4       ; 10         ; 2        ; HEX3[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
804
; F5       ;            ;          ; GND_PLL3                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
805
; F6       ;            ;          ; GND_PLL3                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
806
; F7       ;            ;          ; GNDA_PLL3                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
807
; F8       ; 312        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
808
; F9       ; 307        ; 3        ; SD_DAT                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
809
; F10      ; 295        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
810
; F11      ; 294        ; 3        ; SD_DAT3                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
811
; F12      ; 276        ; 4        ; GPIO_1[8]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
812
; F13      ; 269        ; 4        ; GPIO_1[9]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
813
; F14      ; 268        ; 4        ; UART_RXD                                 ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
814
; F15      ; 262        ; 4        ; GPIO_1[6]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
815
; F16      ;            ;          ; VCCA_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
816
; F17      ;            ;          ; VCCD_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
817
; F18      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
818
; F19      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
819
; F20      ; 235        ; 5        ; GPIO_1[21]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
820
; F21      ; 223        ; 5        ; GPIO_0[22]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
821
; F22      ; 224        ; 5        ; GPIO_0[23]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
822
; G1       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
823
; G2       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
824
; G3       ; 16         ; 2        ; HEX1[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
825
; G4       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
826
; G5       ; 12         ; 2        ; HEX2[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
827
; G6       ; 11         ; 2        ; HEX2[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
828
; G7       ; 317        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
829
; G8       ; 313        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
830
; G9       ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
831
; G10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
832
; G11      ; 291        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
833
; G12      ; 277        ; 4        ; UART_TXD                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
834
; G13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
835
; G14      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
836
; G15      ; 261        ; 4        ; GPIO_1[3]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
837
; G16      ; 252        ; 4        ; GPIO_1[7]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
838
; G17      ; 231        ; 5        ; GPIO_1[26]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
839
; G18      ; 232        ; 5        ; GPIO_1[25]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
840
; G19      ;            ; 5        ; VCCIO5                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
841
; G20      ; 233        ; 5        ; GPIO_1[24]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
842
; G21      ; 221        ; 5        ; GPIO_0[24]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
843
; G22      ; 222        ; 5        ; GPIO_0[25]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
844
; H1       ; 24         ; 2        ; HEX0[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
845
; H2       ; 25         ; 2        ; HEX0[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
846
; H3       ; 27         ; 2        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
847
; H4       ; 17         ; 2        ; HEX1[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
848
; H5       ; 18         ; 2        ; HEX1[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
849
; H6       ; 19         ; 2        ; HEX1[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
850
; H7       ; 318        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
851
; H8       ; 314        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
852
; H9       ; 300        ; 3        ; FL_CE_N                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
853
; H10      ; 299        ; 3        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
854
; H11      ; 290        ; 3        ; SD_CMD                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
855
; H12      ; 274        ; 4        ; GPIO_1[0]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
856
; H13      ; 263        ; 4        ; GPIO_1[1]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
857
; H14      ; 257        ; 4        ; GPIO_1[2]                                ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
858
; H15      ; 253        ; 4        ; PS2_CLK                                  ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
859
; H16      ; 219        ; 5        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
860
; H17      ; 226        ; 5        ; GPIO_1[27]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
861
; H18      ; 225        ; 5        ; GPIO_1[29]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
862
; H19      ; 214        ; 5        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
863
; H20      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
864
; H21      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
865
; H22      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
866
; J1       ; 29         ; 2        ; HEX0[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
867
; J2       ; 30         ; 2        ; HEX0[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
868
; J3       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
869
; J4       ; 28         ; 2        ; HEX3[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
870
; J5       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
871
; J6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
872
; J7       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
873
; J8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
874
; J9       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
875
; J10      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
876
; J11      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
877
; J12      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
878
; J13      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
879
; J14      ; 258        ; 4        ; PS2_DAT                                  ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
880
; J15      ; 220        ; 5        ; GPIO_1[28]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
881
; J16      ;            ; 5        ; VCCIO5                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
882
; J17      ; 218        ; 5        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
883
; J18      ; 217        ; 5        ; GPIO_0[32]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
884
; J19      ; 216        ; 5        ; GPIO_0[30]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
885
; J20      ; 213        ; 5        ; GPIO_0[31]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
886
; J21      ; 211        ; 5        ; GPIO_0[26]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
887
; J22      ; 212        ; 5        ; GPIO_0[27]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
888
; K1       ; 37         ; 2        ; ^nCE                                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
889
; K2       ; 32         ; 2        ; #TCK                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
890
; K3       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
891
; K4       ; 36         ; 2        ; ^DATA0                                   ; input  ;              ;         ; --         ;                 ; --       ; --           ;
892
; K5       ; 31         ; 2        ; #TDI                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
893
; K6       ; 33         ; 2        ; #TMS                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
894
; K7       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
895
; K8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
896
; K9       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
897
; K10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
898
; K11      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
899
; K12      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
900
; K13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
901
; K14      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
902
; K15      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
903
; K16      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
904
; K17      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
905
; K18      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
906
; K19      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
907
; K20      ; 215        ; 5        ; GPIO_0[33]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
908
; K21      ; 209        ; 5        ; GPIO_0[28]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
909
; K22      ; 210        ; 5        ; GPIO_0[29]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
910
; L1       ; 38         ; 2        ; CLOCK_50                                 ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
911
; L2       ; 39         ; 2        ; SW[9]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
912
; L3       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
913
; L4       ; 40         ; 2        ; ^nCONFIG                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
914
; L5       ; 34         ; 2        ; #TDO                                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
915
; L6       ; 35         ; 2        ; ^DCLK                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
916
; L7       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
917
; L8       ; 26         ; 2        ; HEX3[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
918
; L9       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
919
; L10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
920
; L11      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
921
; L12      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
922
; L13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
923
; L14      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
924
; L15      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
925
; L16      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
926
; L17      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
927
; L18      ; 208        ; 5        ; GPIO_0[35]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
928
; L19      ; 207        ; 5        ; GPIO_0[34]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
929
; L20      ;            ; 5        ; VCCIO5                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
930
; L21      ; 205        ; 5        ; SW[1]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
931
; L22      ; 206        ; 5        ; SW[0]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
932
; M1       ; 41         ; 1        ; SW[8]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
933
; M2       ; 42         ; 1        ; SW[7]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
934
; M3       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
935
; M4       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
936
; M5       ; 43         ; 1        ; DRAM_UDQM                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
937
; M6       ; 44         ; 1        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
938
; M7       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
939
; M8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
940
; M9       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
941
; M10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
942
; M11      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
943
; M12      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
944
; M13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
945
; M14      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
946
; M15      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
947
; M16      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
948
; M17      ; 198        ; 6        ; ^MSEL0                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
949
; M18      ; 202        ; 6        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
950
; M19      ; 201        ; 6        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
951
; M20      ;            ; 6        ; VCCIO6                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
952
; M21      ; 203        ; 6        ; EXT_CLOCK                                ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
953
; M22      ; 204        ; 6        ; SW[2]                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
954
; N1       ; 45         ; 1        ; DRAM_DQ[8]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
955
; N2       ; 46         ; 1        ; DRAM_DQ[9]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
956
; N3       ; 51         ; 1        ; DRAM_CKE                                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
957
; N4       ; 52         ; 1        ; DRAM_ADDR[9]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
958
; N5       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
959
; N6       ; 49         ; 1        ; DRAM_ADDR[11]                            ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
960
; N7       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
961
; N8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
962
; N9       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
963
; N10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
964
; N11      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
965
; N12      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
966
; N13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
967
; N14      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
968
; N15      ; 194        ; 6        ; GPIO_1[33]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
969
; N16      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
970
; N17      ; 197        ; 6        ; ^MSEL1                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
971
; N18      ; 196        ; 6        ; ^CONF_DONE                               ;        ;              ;         ; --         ;                 ; --       ; --           ;
972
; N19      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
973
; N20      ; 195        ; 6        ; ^nSTATUS                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
974
; N21      ; 199        ; 6        ; GPIO_1[31]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
975
; N22      ; 200        ; 6        ; GPIO_1[30]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
976
; P1       ; 47         ; 1        ; DRAM_DQ[10]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
977
; P2       ; 48         ; 1        ; DRAM_DQ[11]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
978
; P3       ; 50         ; 1        ; DRAM_ADDR[8]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
979
; P4       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
980
; P5       ; 55         ; 1        ; DRAM_ADDR[7]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
981
; P6       ; 56         ; 1        ; DRAM_ADDR[6]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
982
; P7       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
983
; P8       ; 95         ; 8        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
984
; P9       ; 94         ; 8        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
985
; P10      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
986
; P11      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
987
; P12      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
988
; P13      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
989
; P14      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
990
; P15      ; 193        ; 6        ; GPIO_1[32]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
991
; P16      ;            ; 6        ; VCCIO6                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
992
; P17      ; 186        ; 6        ; GPIO_1[34]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
993
; P18      ; 187        ; 6        ; GPIO_1[35]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
994
; P19      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
995
; P20      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
996
; P21      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
997
; P22      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
998
; R1       ; 57         ; 1        ; DRAM_DQ[12]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
999
; R2       ; 58         ; 1        ; DRAM_DQ[13]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1000
; R3       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1001
; R4       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
1002
; R5       ; 63         ; 1        ; DRAM_ADDR[5]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1003
; R6       ; 64         ; 1        ; DRAM_ADDR[4]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1004
; R7       ; 54         ; 1        ; DRAM_LDQM                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1005
; R8       ; 53         ; 1        ; DRAM_WE_N                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1006
; R9       ; 109        ; 8        ; SRAM_DQ[12]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1007
; R10      ; 108        ; 8        ; SRAM_ADDR[14]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1008
; R11      ; 116        ; 8        ; SRAM_ADDR[10]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1009
; R12      ; 134        ; 7        ; FL_ADDR[10]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1010
; R13      ; 145        ; 7        ; FL_ADDR[21]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1011
; R14      ; 150        ; 7        ; FL_ADDR[8]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1012
; R15      ; 151        ; 7        ; FL_ADDR[3]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1013
; R16      ; 155        ; 7        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
1014
; R17      ; 177        ; 6        ; LEDR[9]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1015
; R18      ; 184        ; 6        ; LEDR[8]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1016
; R19      ; 185        ; 6        ; LEDR[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1017
; R20      ; 192        ; 6        ; LEDR[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1018
; R21      ; 190        ; 6        ; KEY[1]                                   ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1019
; R22      ; 191        ; 6        ; KEY[0]                                   ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1020
; T1       ; 59         ; 1        ; DRAM_DQ[14]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1021
; T2       ; 60         ; 1        ; DRAM_DQ[15]                              ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1022
; T3       ; 69         ; 1        ; DRAM_CAS_N                               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1023
; T4       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1024
; T5       ; 67         ; 1        ; DRAM_RAS_N                               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1025
; T6       ; 68         ; 1        ; DRAM_CS_N                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1026
; T7       ; 91         ; 8        ; SRAM_ADDR[15]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1027
; T8       ; 90         ; 8        ; SRAM_OE_N                                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1028
; T9       ;            ; 8        ; VCCIO8                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1029
; T10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1030
; T11      ; 115        ; 8        ; SRAM_ADDR[11]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1031
; T12      ; 131        ; 7        ; FL_ADDR[11]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1032
; T13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1033
; T14      ;            ; 7        ; VCCIO7                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1034
; T15      ; 147        ; 7        ; FL_ADDR[4]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1035
; T16      ; 156        ; 7        ; SD_CLK                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
1036
; T17      ;            ;          ; GND_PLL4                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1037
; T18      ; 171        ; 6        ; LEDR[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1038
; T19      ;            ; 6        ; VCCIO6                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1039
; T20      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1040
; T21      ; 188        ; 6        ; KEY[3]                                   ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1041
; T22      ; 189        ; 6        ; KEY[2]                                   ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1042
; U1       ; 61         ; 1        ; DRAM_DQ[0]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1043
; U2       ; 62         ; 1        ; DRAM_DQ[1]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1044
; U3       ; 70         ; 1        ; DRAM_BA_0                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1045
; U4       ; 80         ; 1        ; DRAM_CLK                                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1046
; U5       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1047
; U6       ;            ;          ; VCCD_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
1048
; U7       ;            ;          ; VCCA_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
1049
; U8       ; 92         ; 8        ; SRAM_DQ[15]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1050
; U9       ; 106        ; 8        ; SRAM_DQ[11]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1051
; U10      ; 107        ; 8        ; SRAM_ADDR[13]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1052
; U11      ; 123        ; 8        ; SW[6]                                    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1053
; U12      ; 124        ; 8        ; SW[5]                                    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1054
; U13      ; 132        ; 7        ; FL_ADDR[20]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1055
; U14      ; 146        ; 7        ; FL_ADDR[18]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1056
; U15      ; 157        ; 7        ; FL_ADDR[5]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1057
; U16      ;            ;          ; VCCA_PLL4                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
1058
; U17      ;            ;          ; VCCD_PLL4                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
1059
; U18      ; 170        ; 6        ; LEDR[7]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1060
; U19      ; 172        ; 6        ; LEDR[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1061
; U20      ; 176        ; 6        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
1062
; U21      ; 182        ; 6        ; LEDG[1]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1063
; U22      ; 183        ; 6        ; LEDG[0]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1064
; V1       ; 65         ; 1        ; DRAM_DQ[2]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1065
; V2       ; 66         ; 1        ; DRAM_DQ[3]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1066
; V3       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1067
; V4       ; 81         ; 1        ; DRAM_BA_1                                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1068
; V5       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1069
; V6       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1070
; V7       ;            ;          ; GNDA_PLL1                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1071
; V8       ; 98         ; 8        ; SRAM_DQ[14]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1072
; V9       ; 101        ; 8        ; SRAM_DQ[10]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1073
; V10      ;            ; 8        ; VCCIO8                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1074
; V11      ; 118        ; 8        ; SRAM_ADDR[8]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1075
; V12      ; 126        ; 7        ; SW[3]                                    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1076
; V13      ;            ; 7        ; VCCIO7                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1077
; V14      ; 142        ; 7        ; FL_ADDR[19]                              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1078
; V15      ; 158        ; 7        ; FL_ADDR[6]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1079
; V16      ;            ;          ; GNDA_PLL4                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1080
; V17      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1081
; V18      ;            ;          ; GND_PLL4                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1082
; V19      ; 166        ; 6        ; LEDR[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1083
; V20      ; 173        ; 6        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
1084
; V21      ; 180        ; 6        ; LEDG[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1085
; V22      ; 181        ; 6        ; LEDG[2]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1086
; W1       ; 71         ; 1        ; DRAM_DQ[4]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1087
; W2       ; 72         ; 1        ; DRAM_DQ[5]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1088
; W3       ; 75         ; 1        ; DRAM_ADDR[10]                            ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1089
; W4       ; 76         ; 1        ; DRAM_ADDR[0]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1090
; W5       ; 79         ; 1        ; DRAM_ADDR[1]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1091
; W6       ;            ; 8        ; VCCIO8                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1092
; W7       ; 99         ; 8        ; SRAM_UB_N                                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1093
; W8       ; 100        ; 8        ; SRAM_DQ[13]                              ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1094
; W9       ; 105        ; 8        ; SRAM_DQ[9]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1095
; W10      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1096
; W11      ; 117        ; 8        ; SRAM_ADDR[9]                             ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1097
; W12      ; 125        ; 7        ; SW[4]                                    ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1098
; W13      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1099
; W14      ; 141        ; 7        ; FL_RST_N                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1100
; W15      ; 149        ; 7        ; FL_ADDR[7]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1101
; W16      ; 160        ; 7        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
1102
; W17      ;            ; 7        ; VCCIO7                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1103
; W18      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
1104
; W19      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1105
; W20      ; 167        ; 6        ; ~LVDS91p/nCEO~                           ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
1106
; W21      ; 174        ; 6        ; LEDG[5]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1107
; W22      ; 175        ; 6        ; LEDG[4]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1108
; Y1       ; 73         ; 1        ; DRAM_DQ[6]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1109
; Y2       ; 74         ; 1        ; DRAM_DQ[7]                               ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1110
; Y3       ; 77         ; 1        ; DRAM_ADDR[2]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1111
; Y4       ; 78         ; 1        ; DRAM_ADDR[3]                             ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1112
; Y5       ; 86         ; 8        ; SRAM_ADDR[17]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1113
; Y6       ; 87         ; 8        ; SRAM_ADDR[16]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1114
; Y7       ; 93         ; 8        ; SRAM_LB_N                                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1115
; Y8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1116
; Y9       ; 104        ; 8        ; SRAM_DQ[8]                               ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1117
; Y10      ; 112        ; 8        ; SRAM_ADDR[12]                            ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1118
; Y11      ;            ; 8        ; VCCIO8                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1119
; Y12      ;            ; 7        ; VCCIO7                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
1120
; Y13      ; 133        ; 7        ; FL_ADDR[9]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1121
; Y14      ; 148        ; 7        ; FL_WE_N                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1122
; Y15      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
1123
; Y16      ; 154        ; 7        ; FL_ADDR[2]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
1124
; Y17      ; 159        ; 7        ; RESERVED_INPUT                           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
1125
; Y18      ; 165        ; 6        ; LEDR[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1126
; Y19      ; 168        ; 6        ; LEDR[3]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1127
; Y20      ; 169        ; 6        ; RESERVED_INPUT                           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
1128
; Y21      ; 178        ; 6        ; LEDG[7]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1129
; Y22      ; 179        ; 6        ; LEDG[6]                                  ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
1130
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
1131
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
1132
 
1133
 
1134
+-------------------------------------------------------------------------------+
1135
; Output Pin Default Load For Reported TCO                                      ;
1136
+----------------------------------+-------+------------------------------------+
1137
; I/O Standard                     ; Load  ; Termination Resistance             ;
1138
+----------------------------------+-------+------------------------------------+
1139
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
1140
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
1141
; 2.5 V                            ; 0 pF  ; Not Available                      ;
1142
; 1.8 V                            ; 0 pF  ; Not Available                      ;
1143
; 1.5 V                            ; 0 pF  ; Not Available                      ;
1144
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
1145
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
1146
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
1147
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
1148
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
1149
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
1150
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
1151
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
1152
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
1153
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
1154
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
1155
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
1156
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
1157
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
1158
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
1159
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
1160
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
1161
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
1162
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
1163
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
1164
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
1165
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
1166
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
1167
+----------------------------------+-------+------------------------------------+
1168
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
1169
 
1170
 
1171
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1172
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                           ;
1173
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------------------------------------------------+--------------+
1174
; Compilation Hierarchy Node                ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                                                                  ; Library Name ;
1175
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------------------------------------------------+--------------+
1176
; |Z80SOC                                   ; 2544 (140)  ; 535 (65)                  ; 0 (0)         ; 196600      ; 48   ; 0            ; 0       ; 0         ; 281  ; 0            ; 2009 (75)    ; 79 (24)           ; 456 (35)         ; |Z80SOC                                                                                                                              ; work         ;
1177
;    |T80se:z80_inst|                       ; 2062 (18)   ; 345 (12)                  ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1717 (6)     ; 17 (0)            ; 328 (12)         ; |Z80SOC|T80se:z80_inst                                                                                                               ; work         ;
1178
;       |T80:u0|                            ; 2044 (838)  ; 333 (205)                 ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1711 (650)   ; 17 (8)            ; 316 (188)        ; |Z80SOC|T80se:z80_inst|T80:u0                                                                                                        ; work         ;
1179
;          |T80_ALU:alu|                    ; 458 (458)   ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 458 (458)    ; 0 (0)             ; 0 (0)            ; |Z80SOC|T80se:z80_inst|T80:u0|T80_ALU:alu                                                                                            ; work         ;
1180
;          |T80_MCode:mcode|                ; 475 (475)   ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 470 (470)    ; 0 (0)             ; 5 (5)            ; |Z80SOC|T80se:z80_inst|T80:u0|T80_MCode:mcode                                                                                        ; work         ;
1181
;          |T80_Reg:Regs|                   ; 277 (277)   ; 128 (128)                 ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 133 (133)    ; 9 (9)             ; 135 (135)        ; |Z80SOC|T80se:z80_inst|T80:u0|T80_Reg:Regs                                                                                           ; work         ;
1182
;    |charram:cram|                         ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|charram:cram                                                                                                                 ; work         ;
1183
;       |altsyncram:altsyncram_component|   ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|charram:cram|altsyncram:altsyncram_component                                                                                 ; work         ;
1184
;          |altsyncram_h1o1:auto_generated| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|charram:cram|altsyncram:altsyncram_component|altsyncram_h1o1:auto_generated                                                  ; work         ;
1185
;             |altsyncram_36o1:altsyncram1| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|charram:cram|altsyncram:altsyncram_component|altsyncram_h1o1:auto_generated|altsyncram_36o1:altsyncram1                      ; work         ;
1186
;    |clk_div:clkdiv_inst|                  ; 37 (37)     ; 36 (36)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 3 (3)             ; 33 (33)          ; |Z80SOC|clk_div:clkdiv_inst                                                                                                          ; work         ;
1187
;    |decoder_7seg:DISPHEX0|                ; 7 (7)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 4 (4)            ; |Z80SOC|decoder_7seg:DISPHEX0                                                                                                        ; work         ;
1188
;    |decoder_7seg:DISPHEX1|                ; 7 (7)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 4 (4)            ; |Z80SOC|decoder_7seg:DISPHEX1                                                                                                        ; work         ;
1189
;    |decoder_7seg:DISPHEX2|                ; 7 (7)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 4 (4)            ; |Z80SOC|decoder_7seg:DISPHEX2                                                                                                        ; work         ;
1190
;    |decoder_7seg:DISPHEX3|                ; 7 (7)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 4 (4)            ; |Z80SOC|decoder_7seg:DISPHEX3                                                                                                        ; work         ;
1191
;    |ps2kbd:ps2_kbd_inst|                  ; 165 (124)   ; 35 (2)                    ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 130 (122)    ; 19 (1)            ; 16 (6)           ; |Z80SOC|ps2kbd:ps2_kbd_inst                                                                                                          ; work         ;
1192
;       |keyboard:kbd_inst|                 ; 41 (41)     ; 33 (33)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 8 (8)        ; 18 (18)           ; 15 (15)          ; |Z80SOC|ps2kbd:ps2_kbd_inst|keyboard:kbd_inst                                                                                        ; work         ;
1193
;    |rom:rom_inst|                         ; 23 (0)      ; 4 (0)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 19 (0)       ; 3 (0)             ; 1 (0)            ; |Z80SOC|rom:rom_inst                                                                                                                 ; work         ;
1194
;       |altsyncram:altsyncram_component|   ; 23 (0)      ; 4 (0)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 19 (0)       ; 3 (0)             ; 1 (0)            ; |Z80SOC|rom:rom_inst|altsyncram:altsyncram_component                                                                                 ; work         ;
1195
;          |altsyncram_tr91:auto_generated| ; 23 (4)      ; 4 (4)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 19 (0)       ; 3 (3)             ; 1 (0)            ; |Z80SOC|rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated                                                  ; work         ;
1196
;             |decode_4oa:deep_decode|      ; 4 (4)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode                           ; work         ;
1197
;             |mux_kib:mux2|                ; 16 (16)     ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 15 (15)      ; 0 (0)             ; 1 (1)            ; |Z80SOC|rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|mux_kib:mux2                                     ; work         ;
1198
;    |video:video_inst|                     ; 93 (18)     ; 49 (0)                    ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 43 (13)      ; 13 (0)            ; 37 (9)           ; |Z80SOC|video:video_inst                                                                                                             ; work         ;
1199
;       |VGA_SYNC:vga_sync_inst|            ; 79 (79)     ; 49 (49)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 30 (30)      ; 13 (13)           ; 36 (36)          ; |Z80SOC|video:video_inst|VGA_SYNC:vga_sync_inst                                                                                      ; work         ;
1200
;    |vram:vram_inst|                       ; 13 (0)      ; 1 (0)                     ; 0 (0)         ; 49144       ; 12   ; 0            ; 0       ; 0         ; 0    ; 0            ; 12 (0)       ; 0 (0)             ; 1 (0)            ; |Z80SOC|vram:vram_inst                                                                                                               ; work         ;
1201
;       |altsyncram:altsyncram_component|   ; 13 (0)      ; 1 (0)                     ; 0 (0)         ; 49144       ; 12   ; 0            ; 0       ; 0         ; 0    ; 0            ; 12 (0)       ; 0 (0)             ; 1 (0)            ; |Z80SOC|vram:vram_inst|altsyncram:altsyncram_component                                                                               ; work         ;
1202
;          |altsyncram_66l1:auto_generated| ; 13 (0)      ; 1 (0)                     ; 0 (0)         ; 49144       ; 12   ; 0            ; 0       ; 0         ; 0    ; 0            ; 12 (0)       ; 0 (0)             ; 1 (0)            ; |Z80SOC|vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated                                                ; work         ;
1203
;             |altsyncram_pal1:altsyncram1| ; 13 (1)      ; 1 (1)                     ; 0 (0)         ; 49144       ; 12   ; 0            ; 0       ; 0         ; 0    ; 0            ; 12 (0)       ; 0 (0)             ; 1 (1)            ; |Z80SOC|vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1                    ; work         ;
1204
;                |decode_1oa:decode4|       ; 4 (4)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|decode_1oa:decode4 ; work         ;
1205
;                |mux_hib:mux5|             ; 8 (8)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; |Z80SOC|vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5       ; work         ;
1206
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------------------------------------------------+--------------+
1207
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
1208
 
1209
 
1210
+----------------------------------------------------------------------------------------+
1211
; Delay Chain Summary                                                                    ;
1212
+---------------+----------+---------------+---------------+-----------------------+-----+
1213
; Name          ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
1214
+---------------+----------+---------------+---------------+-----------------------+-----+
1215
; UART_TXD      ; Output   ; --            ; --            ; --                    ; --  ;
1216
; DRAM_DQ[0]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1217
; DRAM_DQ[1]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1218
; DRAM_DQ[2]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1219
; DRAM_DQ[3]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1220
; DRAM_DQ[4]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1221
; DRAM_DQ[5]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1222
; DRAM_DQ[6]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1223
; DRAM_DQ[7]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1224
; DRAM_DQ[8]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1225
; DRAM_DQ[9]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1226
; DRAM_DQ[10]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1227
; DRAM_DQ[11]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1228
; DRAM_DQ[12]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1229
; DRAM_DQ[13]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1230
; DRAM_DQ[14]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1231
; DRAM_DQ[15]   ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1232
; FL_DQ[0]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1233
; FL_DQ[1]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1234
; FL_DQ[2]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1235
; FL_DQ[3]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1236
; FL_DQ[4]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1237
; FL_DQ[5]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1238
; FL_DQ[6]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1239
; FL_DQ[7]      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1240
; SRAM_DQ[0]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1241
; SRAM_DQ[1]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1242
; SRAM_DQ[2]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1243
; SRAM_DQ[3]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1244
; SRAM_DQ[4]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1245
; SRAM_DQ[5]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1246
; SRAM_DQ[6]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1247
; SRAM_DQ[7]    ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1248
; SRAM_DQ[8]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1249
; SRAM_DQ[9]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1250
; SRAM_DQ[10]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1251
; SRAM_DQ[11]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1252
; SRAM_DQ[12]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1253
; SRAM_DQ[13]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1254
; SRAM_DQ[14]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1255
; SRAM_DQ[15]   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1256
; I2C_SDAT      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1257
; PS2_DAT       ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1258
; PS2_CLK       ; Bidir    ; (6) 2514 ps   ; (6) 2514 ps   ; --                    ; --  ;
1259
; AUD_ADCLRCK   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1260
; AUD_DACLRCK   ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1261
; AUD_BCLK      ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1262
; GPIO_0[0]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1263
; GPIO_0[1]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1264
; GPIO_0[2]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1265
; GPIO_0[3]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1266
; GPIO_0[4]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1267
; GPIO_0[5]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1268
; GPIO_0[6]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1269
; GPIO_0[7]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1270
; GPIO_0[8]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1271
; GPIO_0[9]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1272
; GPIO_0[10]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1273
; GPIO_0[11]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1274
; GPIO_0[12]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1275
; GPIO_0[13]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1276
; GPIO_0[14]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1277
; GPIO_0[15]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1278
; GPIO_0[16]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1279
; GPIO_0[17]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1280
; GPIO_0[18]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1281
; GPIO_0[19]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1282
; GPIO_0[20]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1283
; GPIO_0[21]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1284
; GPIO_0[22]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1285
; GPIO_0[23]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1286
; GPIO_0[24]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1287
; GPIO_0[25]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1288
; GPIO_0[26]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1289
; GPIO_0[27]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1290
; GPIO_0[28]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1291
; GPIO_0[29]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1292
; GPIO_0[30]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1293
; GPIO_0[31]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1294
; GPIO_0[32]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1295
; GPIO_0[33]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1296
; GPIO_0[34]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1297
; GPIO_0[35]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1298
; GPIO_1[0]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1299
; GPIO_1[1]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1300
; GPIO_1[2]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1301
; GPIO_1[3]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1302
; GPIO_1[4]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1303
; GPIO_1[5]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1304
; GPIO_1[6]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1305
; GPIO_1[7]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1306
; GPIO_1[8]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1307
; GPIO_1[9]     ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1308
; GPIO_1[10]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1309
; GPIO_1[11]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1310
; GPIO_1[12]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1311
; GPIO_1[13]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1312
; GPIO_1[14]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1313
; GPIO_1[15]    ; Bidir    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1314
; GPIO_1[16]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1315
; GPIO_1[17]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1316
; GPIO_1[18]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1317
; GPIO_1[19]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1318
; GPIO_1[20]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1319
; GPIO_1[21]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1320
; GPIO_1[22]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1321
; GPIO_1[23]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1322
; GPIO_1[24]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1323
; GPIO_1[25]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1324
; GPIO_1[26]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1325
; GPIO_1[27]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1326
; GPIO_1[28]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1327
; GPIO_1[29]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1328
; GPIO_1[30]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1329
; GPIO_1[31]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1330
; GPIO_1[32]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1331
; GPIO_1[33]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1332
; GPIO_1[34]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1333
; GPIO_1[35]    ; Bidir    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1334
; CLOCK_27      ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1335
; EXT_CLOCK     ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1336
; HEX0[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1337
; HEX0[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1338
; HEX0[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1339
; HEX0[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1340
; HEX0[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1341
; HEX0[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1342
; HEX0[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1343
; HEX1[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1344
; HEX1[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1345
; HEX1[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1346
; HEX1[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1347
; HEX1[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1348
; HEX1[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1349
; HEX1[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1350
; HEX2[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1351
; HEX2[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1352
; HEX2[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1353
; HEX2[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1354
; HEX2[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1355
; HEX2[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1356
; HEX2[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1357
; HEX3[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1358
; HEX3[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1359
; HEX3[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1360
; HEX3[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1361
; HEX3[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1362
; HEX3[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1363
; HEX3[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1364
; LEDG[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1365
; LEDG[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1366
; LEDG[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1367
; LEDG[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1368
; LEDG[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1369
; LEDG[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1370
; LEDG[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1371
; LEDG[7]       ; Output   ; --            ; --            ; --                    ; --  ;
1372
; LEDR[0]       ; Output   ; --            ; --            ; --                    ; --  ;
1373
; LEDR[1]       ; Output   ; --            ; --            ; --                    ; --  ;
1374
; LEDR[2]       ; Output   ; --            ; --            ; --                    ; --  ;
1375
; LEDR[3]       ; Output   ; --            ; --            ; --                    ; --  ;
1376
; LEDR[4]       ; Output   ; --            ; --            ; --                    ; --  ;
1377
; LEDR[5]       ; Output   ; --            ; --            ; --                    ; --  ;
1378
; LEDR[6]       ; Output   ; --            ; --            ; --                    ; --  ;
1379
; LEDR[7]       ; Output   ; --            ; --            ; --                    ; --  ;
1380
; LEDR[8]       ; Output   ; --            ; --            ; --                    ; --  ;
1381
; LEDR[9]       ; Output   ; --            ; --            ; --                    ; --  ;
1382
; UART_RXD      ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1383
; IRDA_RXD      ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1384
; DRAM_ADDR[0]  ; Output   ; --            ; --            ; --                    ; --  ;
1385
; DRAM_ADDR[1]  ; Output   ; --            ; --            ; --                    ; --  ;
1386
; DRAM_ADDR[2]  ; Output   ; --            ; --            ; --                    ; --  ;
1387
; DRAM_ADDR[3]  ; Output   ; --            ; --            ; --                    ; --  ;
1388
; DRAM_ADDR[4]  ; Output   ; --            ; --            ; --                    ; --  ;
1389
; DRAM_ADDR[5]  ; Output   ; --            ; --            ; --                    ; --  ;
1390
; DRAM_ADDR[6]  ; Output   ; --            ; --            ; --                    ; --  ;
1391
; DRAM_ADDR[7]  ; Output   ; --            ; --            ; --                    ; --  ;
1392
; DRAM_ADDR[8]  ; Output   ; --            ; --            ; --                    ; --  ;
1393
; DRAM_ADDR[9]  ; Output   ; --            ; --            ; --                    ; --  ;
1394
; DRAM_ADDR[10] ; Output   ; --            ; --            ; --                    ; --  ;
1395
; DRAM_ADDR[11] ; Output   ; --            ; --            ; --                    ; --  ;
1396
; DRAM_LDQM     ; Output   ; --            ; --            ; --                    ; --  ;
1397
; DRAM_UDQM     ; Output   ; --            ; --            ; --                    ; --  ;
1398
; DRAM_WE_N     ; Output   ; --            ; --            ; --                    ; --  ;
1399
; DRAM_CAS_N    ; Output   ; --            ; --            ; --                    ; --  ;
1400
; DRAM_RAS_N    ; Output   ; --            ; --            ; --                    ; --  ;
1401
; DRAM_CS_N     ; Output   ; --            ; --            ; --                    ; --  ;
1402
; DRAM_BA_0     ; Output   ; --            ; --            ; --                    ; --  ;
1403
; DRAM_BA_1     ; Output   ; --            ; --            ; --                    ; --  ;
1404
; DRAM_CLK      ; Output   ; --            ; --            ; --                    ; --  ;
1405
; DRAM_CKE      ; Output   ; --            ; --            ; --                    ; --  ;
1406
; FL_ADDR[0]    ; Output   ; --            ; --            ; --                    ; --  ;
1407
; FL_ADDR[1]    ; Output   ; --            ; --            ; --                    ; --  ;
1408
; FL_ADDR[2]    ; Output   ; --            ; --            ; --                    ; --  ;
1409
; FL_ADDR[3]    ; Output   ; --            ; --            ; --                    ; --  ;
1410
; FL_ADDR[4]    ; Output   ; --            ; --            ; --                    ; --  ;
1411
; FL_ADDR[5]    ; Output   ; --            ; --            ; --                    ; --  ;
1412
; FL_ADDR[6]    ; Output   ; --            ; --            ; --                    ; --  ;
1413
; FL_ADDR[7]    ; Output   ; --            ; --            ; --                    ; --  ;
1414
; FL_ADDR[8]    ; Output   ; --            ; --            ; --                    ; --  ;
1415
; FL_ADDR[9]    ; Output   ; --            ; --            ; --                    ; --  ;
1416
; FL_ADDR[10]   ; Output   ; --            ; --            ; --                    ; --  ;
1417
; FL_ADDR[11]   ; Output   ; --            ; --            ; --                    ; --  ;
1418
; FL_ADDR[12]   ; Output   ; --            ; --            ; --                    ; --  ;
1419
; FL_ADDR[13]   ; Output   ; --            ; --            ; --                    ; --  ;
1420
; FL_ADDR[14]   ; Output   ; --            ; --            ; --                    ; --  ;
1421
; FL_ADDR[15]   ; Output   ; --            ; --            ; --                    ; --  ;
1422
; FL_ADDR[16]   ; Output   ; --            ; --            ; --                    ; --  ;
1423
; FL_ADDR[17]   ; Output   ; --            ; --            ; --                    ; --  ;
1424
; FL_ADDR[18]   ; Output   ; --            ; --            ; --                    ; --  ;
1425
; FL_ADDR[19]   ; Output   ; --            ; --            ; --                    ; --  ;
1426
; FL_ADDR[20]   ; Output   ; --            ; --            ; --                    ; --  ;
1427
; FL_ADDR[21]   ; Output   ; --            ; --            ; --                    ; --  ;
1428
; FL_WE_N       ; Output   ; --            ; --            ; --                    ; --  ;
1429
; FL_RST_N      ; Output   ; --            ; --            ; --                    ; --  ;
1430
; FL_OE_N       ; Output   ; --            ; --            ; --                    ; --  ;
1431
; FL_CE_N       ; Output   ; --            ; --            ; --                    ; --  ;
1432
; SRAM_ADDR[0]  ; Output   ; --            ; --            ; --                    ; --  ;
1433
; SRAM_ADDR[1]  ; Output   ; --            ; --            ; --                    ; --  ;
1434
; SRAM_ADDR[2]  ; Output   ; --            ; --            ; --                    ; --  ;
1435
; SRAM_ADDR[3]  ; Output   ; --            ; --            ; --                    ; --  ;
1436
; SRAM_ADDR[4]  ; Output   ; --            ; --            ; --                    ; --  ;
1437
; SRAM_ADDR[5]  ; Output   ; --            ; --            ; --                    ; --  ;
1438
; SRAM_ADDR[6]  ; Output   ; --            ; --            ; --                    ; --  ;
1439
; SRAM_ADDR[7]  ; Output   ; --            ; --            ; --                    ; --  ;
1440
; SRAM_ADDR[8]  ; Output   ; --            ; --            ; --                    ; --  ;
1441
; SRAM_ADDR[9]  ; Output   ; --            ; --            ; --                    ; --  ;
1442
; SRAM_ADDR[10] ; Output   ; --            ; --            ; --                    ; --  ;
1443
; SRAM_ADDR[11] ; Output   ; --            ; --            ; --                    ; --  ;
1444
; SRAM_ADDR[12] ; Output   ; --            ; --            ; --                    ; --  ;
1445
; SRAM_ADDR[13] ; Output   ; --            ; --            ; --                    ; --  ;
1446
; SRAM_ADDR[14] ; Output   ; --            ; --            ; --                    ; --  ;
1447
; SRAM_ADDR[15] ; Output   ; --            ; --            ; --                    ; --  ;
1448
; SRAM_ADDR[16] ; Output   ; --            ; --            ; --                    ; --  ;
1449
; SRAM_ADDR[17] ; Output   ; --            ; --            ; --                    ; --  ;
1450
; SRAM_UB_N     ; Output   ; --            ; --            ; --                    ; --  ;
1451
; SRAM_LB_N     ; Output   ; --            ; --            ; --                    ; --  ;
1452
; SRAM_WE_N     ; Output   ; --            ; --            ; --                    ; --  ;
1453
; SRAM_CE_N     ; Output   ; --            ; --            ; --                    ; --  ;
1454
; SRAM_OE_N     ; Output   ; --            ; --            ; --                    ; --  ;
1455
; SD_DAT        ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1456
; SD_DAT3       ; Output   ; --            ; --            ; --                    ; --  ;
1457
; SD_CMD        ; Output   ; --            ; --            ; --                    ; --  ;
1458
; SD_CLK        ; Output   ; --            ; --            ; --                    ; --  ;
1459
; TDI           ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1460
; TCK           ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1461
; TCS           ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1462
; TDO           ; Output   ; --            ; --            ; --                    ; --  ;
1463
; I2C_SCLK      ; Output   ; --            ; --            ; --                    ; --  ;
1464
; VGA_HS        ; Output   ; --            ; --            ; --                    ; --  ;
1465
; VGA_VS        ; Output   ; --            ; --            ; --                    ; --  ;
1466
; VGA_R[0]      ; Output   ; --            ; --            ; --                    ; --  ;
1467
; VGA_R[1]      ; Output   ; --            ; --            ; --                    ; --  ;
1468
; VGA_R[2]      ; Output   ; --            ; --            ; --                    ; --  ;
1469
; VGA_R[3]      ; Output   ; --            ; --            ; --                    ; --  ;
1470
; VGA_G[0]      ; Output   ; --            ; --            ; --                    ; --  ;
1471
; VGA_G[1]      ; Output   ; --            ; --            ; --                    ; --  ;
1472
; VGA_G[2]      ; Output   ; --            ; --            ; --                    ; --  ;
1473
; VGA_G[3]      ; Output   ; --            ; --            ; --                    ; --  ;
1474
; VGA_B[0]      ; Output   ; --            ; --            ; --                    ; --  ;
1475
; VGA_B[1]      ; Output   ; --            ; --            ; --                    ; --  ;
1476
; VGA_B[2]      ; Output   ; --            ; --            ; --                    ; --  ;
1477
; VGA_B[3]      ; Output   ; --            ; --            ; --                    ; --  ;
1478
; AUD_ADCDAT    ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1479
; AUD_DACDAT    ; Output   ; --            ; --            ; --                    ; --  ;
1480
; AUD_XCK       ; Output   ; --            ; --            ; --                    ; --  ;
1481
; SW[8]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1482
; SW[9]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1483
; KEY[1]        ; Input    ; (6) 2523 ps   ; (6) 2523 ps   ; --                    ; --  ;
1484
; SW[1]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1485
; KEY[0]        ; Input    ; (6) 2523 ps   ; (6) 2523 ps   ; --                    ; --  ;
1486
; SW[0]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1487
; SW[7]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1488
; SW[6]         ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1489
; KEY[2]        ; Input    ; (6) 2523 ps   ; (6) 2523 ps   ; --                    ; --  ;
1490
; SW[2]         ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1491
; SW[5]         ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1492
; SW[4]         ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1493
; KEY[3]        ; Input    ; (6) 2523 ps   ; (6) 2523 ps   ; --                    ; --  ;
1494
; SW[3]         ; Input    ; (0) 170 ps    ; (0) 170 ps    ; --                    ; --  ;
1495
; CLOCK_50      ; Input    ; (0) 171 ps    ; (0) 171 ps    ; --                    ; --  ;
1496
+---------------+----------+---------------+---------------+-----------------------+-----+
1497
 
1498
 
1499
+----------------------------------------------------------------------------------------------+
1500
; Pad To Core Delay Chain Fanout                                                               ;
1501
+----------------------------------------------------------------+-------------------+---------+
1502
; Source Pin / Fanout                                            ; Pad To Core Index ; Setting ;
1503
+----------------------------------------------------------------+-------------------+---------+
1504
; DRAM_DQ[0]                                                     ;                   ;         ;
1505
; DRAM_DQ[1]                                                     ;                   ;         ;
1506
; DRAM_DQ[2]                                                     ;                   ;         ;
1507
; DRAM_DQ[3]                                                     ;                   ;         ;
1508
; DRAM_DQ[4]                                                     ;                   ;         ;
1509
; DRAM_DQ[5]                                                     ;                   ;         ;
1510
; DRAM_DQ[6]                                                     ;                   ;         ;
1511
; DRAM_DQ[7]                                                     ;                   ;         ;
1512
; DRAM_DQ[8]                                                     ;                   ;         ;
1513
; DRAM_DQ[9]                                                     ;                   ;         ;
1514
; DRAM_DQ[10]                                                    ;                   ;         ;
1515
; DRAM_DQ[11]                                                    ;                   ;         ;
1516
; DRAM_DQ[12]                                                    ;                   ;         ;
1517
; DRAM_DQ[13]                                                    ;                   ;         ;
1518
; DRAM_DQ[14]                                                    ;                   ;         ;
1519
; DRAM_DQ[15]                                                    ;                   ;         ;
1520
; FL_DQ[0]                                                       ;                   ;         ;
1521
; FL_DQ[1]                                                       ;                   ;         ;
1522
; FL_DQ[2]                                                       ;                   ;         ;
1523
; FL_DQ[3]                                                       ;                   ;         ;
1524
; FL_DQ[4]                                                       ;                   ;         ;
1525
; FL_DQ[5]                                                       ;                   ;         ;
1526
; FL_DQ[6]                                                       ;                   ;         ;
1527
; FL_DQ[7]                                                       ;                   ;         ;
1528
; SRAM_DQ[0]                                                     ;                   ;         ;
1529
;      - DI_CPU[0]~48                                            ; 0                 ; 6       ;
1530
; SRAM_DQ[1]                                                     ;                   ;         ;
1531
;      - DI_CPU[1]~43                                            ; 1                 ; 6       ;
1532
; SRAM_DQ[2]                                                     ;                   ;         ;
1533
;      - DI_CPU[2]~65                                            ; 0                 ; 6       ;
1534
; SRAM_DQ[3]                                                     ;                   ;         ;
1535
;      - DI_CPU[3]~80                                            ; 0                 ; 6       ;
1536
; SRAM_DQ[4]                                                     ;                   ;         ;
1537
;      - DI_CPU[4]~78                                            ; 0                 ; 6       ;
1538
; SRAM_DQ[5]                                                     ;                   ;         ;
1539
;      - DI_CPU[5]~73                                            ; 1                 ; 6       ;
1540
; SRAM_DQ[6]                                                     ;                   ;         ;
1541
;      - DI_CPU[6]~63                                            ; 0                 ; 6       ;
1542
; SRAM_DQ[7]                                                     ;                   ;         ;
1543
;      - DI_CPU[7]~58                                            ; 0                 ; 6       ;
1544
; SRAM_DQ[8]                                                     ;                   ;         ;
1545
; SRAM_DQ[9]                                                     ;                   ;         ;
1546
; SRAM_DQ[10]                                                    ;                   ;         ;
1547
; SRAM_DQ[11]                                                    ;                   ;         ;
1548
; SRAM_DQ[12]                                                    ;                   ;         ;
1549
; SRAM_DQ[13]                                                    ;                   ;         ;
1550
; SRAM_DQ[14]                                                    ;                   ;         ;
1551
; SRAM_DQ[15]                                                    ;                   ;         ;
1552
; I2C_SDAT                                                       ;                   ;         ;
1553
; PS2_DAT                                                        ;                   ;         ;
1554
;      - ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|READ_CHAR~0       ; 0                 ; 6       ;
1555
;      - ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|ready_set~0       ; 0                 ; 6       ;
1556
;      - ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[8]~feeder ; 0                 ; 6       ;
1557
; PS2_CLK                                                        ;                   ;         ;
1558
;      - ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[7]~feeder  ; 0                 ; 6       ;
1559
; AUD_ADCLRCK                                                    ;                   ;         ;
1560
; AUD_DACLRCK                                                    ;                   ;         ;
1561
; AUD_BCLK                                                       ;                   ;         ;
1562
; GPIO_0[0]                                                      ;                   ;         ;
1563
; GPIO_0[1]                                                      ;                   ;         ;
1564
; GPIO_0[2]                                                      ;                   ;         ;
1565
; GPIO_0[3]                                                      ;                   ;         ;
1566
; GPIO_0[4]                                                      ;                   ;         ;
1567
; GPIO_0[5]                                                      ;                   ;         ;
1568
; GPIO_0[6]                                                      ;                   ;         ;
1569
; GPIO_0[7]                                                      ;                   ;         ;
1570
; GPIO_0[8]                                                      ;                   ;         ;
1571
; GPIO_0[9]                                                      ;                   ;         ;
1572
; GPIO_0[10]                                                     ;                   ;         ;
1573
; GPIO_0[11]                                                     ;                   ;         ;
1574
; GPIO_0[12]                                                     ;                   ;         ;
1575
; GPIO_0[13]                                                     ;                   ;         ;
1576
; GPIO_0[14]                                                     ;                   ;         ;
1577
; GPIO_0[15]                                                     ;                   ;         ;
1578
; GPIO_0[16]                                                     ;                   ;         ;
1579
; GPIO_0[17]                                                     ;                   ;         ;
1580
; GPIO_0[18]                                                     ;                   ;         ;
1581
; GPIO_0[19]                                                     ;                   ;         ;
1582
; GPIO_0[20]                                                     ;                   ;         ;
1583
; GPIO_0[21]                                                     ;                   ;         ;
1584
; GPIO_0[22]                                                     ;                   ;         ;
1585
; GPIO_0[23]                                                     ;                   ;         ;
1586
; GPIO_0[24]                                                     ;                   ;         ;
1587
; GPIO_0[25]                                                     ;                   ;         ;
1588
; GPIO_0[26]                                                     ;                   ;         ;
1589
; GPIO_0[27]                                                     ;                   ;         ;
1590
; GPIO_0[28]                                                     ;                   ;         ;
1591
; GPIO_0[29]                                                     ;                   ;         ;
1592
; GPIO_0[30]                                                     ;                   ;         ;
1593
; GPIO_0[31]                                                     ;                   ;         ;
1594
; GPIO_0[32]                                                     ;                   ;         ;
1595
; GPIO_0[33]                                                     ;                   ;         ;
1596
; GPIO_0[34]                                                     ;                   ;         ;
1597
; GPIO_0[35]                                                     ;                   ;         ;
1598
; GPIO_1[0]                                                      ;                   ;         ;
1599
; GPIO_1[1]                                                      ;                   ;         ;
1600
; GPIO_1[2]                                                      ;                   ;         ;
1601
; GPIO_1[3]                                                      ;                   ;         ;
1602
; GPIO_1[4]                                                      ;                   ;         ;
1603
; GPIO_1[5]                                                      ;                   ;         ;
1604
; GPIO_1[6]                                                      ;                   ;         ;
1605
; GPIO_1[7]                                                      ;                   ;         ;
1606
; GPIO_1[8]                                                      ;                   ;         ;
1607
; GPIO_1[9]                                                      ;                   ;         ;
1608
; GPIO_1[10]                                                     ;                   ;         ;
1609
; GPIO_1[11]                                                     ;                   ;         ;
1610
; GPIO_1[12]                                                     ;                   ;         ;
1611
; GPIO_1[13]                                                     ;                   ;         ;
1612
; GPIO_1[14]                                                     ;                   ;         ;
1613
; GPIO_1[15]                                                     ;                   ;         ;
1614
; GPIO_1[16]                                                     ;                   ;         ;
1615
; GPIO_1[17]                                                     ;                   ;         ;
1616
; GPIO_1[18]                                                     ;                   ;         ;
1617
; GPIO_1[19]                                                     ;                   ;         ;
1618
; GPIO_1[20]                                                     ;                   ;         ;
1619
; GPIO_1[21]                                                     ;                   ;         ;
1620
; GPIO_1[22]                                                     ;                   ;         ;
1621
; GPIO_1[23]                                                     ;                   ;         ;
1622
; GPIO_1[24]                                                     ;                   ;         ;
1623
; GPIO_1[25]                                                     ;                   ;         ;
1624
; GPIO_1[26]                                                     ;                   ;         ;
1625
; GPIO_1[27]                                                     ;                   ;         ;
1626
; GPIO_1[28]                                                     ;                   ;         ;
1627
; GPIO_1[29]                                                     ;                   ;         ;
1628
; GPIO_1[30]                                                     ;                   ;         ;
1629
; GPIO_1[31]                                                     ;                   ;         ;
1630
; GPIO_1[32]                                                     ;                   ;         ;
1631
; GPIO_1[33]                                                     ;                   ;         ;
1632
; GPIO_1[34]                                                     ;                   ;         ;
1633
; GPIO_1[35]                                                     ;                   ;         ;
1634
; CLOCK_27                                                       ;                   ;         ;
1635
; EXT_CLOCK                                                      ;                   ;         ;
1636
; UART_RXD                                                       ;                   ;         ;
1637
; IRDA_RXD                                                       ;                   ;         ;
1638
; SD_DAT                                                         ;                   ;         ;
1639
; TDI                                                            ;                   ;         ;
1640
; TCK                                                            ;                   ;         ;
1641
; TCS                                                            ;                   ;         ;
1642
; AUD_ADCDAT                                                     ;                   ;         ;
1643
; SW[8]                                                          ;                   ;         ;
1644
; SW[9]                                                          ;                   ;         ;
1645
; KEY[1]                                                         ;                   ;         ;
1646
;      - DI_CPU[1]~43                                            ; 0                 ; 6       ;
1647
; SW[1]                                                          ;                   ;         ;
1648
; KEY[0]                                                         ;                   ;         ;
1649
;      - DI_CPU[0]~49                                            ; 0                 ; 6       ;
1650
; SW[0]                                                          ;                   ;         ;
1651
; SW[7]                                                          ;                   ;         ;
1652
; SW[6]                                                          ;                   ;         ;
1653
; KEY[2]                                                         ;                   ;         ;
1654
;      - DI_CPU[2]~66                                            ; 0                 ; 6       ;
1655
; SW[2]                                                          ;                   ;         ;
1656
; SW[5]                                                          ;                   ;         ;
1657
; SW[4]                                                          ;                   ;         ;
1658
; KEY[3]                                                         ;                   ;         ;
1659
;      - DI_CPU[3]~80                                            ; 1                 ; 6       ;
1660
; SW[3]                                                          ;                   ;         ;
1661
; CLOCK_50                                                       ;                   ;         ;
1662
+----------------------------------------------------------------+-------------------+---------+
1663
 
1664
 
1665
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1666
; Control Signals                                                                                                                                                                                                                                                         ;
1667
+-------------------------------------------------------------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
1668
; Name                                                                                                                                      ; Location           ; Fan-Out ; Usage         ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
1669
+-------------------------------------------------------------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
1670
; CLOCK_50                                                                                                                                  ; PIN_L1             ; 3       ; Clock         ; no     ; --                   ; --               ; --                        ;
1671
; CLOCK_50                                                                                                                                  ; PIN_L1             ; 46      ; Clock         ; yes    ; Global Clock         ; GCLK2            ; --                        ;
1672
; Clk_Z80                                                                                                                                   ; LCCOMB_X23_Y26_N20 ; 401     ; Clock         ; yes    ; Global Clock         ; GCLK8            ; --                        ;
1673
; SRAM_DQ~8                                                                                                                                 ; LCCOMB_X36_Y15_N18 ; 9       ; Output enable ; no     ; --                   ; --               ; --                        ;
1674
; SW[9]                                                                                                                                     ; PIN_L2             ; 175     ; Async. clear  ; yes    ; Global Clock         ; GCLK1            ; --                        ;
1675
; SW[9]                                                                                                                                     ; PIN_L2             ; 11      ; Sync. clear   ; no     ; --                   ; --               ; --                        ;
1676
; T80se:z80_inst|Equal3~0                                                                                                                   ; LCCOMB_X32_Y16_N6  ; 24      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1677
; T80se:z80_inst|T80:u0|ACC[3]~11                                                                                                           ; LCCOMB_X25_Y16_N4  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1678
; T80se:z80_inst|T80:u0|A[12]                                                                                                               ; LCFF_X40_Y15_N17   ; 21      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1679
; T80se:z80_inst|T80:u0|A[1]~13                                                                                                             ; LCCOMB_X22_Y19_N20 ; 16      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1680
; T80se:z80_inst|T80:u0|BusA[1]~1                                                                                                           ; LCCOMB_X27_Y18_N20 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1681
; T80se:z80_inst|T80:u0|DO[7]~15                                                                                                            ; LCCOMB_X32_Y17_N14 ; 8       ; Sync. load    ; no     ; --                   ; --               ; --                        ;
1682
; T80se:z80_inst|T80:u0|F[3]~70                                                                                                             ; LCCOMB_X22_Y14_N28 ; 2       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1683
; T80se:z80_inst|T80:u0|F~55                                                                                                                ; LCCOMB_X29_Y15_N26 ; 16      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1684
; T80se:z80_inst|T80:u0|IR[7]~9                                                                                                             ; LCCOMB_X33_Y16_N28 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1685
; T80se:z80_inst|T80:u0|ISet[0]~4                                                                                                           ; LCCOMB_X34_Y19_N28 ; 2       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1686
; T80se:z80_inst|T80:u0|ISet[1]                                                                                                             ; LCFF_X34_Y19_N1    ; 75      ; Sync. load    ; no     ; --                   ; --               ; --                        ;
1687
; T80se:z80_inst|T80:u0|I[0]~0                                                                                                              ; LCCOMB_X25_Y20_N30 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1688
; T80se:z80_inst|T80:u0|PC[1]~23                                                                                                            ; LCCOMB_X21_Y15_N6  ; 15      ; Sync. load    ; no     ; --                   ; --               ; --                        ;
1689
; T80se:z80_inst|T80:u0|PC[1]~27                                                                                                            ; LCCOMB_X21_Y15_N10 ; 15      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1690
; T80se:z80_inst|T80:u0|Pre_XY_F_M[2]~1                                                                                                     ; LCCOMB_X26_Y15_N6  ; 3       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1691
; T80se:z80_inst|T80:u0|R[2]~11                                                                                                             ; LCCOMB_X22_Y18_N28 ; 7       ; Sync. load    ; no     ; --                   ; --               ; --                        ;
1692
; T80se:z80_inst|T80:u0|R[2]~12                                                                                                             ; LCCOMB_X22_Y18_N30 ; 7       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1693
; T80se:z80_inst|T80:u0|SP[4]~10                                                                                                            ; LCCOMB_X32_Y18_N16 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1694
; T80se:z80_inst|T80:u0|SP[8]~29                                                                                                            ; LCCOMB_X32_Y18_N10 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1695
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][0]~6                                                                                          ; LCCOMB_X29_Y20_N28 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1696
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][0]~5                                                                                          ; LCCOMB_X29_Y20_N26 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1697
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][0]~4                                                                                          ; LCCOMB_X29_Y20_N8  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1698
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][0]~7                                                                                          ; LCCOMB_X29_Y20_N6  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1699
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][0]~2                                                                                          ; LCCOMB_X29_Y20_N20 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1700
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][0]~0                                                                                          ; LCCOMB_X29_Y20_N24 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1701
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][0]~1                                                                                          ; LCCOMB_X29_Y20_N10 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1702
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][0]~3                                                                                          ; LCCOMB_X29_Y20_N22 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1703
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][0]~6                                                                                          ; LCCOMB_X29_Y16_N14 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1704
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][0]~5                                                                                          ; LCCOMB_X29_Y20_N18 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1705
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][0]~4                                                                                          ; LCCOMB_X29_Y16_N28 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1706
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][0]~7                                                                                          ; LCCOMB_X29_Y20_N12 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1707
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][0]~2                                                                                          ; LCCOMB_X29_Y16_N10 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1708
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][0]~0                                                                                          ; LCCOMB_X29_Y16_N8  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1709
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][0]~1                                                                                          ; LCCOMB_X29_Y20_N30 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1710
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][0]~3                                                                                          ; LCCOMB_X29_Y20_N16 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1711
; T80se:z80_inst|T80:u0|TmpAddr[0]~31                                                                                                       ; LCCOMB_X21_Y18_N24 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1712
; T80se:z80_inst|T80:u0|TmpAddr[10]~43                                                                                                      ; LCCOMB_X22_Y20_N16 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1713
; T80se:z80_inst|T80:u0|XY_State[1]~1                                                                                                       ; LCCOMB_X34_Y19_N14 ; 2       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1714
; \pinout_process:LEDG_sig[0]~1                                                                                                             ; LCCOMB_X37_Y14_N12 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1715
; \pinout_process:LEDR_sig[0]~0                                                                                                             ; LCCOMB_X11_Y19_N24 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1716
; \pinout_process:NUMBER0_sig[3]~2                                                                                                          ; LCCOMB_X37_Y14_N4  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1717
; \pinout_process:NUMBER2_sig[3]~0                                                                                                          ; LCCOMB_X37_Y14_N26 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1718
; clk_div:clkdiv_inst|LessThan1~0                                                                                                           ; LCCOMB_X27_Y1_N0   ; 5       ; Sync. clear   ; no     ; --                   ; --               ; --                        ;
1719
; clk_div:clkdiv_inst|clock_100Hz                                                                                                           ; LCFF_X49_Y13_N23   ; 2       ; Clock         ; yes    ; Global Clock         ; GCLK7            ; --                        ;
1720
; clk_div:clkdiv_inst|clock_100Khz_int                                                                                                      ; LCFF_X1_Y13_N29    ; 4       ; Clock         ; yes    ; Global Clock         ; GCLK0            ; --                        ;
1721
; clk_div:clkdiv_inst|clock_10Khz_int                                                                                                       ; LCFF_X26_Y1_N29    ; 4       ; Clock         ; yes    ; Global Clock         ; GCLK14           ; --                        ;
1722
; clk_div:clkdiv_inst|clock_1Khz_int                                                                                                        ; LCFF_X25_Y26_N27   ; 4       ; Clock         ; yes    ; Global Clock         ; GCLK11           ; --                        ;
1723
; clk_div:clkdiv_inst|clock_1Mhz_int                                                                                                        ; LCFF_X27_Y1_N17    ; 4       ; Clock         ; yes    ; Global Clock         ; GCLK13           ; --                        ;
1724
; clk_div:clkdiv_inst|clock_25MHz                                                                                                           ; LCFF_X49_Y14_N7    ; 102     ; Clock         ; yes    ; Global Clock         ; GCLK6            ; --                        ;
1725
; clk_div:clkdiv_inst|clock_25Mhz_int                                                                                                       ; LCFF_X49_Y14_N15   ; 6       ; Clock         ; yes    ; Global Clock         ; GCLK5            ; --                        ;
1726
; clk_div:clkdiv_inst|count_10Mhz[0]                                                                                                        ; LCFF_X24_Y26_N15   ; 13      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1727
; cram_wea~1                                                                                                                                ; LCCOMB_X40_Y15_N14 ; 4       ; Write enable  ; no     ; --                   ; --               ; --                        ;
1728
; ps2_ascii_reg1[1]~2                                                                                                                       ; LCCOMB_X13_Y20_N30 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1729
; ps2_read                                                                                                                                  ; LCFF_X14_Y20_N27   ; 10      ; Async. clear  ; no     ; --                   ; --               ; --                        ;
1730
; ps2kbd:ps2_kbd_inst|Equal0~1                                                                                                              ; LCCOMB_X13_Y19_N6  ; 2       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1731
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[0]~1                                                                                          ; LCCOMB_X15_Y19_N22 ; 4       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1732
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[7]~0                                                                                        ; LCCOMB_X16_Y19_N26 ; 9       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1733
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered                                                                               ; LCFF_X24_Y26_N29   ; 23      ; Clock         ; yes    ; Global Clock         ; GCLK10           ; --                        ;
1734
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|ready_set                                                                                           ; LCFF_X15_Y19_N21   ; 2       ; Clock         ; no     ; --                   ; --               ; --                        ;
1735
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[7]~0                                                                                      ; LCCOMB_X15_Y19_N0  ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1736
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode141w[2]                         ; LCCOMB_X40_Y15_N10 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1737
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~0                       ; LCCOMB_X40_Y15_N4  ; 9       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1738
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~1                       ; LCCOMB_X40_Y15_N24 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1739
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~2                       ; LCCOMB_X40_Y15_N28 ; 8       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1740
; video:video_inst|Add1~16                                                                                                                  ; LCCOMB_X19_Y12_N16 ; 13      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1741
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan5~0                                                                                       ; LCCOMB_X18_Y12_N14 ; 11      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1742
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan6~2                                                                                       ; LCCOMB_X20_Y12_N30 ; 10      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1743
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[2]~1                                                                                      ; LCCOMB_X19_Y13_N4  ; 10      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
1744
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|decode_1oa:decode4|eq_node[0]~3 ; LCCOMB_X40_Y15_N20 ; 8       ; Write enable  ; no     ; --                   ; --               ; --                        ;
1745
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|decode_1oa:decode4|eq_node[1]~2 ; LCCOMB_X40_Y15_N18 ; 4       ; Write enable  ; no     ; --                   ; --               ; --                        ;
1746
+-------------------------------------------------------------------------------------------------------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
1747
 
1748
 
1749
+------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1750
; Global & Other Fast Signals                                                                                                                                      ;
1751
+-------------------------------------------------------------+--------------------+---------+----------------------+------------------+---------------------------+
1752
; Name                                                        ; Location           ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
1753
+-------------------------------------------------------------+--------------------+---------+----------------------+------------------+---------------------------+
1754
; CLOCK_50                                                    ; PIN_L1             ; 46      ; Global Clock         ; GCLK2            ; --                        ;
1755
; Clk_Z80                                                     ; LCCOMB_X23_Y26_N20 ; 401     ; Global Clock         ; GCLK8            ; --                        ;
1756
; SW[9]                                                       ; PIN_L2             ; 175     ; Global Clock         ; GCLK1            ; --                        ;
1757
; clk_div:clkdiv_inst|clock_100Hz                             ; LCFF_X49_Y13_N23   ; 2       ; Global Clock         ; GCLK7            ; --                        ;
1758
; clk_div:clkdiv_inst|clock_100Khz_int                        ; LCFF_X1_Y13_N29    ; 4       ; Global Clock         ; GCLK0            ; --                        ;
1759
; clk_div:clkdiv_inst|clock_10Khz_int                         ; LCFF_X26_Y1_N29    ; 4       ; Global Clock         ; GCLK14           ; --                        ;
1760
; clk_div:clkdiv_inst|clock_1Khz_int                          ; LCFF_X25_Y26_N27   ; 4       ; Global Clock         ; GCLK11           ; --                        ;
1761
; clk_div:clkdiv_inst|clock_1Mhz_int                          ; LCFF_X27_Y1_N17    ; 4       ; Global Clock         ; GCLK13           ; --                        ;
1762
; clk_div:clkdiv_inst|clock_25MHz                             ; LCFF_X49_Y14_N7    ; 102     ; Global Clock         ; GCLK6            ; --                        ;
1763
; clk_div:clkdiv_inst|clock_25Mhz_int                         ; LCFF_X49_Y14_N15   ; 6       ; Global Clock         ; GCLK5            ; --                        ;
1764
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered ; LCFF_X24_Y26_N29   ; 23      ; Global Clock         ; GCLK10           ; --                        ;
1765
+-------------------------------------------------------------+--------------------+---------+----------------------+------------------+---------------------------+
1766
 
1767
 
1768
+-----------------------------------------------------------------------------------------------------------------------------------------------------+
1769
; Non-Global High Fan-Out Signals                                                                                                                     ;
1770
+-------------------------------------------------------------------------------------------------------------------------------------------+---------+
1771
; Name                                                                                                                                      ; Fan-Out ;
1772
+-------------------------------------------------------------------------------------------------------------------------------------------+---------+
1773
; T80se:z80_inst|T80:u0|IR[1]                                                                                                               ; 217     ;
1774
; T80se:z80_inst|T80:u0|IR[0]                                                                                                               ; 213     ;
1775
; T80se:z80_inst|T80:u0|IR[2]                                                                                                               ; 179     ;
1776
; T80se:z80_inst|T80:u0|IR[3]                                                                                                               ; 150     ;
1777
; T80se:z80_inst|T80:u0|IR[6]                                                                                                               ; 125     ;
1778
; T80se:z80_inst|T80:u0|IR[4]                                                                                                               ; 124     ;
1779
; T80se:z80_inst|T80:u0|IR[5]                                                                                                               ; 120     ;
1780
; T80se:z80_inst|T80:u0|IR[7]                                                                                                               ; 112     ;
1781
; T80se:z80_inst|T80:u0|MCycle[0]                                                                                                           ; 92      ;
1782
; T80se:z80_inst|T80:u0|MCycle[1]                                                                                                           ; 87      ;
1783
; T80se:z80_inst|T80:u0|MCycle[2]                                                                                                           ; 76      ;
1784
; T80se:z80_inst|T80:u0|ISet[1]                                                                                                             ; 75      ;
1785
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~3                                                                                            ; 71      ;
1786
; T80se:z80_inst|T80:u0|A[0]                                                                                                                ; 69      ;
1787
; T80se:z80_inst|T80:u0|A[2]                                                                                                                ; 65      ;
1788
; T80se:z80_inst|T80:u0|RegAddrA[1]~11                                                                                                      ; 64      ;
1789
; T80se:z80_inst|T80:u0|RegAddrA[0]~9                                                                                                       ; 64      ;
1790
; T80se:z80_inst|T80:u0|A[4]                                                                                                                ; 62      ;
1791
; T80se:z80_inst|T80:u0|A[1]                                                                                                                ; 62      ;
1792
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[3]                                                                                        ; 56      ;
1793
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[5]                                                                                        ; 56      ;
1794
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[4]                                                                                        ; 55      ;
1795
; T80se:z80_inst|T80:u0|A[3]                                                                                                                ; 55      ;
1796
; T80se:z80_inst|T80:u0|A[7]                                                                                                                ; 52      ;
1797
; T80se:z80_inst|T80:u0|A[6]                                                                                                                ; 52      ;
1798
; T80se:z80_inst|T80:u0|A[5]                                                                                                                ; 52      ;
1799
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[0]                                                                                        ; 51      ;
1800
; T80se:z80_inst|T80:u0|A[10]                                                                                                               ; 51      ;
1801
; T80se:z80_inst|T80:u0|A[9]                                                                                                                ; 51      ;
1802
; T80se:z80_inst|T80:u0|A[8]                                                                                                                ; 51      ;
1803
; T80se:z80_inst|T80:u0|ALU_Op_r[0]                                                                                                         ; 49      ;
1804
; T80se:z80_inst|T80:u0|RegAddrB[1]~2                                                                                                       ; 48      ;
1805
; T80se:z80_inst|T80:u0|RegAddrB[0]~1                                                                                                       ; 48      ;
1806
; T80se:z80_inst|T80:u0|ISet[0]                                                                                                             ; 48      ;
1807
; T80se:z80_inst|T80:u0|RegAddrC[1]                                                                                                         ; 48      ;
1808
; T80se:z80_inst|T80:u0|RegAddrC[0]                                                                                                         ; 48      ;
1809
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[1]                                                                                        ; 47      ;
1810
; T80se:z80_inst|T80:u0|process_0~3                                                                                                         ; 46      ;
1811
; T80se:z80_inst|T80:u0|ALU_Op_r[1]                                                                                                         ; 45      ;
1812
; T80se:z80_inst|T80:u0|A[11]                                                                                                               ; 44      ;
1813
; ps2kbd:ps2_kbd_inst|caps[0]                                                                                                               ; 37      ;
1814
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~6                                                                                            ; 37      ;
1815
; T80se:z80_inst|T80:u0|RegAddrA[2]~13                                                                                                      ; 32      ;
1816
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[2]                                                                                        ; 31      ;
1817
; T80se:z80_inst|T80:u0|RegDIH[3]~0                                                                                                         ; 31      ;
1818
; T80se:z80_inst|T80:u0|TState[0]                                                                                                           ; 30      ;
1819
; T80se:z80_inst|T80:u0|ALU_Op_r[2]                                                                                                         ; 29      ;
1820
; T80se:z80_inst|DI_Reg[7]                                                                                                                  ; 29      ;
1821
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~2                                                                                            ; 29      ;
1822
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_Addr_To[1]~5                                                                                    ; 28      ;
1823
; T80se:z80_inst|T80:u0|TState[1]                                                                                                           ; 27      ;
1824
; T80se:z80_inst|T80:u0|A[1]~8                                                                                                              ; 27      ;
1825
; T80se:z80_inst|T80:u0|TState[2]                                                                                                           ; 27      ;
1826
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux190~0                                                                                            ; 25      ;
1827
; T80se:z80_inst|Equal3~0                                                                                                                   ; 24      ;
1828
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~4                                                                                            ; 24      ;
1829
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux255~0                                                                                            ; 24      ;
1830
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~5                                                                                            ; 23      ;
1831
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux100~4                                                                                            ; 23      ;
1832
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[6]                                                                                        ; 22      ;
1833
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~83                                                                                                  ; 22      ;
1834
; T80se:z80_inst|T80:u0|A[12]                                                                                                               ; 21      ;
1835
; T80se:z80_inst|T80:u0|F[1]                                                                                                                ; 20      ;
1836
; T80se:z80_inst|T80:u0|ALU_Op_r[3]                                                                                                         ; 20      ;
1837
; T80se:z80_inst|T80:u0|T80_ALU:alu|process_1~0                                                                                             ; 19      ;
1838
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux253~4                                                                                            ; 18      ;
1839
; T80se:z80_inst|T80:u0|Equal4~2                                                                                                            ; 18      ;
1840
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux271~3                                                                                            ; 17      ;
1841
; T80se:z80_inst|T80:u0|RegDIH[3]~1                                                                                                         ; 17      ;
1842
; T80se:z80_inst|T80:u0|BusA[5]                                                                                                             ; 17      ;
1843
; T80se:z80_inst|T80:u0|BusA[7]                                                                                                             ; 17      ;
1844
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux101~0                                                                                            ; 17      ;
1845
; T80se:z80_inst|T80:u0|Equal4~0                                                                                                            ; 17      ;
1846
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux252~8                                                                                            ; 17      ;
1847
; T80se:z80_inst|T80:u0|F~55                                                                                                                ; 16      ;
1848
; T80se:z80_inst|T80:u0|BusA[1]~0                                                                                                           ; 16      ;
1849
; T80se:z80_inst|T80:u0|RegAddrB[2]~3                                                                                                       ; 16      ;
1850
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux14~0                                                                                                 ; 16      ;
1851
; T80se:z80_inst|T80:u0|A[1]~13                                                                                                             ; 16      ;
1852
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux45~2                                                                                             ; 16      ;
1853
; T80se:z80_inst|T80:u0|RegAddrC[2]                                                                                                         ; 16      ;
1854
; T80se:z80_inst|T80:u0|ACC[3]~33                                                                                                           ; 15      ;
1855
; T80se:z80_inst|T80:u0|PC[1]~27                                                                                                            ; 15      ;
1856
; T80se:z80_inst|T80:u0|PC[1]~23                                                                                                            ; 15      ;
1857
; T80se:z80_inst|T80:u0|Equal0~0                                                                                                            ; 15      ;
1858
; T80se:z80_inst|T80:u0|Equal3~2                                                                                                            ; 15      ;
1859
; T80se:z80_inst|T80:u0|BusB[7]~8                                                                                                           ; 14      ;
1860
; T80se:z80_inst|T80:u0|process_0~5                                                                                                         ; 14      ;
1861
; T80se:z80_inst|T80:u0|Equal0~2                                                                                                            ; 14      ;
1862
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux14~1                                                                                                 ; 14      ;
1863
; T80se:z80_inst|T80:u0|Equal0~1                                                                                                            ; 14      ;
1864
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~0                                                                                            ; 14      ;
1865
; T80se:z80_inst|T80:u0|F[0]                                                                                                                ; 14      ;
1866
; clk_div:clkdiv_inst|count_10Mhz[0]                                                                                                        ; 13      ;
1867
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_BusB_To[0]~29                                                                                   ; 13      ;
1868
; T80se:z80_inst|T80:u0|ACC[3]~5                                                                                                            ; 13      ;
1869
; DI_CPU~25                                                                                                                                 ; 13      ;
1870
; T80se:z80_inst|T80:u0|BusA[6]                                                                                                             ; 13      ;
1871
; T80se:z80_inst|T80:u0|Read_To_Reg_r[0]                                                                                                    ; 13      ;
1872
; T80se:z80_inst|T80:u0|BusA[1]                                                                                                             ; 13      ;
1873
; T80se:z80_inst|T80:u0|A[8]~49                                                                                                             ; 13      ;
1874
; video:video_inst|Add1~16                                                                                                                  ; 13      ;
1875
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[7]                                                                                        ; 12      ;
1876
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[6]                                                                                   ; 12      ;
1877
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[5]                                                                                   ; 12      ;
1878
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[4]                                                                                   ; 12      ;
1879
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[3]                                                                                   ; 12      ;
1880
; T80se:z80_inst|T80:u0|PC[11]~47                                                                                                           ; 12      ;
1881
; T80se:z80_inst|T80:u0|PC[11]~46                                                                                                           ; 12      ;
1882
; T80se:z80_inst|T80:u0|ACC[3]~6                                                                                                            ; 12      ;
1883
; T80se:z80_inst|T80:u0|SP[8]~26                                                                                                            ; 12      ;
1884
; T80se:z80_inst|T80:u0|SP[8]~25                                                                                                            ; 12      ;
1885
; T80se:z80_inst|T80:u0|PC[1]~19                                                                                                            ; 12      ;
1886
; T80se:z80_inst|T80:u0|PC[1]~18                                                                                                            ; 12      ;
1887
; T80se:z80_inst|T80:u0|SP[4]~4                                                                                                             ; 12      ;
1888
; T80se:z80_inst|T80:u0|SP[4]~3                                                                                                             ; 12      ;
1889
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|out_address_reg_a[1]                                          ; 12      ;
1890
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|out_address_reg_a[0]                                          ; 12      ;
1891
; T80se:z80_inst|T80:u0|BusB[7]                                                                                                             ; 12      ;
1892
; T80se:z80_inst|T80:u0|BusB[3]                                                                                                             ; 12      ;
1893
; T80se:z80_inst|T80:u0|BusA[3]                                                                                                             ; 12      ;
1894
; T80se:z80_inst|T80:u0|BusB[5]                                                                                                             ; 12      ;
1895
; T80se:z80_inst|T80:u0|BusA[2]                                                                                                             ; 12      ;
1896
; T80se:z80_inst|T80:u0|DO[7]~11                                                                                                            ; 12      ;
1897
; T80se:z80_inst|T80:u0|DO[7]~10                                                                                                            ; 12      ;
1898
; T80se:z80_inst|T80:u0|Save_ALU_r                                                                                                          ; 12      ;
1899
; T80se:z80_inst|T80:u0|A[8]~48                                                                                                             ; 12      ;
1900
; T80se:z80_inst|DI_Reg[6]                                                                                                                  ; 12      ;
1901
; T80se:z80_inst|DI_Reg[5]                                                                                                                  ; 12      ;
1902
; T80se:z80_inst|DI_Reg[4]                                                                                                                  ; 12      ;
1903
; T80se:z80_inst|DI_Reg[3]                                                                                                                  ; 12      ;
1904
; T80se:z80_inst|DI_Reg[2]                                                                                                                  ; 12      ;
1905
; T80se:z80_inst|DI_Reg[1]                                                                                                                  ; 12      ;
1906
; T80se:z80_inst|DI_Reg[0]                                                                                                                  ; 12      ;
1907
; T80se:z80_inst|T80:u0|A[1]~7                                                                                                              ; 12      ;
1908
; T80se:z80_inst|T80:u0|A[1]~6                                                                                                              ; 12      ;
1909
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux110~2                                                                                            ; 12      ;
1910
; T80se:z80_inst|T80:u0|Equal3~1                                                                                                            ; 12      ;
1911
; video:video_inst|Add1~12                                                                                                                  ; 12      ;
1912
; video:video_inst|Add1~10                                                                                                                  ; 12      ;
1913
; video:video_inst|Add1~8                                                                                                                   ; 12      ;
1914
; video:video_inst|Add1~6                                                                                                                   ; 12      ;
1915
; video:video_inst|Add1~4                                                                                                                   ; 12      ;
1916
; video:video_inst|Add1~2                                                                                                                   ; 12      ;
1917
; video:video_inst|Add1~0                                                                                                                   ; 12      ;
1918
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux250~5                                                                                            ; 11      ;
1919
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan5~0                                                                                       ; 11      ;
1920
; T80se:z80_inst|Equal1~0                                                                                                                   ; 11      ;
1921
; T80se:z80_inst|T80:u0|BusA[4]                                                                                                             ; 11      ;
1922
; T80se:z80_inst|T80:u0|BusB[1]                                                                                                             ; 11      ;
1923
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux44~0                                                                                             ; 11      ;
1924
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~77                                                                                                  ; 11      ;
1925
; T80se:z80_inst|T80:u0|F[6]                                                                                                                ; 11      ;
1926
; SW[9]                                                                                                                                     ; 10      ;
1927
; ps2_read                                                                                                                                  ; 10      ;
1928
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[2]~1                                                                                      ; 10      ;
1929
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux251~3                                                                                            ; 10      ;
1930
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan6~2                                                                                       ; 10      ;
1931
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[8]                                                                                        ; 10      ;
1932
; DI_CPU[6]~39                                                                                                                              ; 10      ;
1933
; T80se:z80_inst|T80:u0|BusA[0]                                                                                                             ; 10      ;
1934
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux215~1                                                                                            ; 10      ;
1935
; T80se:z80_inst|T80:u0|Equal4~4                                                                                                            ; 10      ;
1936
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux287~6                                                                                            ; 10      ;
1937
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[7]~0                                                                                        ; 9       ;
1938
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_BusB_To[2]~20                                                                                   ; 9       ;
1939
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux245~11                                                                                           ; 9       ;
1940
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux265~2                                                                                            ; 9       ;
1941
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux101~1                                                                                            ; 9       ;
1942
; T80se:z80_inst|T80:u0|F~11                                                                                                                ; 9       ;
1943
; DI_CPU[6]~41                                                                                                                              ; 9       ;
1944
; DI_CPU~22                                                                                                                                 ; 9       ;
1945
; DI_CPU~21                                                                                                                                 ; 9       ;
1946
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~0                       ; 9       ;
1947
; T80se:z80_inst|T80:u0|BusB[6]                                                                                                             ; 9       ;
1948
; T80se:z80_inst|T80:u0|BusB[2]                                                                                                             ; 9       ;
1949
; T80se:z80_inst|T80:u0|BusB[4]                                                                                                             ; 9       ;
1950
; T80se:z80_inst|T80:u0|BusB[0]                                                                                                             ; 9       ;
1951
; T80se:z80_inst|T80:u0|ACC[5]                                                                                                              ; 9       ;
1952
; T80se:z80_inst|T80:u0|ACC[3]                                                                                                              ; 9       ;
1953
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux102~0                                                                                            ; 9       ;
1954
; T80se:z80_inst|T80:u0|Equal4~1                                                                                                            ; 9       ;
1955
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~79                                                                                                  ; 9       ;
1956
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux294~0                                                                                            ; 9       ;
1957
; SRAM_DQ~8                                                                                                                                 ; 9       ;
1958
; T80se:z80_inst|T80:u0|A[14]                                                                                                               ; 9       ;
1959
; T80se:z80_inst|T80:u0|A[13]                                                                                                               ; 9       ;
1960
; T80se:z80_inst|T80:u0|DO[7]                                                                                                               ; 9       ;
1961
; T80se:z80_inst|T80:u0|DO[6]                                                                                                               ; 9       ;
1962
; T80se:z80_inst|T80:u0|DO[5]                                                                                                               ; 9       ;
1963
; T80se:z80_inst|T80:u0|DO[4]                                                                                                               ; 9       ;
1964
; T80se:z80_inst|T80:u0|DO[3]                                                                                                               ; 9       ;
1965
; T80se:z80_inst|T80:u0|DO[2]                                                                                                               ; 9       ;
1966
; T80se:z80_inst|T80:u0|DO[1]                                                                                                               ; 9       ;
1967
; T80se:z80_inst|T80:u0|DO[0]                                                                                                               ; 9       ;
1968
; video:video_inst|VGA_SYNC:vga_sync_inst|process_0~11                                                                                      ; 8       ;
1969
; T80se:z80_inst|T80:u0|BusB[7]~7                                                                                                           ; 8       ;
1970
; \pinout_process:NUMBER0_sig[3]~2                                                                                                          ; 8       ;
1971
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[7]~0                                                                                      ; 8       ;
1972
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|LessThan0~0                                                                                         ; 8       ;
1973
; ps2_ascii_reg1[1]~2                                                                                                                       ; 8       ;
1974
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|decode_1oa:decode4|eq_node[0]~3 ; 8       ;
1975
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~2                       ; 8       ;
1976
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode141w[2]                         ; 8       ;
1977
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|decode_4oa:deep_decode|w_anode154w[2]~1                       ; 8       ;
1978
; T80se:z80_inst|T80:u0|BusA[1]~1                                                                                                           ; 8       ;
1979
; T80se:z80_inst|T80:u0|Mux96~0                                                                                                             ; 8       ;
1980
; T80se:z80_inst|T80:u0|BusB[7]~6                                                                                                           ; 8       ;
1981
; T80se:z80_inst|T80:u0|BusB[7]~5                                                                                                           ; 8       ;
1982
; T80se:z80_inst|T80:u0|BusB[7]~4                                                                                                           ; 8       ;
1983
; T80se:z80_inst|T80:u0|Mux84~0                                                                                                             ; 8       ;
1984
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|address_reg_a[0]                ; 8       ;
1985
; T80se:z80_inst|T80:u0|RegDIH[7]~17                                                                                                        ; 8       ;
1986
; T80se:z80_inst|T80:u0|RegDIH[6]~15                                                                                                        ; 8       ;
1987
; T80se:z80_inst|T80:u0|RegDIH[5]~13                                                                                                        ; 8       ;
1988
; T80se:z80_inst|T80:u0|RegDIH[4]~11                                                                                                        ; 8       ;
1989
; T80se:z80_inst|T80:u0|RegDIH[3]~9                                                                                                         ; 8       ;
1990
; T80se:z80_inst|T80:u0|RegDIH[2]~7                                                                                                         ; 8       ;
1991
; T80se:z80_inst|T80:u0|RegDIH[1]~5                                                                                                         ; 8       ;
1992
; T80se:z80_inst|T80:u0|I[0]~0                                                                                                              ; 8       ;
1993
; T80se:z80_inst|T80:u0|PC[11]~50                                                                                                           ; 8       ;
1994
; T80se:z80_inst|T80:u0|ACC[3]~11                                                                                                           ; 8       ;
1995
; T80se:z80_inst|T80:u0|ACC[3]~9                                                                                                            ; 8       ;
1996
; T80se:z80_inst|T80:u0|SP[8]~29                                                                                                            ; 8       ;
1997
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][0]~7                                                                                          ; 8       ;
1998
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][0]~6                                                                                          ; 8       ;
1999
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][0]~5                                                                                          ; 8       ;
2000
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][0]~4                                                                                          ; 8       ;
2001
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][0]~3                                                                                          ; 8       ;
2002
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][0]~2                                                                                          ; 8       ;
2003
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][0]~1                                                                                          ; 8       ;
2004
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][0]~0                                                                                          ; 8       ;
2005
; T80se:z80_inst|T80:u0|RegWEH~1                                                                                                            ; 8       ;
2006
; T80se:z80_inst|T80:u0|RegDIH[0]~3                                                                                                         ; 8       ;
2007
; T80se:z80_inst|T80:u0|TmpAddr[10]~43                                                                                                      ; 8       ;
2008
; T80se:z80_inst|T80:u0|RegDIL[7]~15                                                                                                        ; 8       ;
2009
; T80se:z80_inst|T80:u0|RegDIL[6]~13                                                                                                        ; 8       ;
2010
; T80se:z80_inst|T80:u0|RegDIL[5]~11                                                                                                        ; 8       ;
2011
; T80se:z80_inst|T80:u0|RegDIL[4]~9                                                                                                         ; 8       ;
2012
; T80se:z80_inst|T80:u0|RegDIL[3]~7                                                                                                         ; 8       ;
2013
; T80se:z80_inst|T80:u0|RegDIL[2]~5                                                                                                         ; 8       ;
2014
; T80se:z80_inst|T80:u0|RegDIL[1]~3                                                                                                         ; 8       ;
2015
; T80se:z80_inst|T80:u0|SP[4]~10                                                                                                            ; 8       ;
2016
; T80se:z80_inst|T80:u0|TmpAddr[0]~31                                                                                                       ; 8       ;
2017
; T80se:z80_inst|T80:u0|IR[7]~9                                                                                                             ; 8       ;
2018
; DI_CPU~30                                                                                                                                 ; 8       ;
2019
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][0]~7                                                                                          ; 8       ;
2020
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][0]~6                                                                                          ; 8       ;
2021
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][0]~5                                                                                          ; 8       ;
2022
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][0]~4                                                                                          ; 8       ;
2023
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][0]~3                                                                                          ; 8       ;
2024
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][0]~2                                                                                          ; 8       ;
2025
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][0]~1                                                                                          ; 8       ;
2026
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][0]~0                                                                                          ; 8       ;
2027
; T80se:z80_inst|T80:u0|RegWEL~1                                                                                                            ; 8       ;
2028
; T80se:z80_inst|T80:u0|RegDIL[0]~1                                                                                                         ; 8       ;
2029
; T80se:z80_inst|T80:u0|F[4]                                                                                                                ; 8       ;
2030
; T80se:z80_inst|T80:u0|DO[7]~15                                                                                                            ; 8       ;
2031
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux249~0                                                                                            ; 8       ;
2032
; T80se:z80_inst|T80:u0|Save_Mux[6]~3                                                                                                       ; 8       ;
2033
; T80se:z80_inst|T80:u0|Save_Mux[6]~2                                                                                                       ; 8       ;
2034
; T80se:z80_inst|Equal2~0                                                                                                                   ; 8       ;
2035
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux61~4                                                                                             ; 8       ;
2036
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux215~0                                                                                            ; 8       ;
2037
; T80se:z80_inst|T80:u0|PC[0]                                                                                                               ; 8       ;
2038
; T80se:z80_inst|T80:u0|RegAddrA~0                                                                                                          ; 8       ;
2039
; T80se:z80_inst|T80:u0|XY_State[1]                                                                                                         ; 8       ;
2040
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~7                                                                                            ; 8       ;
2041
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~89                                                                                                  ; 8       ;
2042
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux126~0                                                                                            ; 8       ;
2043
; T80se:z80_inst|T80:u0|F[2]                                                                                                                ; 8       ;
2044
; \pinout_process:LEDR_sig[0]~0                                                                                                             ; 8       ;
2045
; \pinout_process:LEDG_sig[0]~1                                                                                                             ; 8       ;
2046
; \pinout_process:NUMBER2_sig[3]~0                                                                                                          ; 8       ;
2047
; video:video_inst|Add1~14                                                                                                                  ; 8       ;
2048
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~247                                                                                                 ; 7       ;
2049
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[7]                                                                                        ; 7       ;
2050
; T80se:z80_inst|T80:u0|R[2]~12                                                                                                             ; 7       ;
2051
; T80se:z80_inst|T80:u0|R[2]~11                                                                                                             ; 7       ;
2052
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux264~5                                                                                            ; 7       ;
2053
; T80se:z80_inst|T80:u0|Halt_FF                                                                                                             ; 7       ;
2054
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux300~0                                                                                            ; 7       ;
2055
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux92~5                                                                                             ; 7       ;
2056
; T80se:z80_inst|T80:u0|ACC[7]                                                                                                              ; 7       ;
2057
; T80se:z80_inst|T80:u0|ACC[6]                                                                                                              ; 7       ;
2058
; T80se:z80_inst|T80:u0|ACC[4]                                                                                                              ; 7       ;
2059
; T80se:z80_inst|T80:u0|ACC[2]                                                                                                              ; 7       ;
2060
; T80se:z80_inst|T80:u0|ACC[1]                                                                                                              ; 7       ;
2061
; T80se:z80_inst|T80:u0|ACC[0]                                                                                                              ; 7       ;
2062
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~100                                                                                                 ; 7       ;
2063
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~97                                                                                                  ; 7       ;
2064
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux92~4                                                                                             ; 7       ;
2065
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux260~0                                                                                            ; 7       ;
2066
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~1                                                                                            ; 7       ;
2067
; T80se:z80_inst|T80:u0|F[7]                                                                                                                ; 7       ;
2068
; T80se:z80_inst|T80:u0|A[15]                                                                                                               ; 7       ;
2069
; \pinout_process:NUMBER3_sig[3]                                                                                                            ; 7       ;
2070
; \pinout_process:NUMBER3_sig[2]                                                                                                            ; 7       ;
2071
; \pinout_process:NUMBER3_sig[1]                                                                                                            ; 7       ;
2072
; \pinout_process:NUMBER3_sig[0]                                                                                                            ; 7       ;
2073
; \pinout_process:NUMBER2_sig[3]                                                                                                            ; 7       ;
2074
; \pinout_process:NUMBER2_sig[2]                                                                                                            ; 7       ;
2075
; \pinout_process:NUMBER2_sig[1]                                                                                                            ; 7       ;
2076
; \pinout_process:NUMBER2_sig[0]                                                                                                            ; 7       ;
2077
; \pinout_process:NUMBER1_sig[3]                                                                                                            ; 7       ;
2078
; \pinout_process:NUMBER1_sig[2]                                                                                                            ; 7       ;
2079
; \pinout_process:NUMBER1_sig[1]                                                                                                            ; 7       ;
2080
; \pinout_process:NUMBER1_sig[0]                                                                                                            ; 7       ;
2081
; \pinout_process:NUMBER0_sig[3]                                                                                                            ; 7       ;
2082
; \pinout_process:NUMBER0_sig[2]                                                                                                            ; 7       ;
2083
; \pinout_process:NUMBER0_sig[1]                                                                                                            ; 7       ;
2084
; \pinout_process:NUMBER0_sig[0]                                                                                                            ; 7       ;
2085
; T80se:z80_inst|T80:u0|DO[7]~7                                                                                                             ; 7       ;
2086
; T80se:z80_inst|T80:u0|DO[6]~6                                                                                                             ; 7       ;
2087
; T80se:z80_inst|T80:u0|DO[5]~5                                                                                                             ; 7       ;
2088
; T80se:z80_inst|T80:u0|DO[4]~4                                                                                                             ; 7       ;
2089
; T80se:z80_inst|T80:u0|DO[3]~3                                                                                                             ; 7       ;
2090
; T80se:z80_inst|T80:u0|DO[2]~2                                                                                                             ; 7       ;
2091
; T80se:z80_inst|T80:u0|DO[1]~1                                                                                                             ; 7       ;
2092
; T80se:z80_inst|T80:u0|DO[0]~0                                                                                                             ; 7       ;
2093
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux251~20                                                                                           ; 6       ;
2094
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux252~16                                                                                           ; 6       ;
2095
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_BusB_To[1]~11                                                                                   ; 6       ;
2096
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[8]                                                                                        ; 6       ;
2097
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[4]                                                                                        ; 6       ;
2098
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[3]                                                                                        ; 6       ;
2099
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[2]                                                                                        ; 6       ;
2100
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[9]                                                                                        ; 6       ;
2101
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[5]                                                                                        ; 6       ;
2102
; T80se:z80_inst|T80:u0|BTR_r                                                                                                               ; 6       ;
2103
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~238                                                                                                 ; 6       ;
2104
; T80se:z80_inst|T80:u0|SP[8]~2                                                                                                             ; 6       ;
2105
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux101~2                                                                                            ; 6       ;
2106
; DI_CPU[3]~42                                                                                                                              ; 6       ;
2107
; DI_CPU~31                                                                                                                                 ; 6       ;
2108
; DI_CPU[3]~28                                                                                                                              ; 6       ;
2109
; DI_CPU[3]~24                                                                                                                              ; 6       ;
2110
; DI_CPU~23                                                                                                                                 ; 6       ;
2111
; T80se:z80_inst|T80:u0|Alternate                                                                                                           ; 6       ;
2112
; T80se:z80_inst|T80:u0|RegAddrB~0                                                                                                          ; 6       ;
2113
; T80se:z80_inst|T80:u0|Save_Mux[7]~21                                                                                                      ; 6       ;
2114
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux146~8                                                                                            ; 6       ;
2115
; T80se:z80_inst|T80:u0|XY_Ind                                                                                                              ; 6       ;
2116
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux259~4                                                                                            ; 6       ;
2117
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~99                                                                                                  ; 6       ;
2118
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~84                                                                                                  ; 6       ;
2119
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux261~8                                                                                            ; 6       ;
2120
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~82                                                                                                  ; 6       ;
2121
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~80                                                                                                  ; 6       ;
2122
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux71~0                                                                                             ; 6       ;
2123
; T80se:z80_inst|T80:u0|process_0~2                                                                                                         ; 6       ;
2124
; T80se:z80_inst|T80:u0|Equal3~0                                                                                                            ; 6       ;
2125
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux217~0                                                                                            ; 6       ;
2126
; T80se:z80_inst|MREQ_n                                                                                                                     ; 6       ;
2127
; clk_div:clkdiv_inst|LessThan1~0                                                                                                           ; 5       ;
2128
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[0]                                                                                            ; 5       ;
2129
; ps2kbd:ps2_kbd_inst|WideNor0~2                                                                                                            ; 5       ;
2130
; clk_div:clkdiv_inst|count_357Mhz[3]                                                                                                       ; 5       ;
2131
; clk_div:clkdiv_inst|count_357Mhz[2]                                                                                                       ; 5       ;
2132
; clk_div:clkdiv_inst|count_357Mhz[1]                                                                                                       ; 5       ;
2133
; video:video_inst|VGA_SYNC:vga_sync_inst|Equal0~1                                                                                          ; 5       ;
2134
; T80se:z80_inst|T80:u0|F[3]~35                                                                                                             ; 5       ;
2135
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux263~5                                                                                            ; 5       ;
2136
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[7]                                                                                        ; 5       ;
2137
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[6]                                                                                        ; 5       ;
2138
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[5]                                                                                        ; 5       ;
2139
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[9]                                                                                        ; 5       ;
2140
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[0]                                                                                        ; 5       ;
2141
; video:video_inst|VGA_SYNC:vga_sync_inst|v_count[1]                                                                                        ; 5       ;
2142
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[6]                                                                                        ; 5       ;
2143
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[4]                                                                                        ; 5       ;
2144
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[3]                                                                                        ; 5       ;
2145
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~237                                                                                                 ; 5       ;
2146
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux270~0                                                                                            ; 5       ;
2147
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Special_LD[1]~0                                                                                     ; 5       ;
2148
; DI_CPU[6]~54                                                                                                                              ; 5       ;
2149
; DI_CPU[6]~53                                                                                                                              ; 5       ;
2150
; DI_CPU~38                                                                                                                                 ; 5       ;
2151
; DI_CPU~27                                                                                                                                 ; 5       ;
2152
; DI_CPU~20                                                                                                                                 ; 5       ;
2153
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~2                                                                                            ; 5       ;
2154
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~1                                                                                            ; 5       ;
2155
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~203                                                                                                 ; 5       ;
2156
; T80se:z80_inst|T80:u0|SP[15]                                                                                                              ; 5       ;
2157
; T80se:z80_inst|T80:u0|SP[14]                                                                                                              ; 5       ;
2158
; T80se:z80_inst|T80:u0|SP[13]                                                                                                              ; 5       ;
2159
; T80se:z80_inst|T80:u0|SP[12]                                                                                                              ; 5       ;
2160
; T80se:z80_inst|T80:u0|SP[11]                                                                                                              ; 5       ;
2161
; T80se:z80_inst|T80:u0|SP[10]                                                                                                              ; 5       ;
2162
; T80se:z80_inst|T80:u0|SP[9]                                                                                                               ; 5       ;
2163
; T80se:z80_inst|T80:u0|SP[8]                                                                                                               ; 5       ;
2164
; T80se:z80_inst|T80:u0|PC[7]                                                                                                               ; 5       ;
2165
; T80se:z80_inst|T80:u0|SP[7]                                                                                                               ; 5       ;
2166
; T80se:z80_inst|T80:u0|PC[6]                                                                                                               ; 5       ;
2167
; T80se:z80_inst|T80:u0|SP[6]                                                                                                               ; 5       ;
2168
; T80se:z80_inst|T80:u0|PC[5]                                                                                                               ; 5       ;
2169
; T80se:z80_inst|T80:u0|SP[5]                                                                                                               ; 5       ;
2170
; T80se:z80_inst|T80:u0|PC[4]                                                                                                               ; 5       ;
2171
; T80se:z80_inst|T80:u0|SP[4]                                                                                                               ; 5       ;
2172
; T80se:z80_inst|T80:u0|PC[3]                                                                                                               ; 5       ;
2173
; T80se:z80_inst|T80:u0|SP[3]                                                                                                               ; 5       ;
2174
; T80se:z80_inst|T80:u0|PC[2]                                                                                                               ; 5       ;
2175
; T80se:z80_inst|T80:u0|SP[2]                                                                                                               ; 5       ;
2176
; T80se:z80_inst|T80:u0|PC[1]                                                                                                               ; 5       ;
2177
; T80se:z80_inst|T80:u0|SP[1]                                                                                                               ; 5       ;
2178
; T80se:z80_inst|T80:u0|SP[0]                                                                                                               ; 5       ;
2179
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux75~19                                                                                            ; 5       ;
2180
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~81                                                                                                  ; 5       ;
2181
; T80se:z80_inst|T80:u0|Equal3~3                                                                                                            ; 5       ;
2182
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~0                                                                                            ; 5       ;
2183
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux297~0                                                                                            ; 5       ;
2184
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~76                                                                                                  ; 5       ;
2185
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|READ_CHAR                                                                                           ; 5       ;
2186
; T80se:z80_inst|T80:u0|PC[15]                                                                                                              ; 5       ;
2187
; T80se:z80_inst|T80:u0|PC[14]                                                                                                              ; 5       ;
2188
; T80se:z80_inst|T80:u0|PC[13]                                                                                                              ; 5       ;
2189
; T80se:z80_inst|T80:u0|PC[12]                                                                                                              ; 5       ;
2190
; T80se:z80_inst|T80:u0|PC[11]                                                                                                              ; 5       ;
2191
; T80se:z80_inst|T80:u0|PC[10]                                                                                                              ; 5       ;
2192
; T80se:z80_inst|T80:u0|PC[9]                                                                                                               ; 5       ;
2193
; T80se:z80_inst|T80:u0|PC[8]                                                                                                               ; 5       ;
2194
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux12~1                                                                                                 ; 4       ;
2195
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux10~1                                                                                                 ; 4       ;
2196
; T80se:z80_inst|T80:u0|ACC[3]~34                                                                                                           ; 4       ;
2197
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux92~6                                                                                             ; 4       ;
2198
; clk_div:clkdiv_inst|count_100Khz[1]                                                                                                       ; 4       ;
2199
; clk_div:clkdiv_inst|count_100Khz[0]                                                                                                       ; 4       ;
2200
; clk_div:clkdiv_inst|count_10Khz[1]                                                                                                        ; 4       ;
2201
; clk_div:clkdiv_inst|count_10Khz[0]                                                                                                        ; 4       ;
2202
; clk_div:clkdiv_inst|count_1Khz[1]                                                                                                         ; 4       ;
2203
; clk_div:clkdiv_inst|count_1Khz[0]                                                                                                         ; 4       ;
2204
; clk_div:clkdiv_inst|count_100hz[1]                                                                                                        ; 4       ;
2205
; clk_div:clkdiv_inst|count_100hz[0]                                                                                                        ; 4       ;
2206
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[0]~1                                                                                          ; 4       ;
2207
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[1]                                                                                            ; 4       ;
2208
; clk_div:clkdiv_inst|count_357Mhz[0]                                                                                                       ; 4       ;
2209
; T80se:z80_inst|T80:u0|F[3]~58                                                                                                             ; 4       ;
2210
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|decode_1oa:decode4|eq_node[1]~2 ; 4       ;
2211
; video:video_inst|VGA_SYNC:vga_sync_inst|process_0~10                                                                                      ; 4       ;
2212
; video:video_inst|VGA_SYNC:vga_sync_inst|Equal0~2                                                                                          ; 4       ;
2213
; T80se:z80_inst|T80:u0|Equal4~5                                                                                                            ; 4       ;
2214
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~264                                                                                                 ; 4       ;
2215
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~246                                                                                                 ; 4       ;
2216
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[7]~7   ; 4       ;
2217
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[6]~6   ; 4       ;
2218
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[5]~5   ; 4       ;
2219
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[4]~4   ; 4       ;
2220
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[3]~3   ; 4       ;
2221
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[2]~2   ; 4       ;
2222
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[1]~1   ; 4       ;
2223
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|mux_hib:mux5|result_node[0]~0   ; 4       ;
2224
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[2]                                                                                      ; 4       ;
2225
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[1]                                                                                      ; 4       ;
2226
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[0]                                                                                      ; 4       ;
2227
; cram_wea~1                                                                                                                                ; 4       ;
2228
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[2]                                                                                        ; 4       ;
2229
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[1]                                                                                        ; 4       ;
2230
; video:video_inst|VGA_SYNC:vga_sync_inst|h_count[0]                                                                                        ; 4       ;
2231
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux69~0                                                                                             ; 4       ;
2232
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Inc_PC~3                                                                                            ; 4       ;
2233
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux293~2                                                                                            ; 4       ;
2234
; T80se:z80_inst|T80:u0|process_0~8                                                                                                         ; 4       ;
2235
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux28~5                                                                                                 ; 4       ;
2236
; T80se:z80_inst|T80:u0|process_0~7                                                                                                         ; 4       ;
2237
; T80se:z80_inst|T80:u0|Arith16_r                                                                                                           ; 4       ;
2238
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux295~0                                                                                            ; 4       ;
2239
; DI_CPU[6]~55                                                                                                                              ; 4       ;
2240
; T80se:z80_inst|T80:u0|IR~8                                                                                                                ; 4       ;
2241
; T80se:z80_inst|T80:u0|ISet~1                                                                                                              ; 4       ;
2242
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux273~2                                                                                            ; 4       ;
2243
; T80se:z80_inst|T80:u0|RegAddrA~8                                                                                                          ; 4       ;
2244
; T80se:z80_inst|T80:u0|RegAddrA[1]~5                                                                                                       ; 4       ;
2245
; T80se:z80_inst|T80:u0|IntE_FF2~2                                                                                                          ; 4       ;
2246
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~3                                                                                            ; 4       ;
2247
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux274~4                                                                                            ; 4       ;
2248
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux8~4                                                                                                  ; 4       ;
2249
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[7]~14                                                                                             ; 4       ;
2250
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux21~2                                                                                                 ; 4       ;
2251
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~218                                                                                                 ; 4       ;
2252
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~214                                                                                                 ; 4       ;
2253
; T80se:z80_inst|T80:u0|DO[7]~14                                                                                                            ; 4       ;
2254
; T80se:z80_inst|T80:u0|Read_To_Reg_r[3]                                                                                                    ; 4       ;
2255
; T80se:z80_inst|T80:u0|Read_To_Reg_r[1]                                                                                                    ; 4       ;
2256
; T80se:z80_inst|T80:u0|Read_To_Reg_r[2]                                                                                                    ; 4       ;
2257
; T80se:z80_inst|T80:u0|SP[8]~0                                                                                                             ; 4       ;
2258
; video:video_inst|VGA_SYNC:vga_sync_inst|blue_out~1                                                                                        ; 4       ;
2259
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[1]                                                                                   ; 4       ;
2260
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux155~0                                                                                            ; 4       ;
2261
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux32~4                                                                                                ; 4       ;
2262
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux33~4                                                                                                ; 4       ;
2263
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux34~4                                                                                                ; 4       ;
2264
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux35~4                                                                                                ; 4       ;
2265
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux36~4                                                                                                ; 4       ;
2266
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux37~4                                                                                                ; 4       ;
2267
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux38~4                                                                                                ; 4       ;
2268
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux39~4                                                                                                ; 4       ;
2269
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux40~4                                                                                                ; 4       ;
2270
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux41~4                                                                                                ; 4       ;
2271
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux42~4                                                                                                ; 4       ;
2272
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux43~4                                                                                                ; 4       ;
2273
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux44~4                                                                                                ; 4       ;
2274
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux45~4                                                                                                ; 4       ;
2275
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux46~4                                                                                                ; 4       ;
2276
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~111                                                                                                 ; 4       ;
2277
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~107                                                                                                 ; 4       ;
2278
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~103                                                                                                 ; 4       ;
2279
; T80se:z80_inst|T80:u0|NextIs_XY_Fetch~2                                                                                                   ; 4       ;
2280
; T80se:z80_inst|T80:u0|XY_State[0]                                                                                                         ; 4       ;
2281
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_Addr_To~0                                                                                       ; 4       ;
2282
; T80se:z80_inst|T80:u0|Equal4~3                                                                                                            ; 4       ;
2283
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux47~4                                                                                                ; 4       ;
2284
; \pinout_process:LEDG_sig[0]~0                                                                                                             ; 4       ;
2285
; T80se:z80_inst|RD_n                                                                                                                       ; 4       ;
2286
; PS2_DAT~0                                                                                                                                 ; 3       ;
2287
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux15~1                                                                                                 ; 3       ;
2288
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux14~3                                                                                                 ; 3       ;
2289
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux13~1                                                                                                 ; 3       ;
2290
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux11~1                                                                                                 ; 3       ;
2291
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux9~1                                                                                                  ; 3       ;
2292
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~363                                                                                                 ; 3       ;
2293
; T80se:z80_inst|T80:u0|F~78                                                                                                                ; 3       ;
2294
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~359                                                                                                 ; 3       ;
2295
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux12~2                                                                                             ; 3       ;
2296
; T80se:z80_inst|T80:u0|TmpAddr[0]~54                                                                                                       ; 3       ;
2297
; T80se:z80_inst|T80:u0|R[2]~27                                                                                                             ; 3       ;
2298
; T80se:z80_inst|T80:u0|process_1~9                                                                                                         ; 3       ;
2299
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux275~2                                                                                            ; 3       ;
2300
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~339                                                                                                 ; 3       ;
2301
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux110~3                                                                                            ; 3       ;
2302
; clk_div:clkdiv_inst|count_100Khz[2]                                                                                                       ; 3       ;
2303
; clk_div:clkdiv_inst|count_10Khz[2]                                                                                                        ; 3       ;
2304
; clk_div:clkdiv_inst|count_1Khz[2]                                                                                                         ; 3       ;
2305
; clk_div:clkdiv_inst|count_100hz[2]                                                                                                        ; 3       ;
2306
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[2]                                                                                           ; 3       ;
2307
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[2]                                                                                            ; 3       ;
2308
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered                                                                               ; 3       ;
2309
; clk_div:clkdiv_inst|count_10Mhz[2]                                                                                                        ; 3       ;
2310
; clk_div:clkdiv_inst|count_10Mhz[1]                                                                                                        ; 3       ;
2311
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan1~2                                                                                       ; 3       ;
2312
; T80se:z80_inst|T80:u0|Pre_XY_F_M[2]~1                                                                                                     ; 3       ;
2313
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux251~5                                                                                            ; 3       ;
2314
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux69~2                                                                                             ; 3       ;
2315
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux215~2                                                                                            ; 3       ;
2316
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux251~4                                                                                            ; 3       ;
2317
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux122~4                                                                                            ; 3       ;
2318
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~269                                                                                                 ; 3       ;
2319
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux247~9                                                                                            ; 3       ;
2320
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux235~0                                                                                            ; 3       ;
2321
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~242                                                                                                 ; 3       ;
2322
; cram_wea~0                                                                                                                                ; 3       ;
2323
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux0~4                                                                                                 ; 3       ;
2324
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux1~4                                                                                                 ; 3       ;
2325
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux2~4                                                                                                 ; 3       ;
2326
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux3~4                                                                                                 ; 3       ;
2327
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux4~4                                                                                                 ; 3       ;
2328
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux5~4                                                                                                 ; 3       ;
2329
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux6~4                                                                                                 ; 3       ;
2330
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux7~4                                                                                                 ; 3       ;
2331
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux8~4                                                                                                 ; 3       ;
2332
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux9~4                                                                                                 ; 3       ;
2333
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux10~4                                                                                                ; 3       ;
2334
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux11~4                                                                                                ; 3       ;
2335
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux12~4                                                                                                ; 3       ;
2336
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux13~4                                                                                                ; 3       ;
2337
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux14~4                                                                                                ; 3       ;
2338
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux199~1                                                                                            ; 3       ;
2339
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~235                                                                                                 ; 3       ;
2340
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~234                                                                                                 ; 3       ;
2341
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux102~1                                                                                            ; 3       ;
2342
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~232                                                                                                 ; 3       ;
2343
; \random:rand_temp[4]                                                                                                                      ; 3       ;
2344
; \random:rand_temp[5]                                                                                                                      ; 3       ;
2345
; T80se:z80_inst|T80:u0|Pre_XY_F_M[0]                                                                                                       ; 3       ;
2346
; T80se:z80_inst|T80:u0|process_7~1                                                                                                         ; 3       ;
2347
; T80se:z80_inst|T80:u0|IncDecZ                                                                                                             ; 3       ;
2348
; \random:rand_temp[6]                                                                                                                      ; 3       ;
2349
; \random:rand_temp[14]                                                                                                                     ; 3       ;
2350
; \random:rand_temp[7]                                                                                                                      ; 3       ;
2351
; DI_CPU[6]~32                                                                                                                              ; 3       ;
2352
; DI_CPU~26                                                                                                                                 ; 3       ;
2353
; T80se:z80_inst|T80:u0|process_3~1                                                                                                         ; 3       ;
2354
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~6                                                                                            ; 3       ;
2355
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux15~4                                                                                                ; 3       ;
2356
; T80se:z80_inst|T80:u0|RegAddrA~4                                                                                                          ; 3       ;
2357
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux272~5                                                                                            ; 3       ;
2358
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~231                                                                                                 ; 3       ;
2359
; T80se:z80_inst|T80:u0|process_3~0                                                                                                         ; 3       ;
2360
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux274~1                                                                                            ; 3       ;
2361
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~223                                                                                                 ; 3       ;
2362
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[6]~13                                                                                             ; 3       ;
2363
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~220                                                                                                 ; 3       ;
2364
; T80se:z80_inst|T80:u0|T80_ALU:alu|LessThan0~2                                                                                             ; 3       ;
2365
; T80se:z80_inst|T80:u0|T80_ALU:alu|LessThan3~1                                                                                             ; 3       ;
2366
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[4]~7                                                                                              ; 3       ;
2367
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~216                                                                                                 ; 3       ;
2368
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux7~2                                                                                                  ; 3       ;
2369
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[3]~5                                                                                              ; 3       ;
2370
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~212                                                                                                 ; 3       ;
2371
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[2]~3                                                                                              ; 3       ;
2372
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~211                                                                                                 ; 3       ;
2373
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux7~1                                                                                                  ; 3       ;
2374
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~209                                                                                                 ; 3       ;
2375
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux199~0                                                                                            ; 3       ;
2376
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~207                                                                                                 ; 3       ;
2377
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux22~1                                                                                                 ; 3       ;
2378
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[8]                                                                                      ; 3       ;
2379
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[7]                                                                                      ; 3       ;
2380
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[6]                                                                                      ; 3       ;
2381
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[5]                                                                                      ; 3       ;
2382
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[0]                                                                                   ; 3       ;
2383
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux262~11                                                                                           ; 3       ;
2384
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][7]                                                                                            ; 3       ;
2385
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][7]                                                                                            ; 3       ;
2386
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][7]                                                                                            ; 3       ;
2387
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][7]                                                                                            ; 3       ;
2388
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][7]                                                                                            ; 3       ;
2389
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][7]                                                                                            ; 3       ;
2390
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][7]                                                                                            ; 3       ;
2391
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][7]                                                                                            ; 3       ;
2392
; T80se:z80_inst|T80:u0|TmpAddr[15]                                                                                                         ; 3       ;
2393
; T80se:z80_inst|T80:u0|TmpAddr[14]                                                                                                         ; 3       ;
2394
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][6]                                                                                            ; 3       ;
2395
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][6]                                                                                            ; 3       ;
2396
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][6]                                                                                            ; 3       ;
2397
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][6]                                                                                            ; 3       ;
2398
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][6]                                                                                            ; 3       ;
2399
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][6]                                                                                            ; 3       ;
2400
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][6]                                                                                            ; 3       ;
2401
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][6]                                                                                            ; 3       ;
2402
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][5]                                                                                            ; 3       ;
2403
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][5]                                                                                            ; 3       ;
2404
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][5]                                                                                            ; 3       ;
2405
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][5]                                                                                            ; 3       ;
2406
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][5]                                                                                            ; 3       ;
2407
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][5]                                                                                            ; 3       ;
2408
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][5]                                                                                            ; 3       ;
2409
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][5]                                                                                            ; 3       ;
2410
; T80se:z80_inst|T80:u0|TmpAddr[13]                                                                                                         ; 3       ;
2411
; T80se:z80_inst|T80:u0|TmpAddr[12]                                                                                                         ; 3       ;
2412
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][4]                                                                                            ; 3       ;
2413
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][4]                                                                                            ; 3       ;
2414
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][4]                                                                                            ; 3       ;
2415
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][4]                                                                                            ; 3       ;
2416
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][4]                                                                                            ; 3       ;
2417
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][4]                                                                                            ; 3       ;
2418
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][4]                                                                                            ; 3       ;
2419
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][4]                                                                                            ; 3       ;
2420
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][3]                                                                                            ; 3       ;
2421
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][3]                                                                                            ; 3       ;
2422
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][3]                                                                                            ; 3       ;
2423
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][3]                                                                                            ; 3       ;
2424
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][3]                                                                                            ; 3       ;
2425
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][3]                                                                                            ; 3       ;
2426
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][3]                                                                                            ; 3       ;
2427
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][3]                                                                                            ; 3       ;
2428
; T80se:z80_inst|T80:u0|TmpAddr[11]                                                                                                         ; 3       ;
2429
; T80se:z80_inst|T80:u0|TmpAddr[10]                                                                                                         ; 3       ;
2430
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][2]                                                                                            ; 3       ;
2431
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][2]                                                                                            ; 3       ;
2432
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][2]                                                                                            ; 3       ;
2433
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][2]                                                                                            ; 3       ;
2434
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][2]                                                                                            ; 3       ;
2435
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][2]                                                                                            ; 3       ;
2436
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][2]                                                                                            ; 3       ;
2437
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][2]                                                                                            ; 3       ;
2438
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][1]                                                                                            ; 3       ;
2439
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][1]                                                                                            ; 3       ;
2440
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][1]                                                                                            ; 3       ;
2441
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][1]                                                                                            ; 3       ;
2442
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][1]                                                                                            ; 3       ;
2443
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][1]                                                                                            ; 3       ;
2444
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][1]                                                                                            ; 3       ;
2445
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][1]                                                                                            ; 3       ;
2446
; T80se:z80_inst|T80:u0|TmpAddr[9]                                                                                                          ; 3       ;
2447
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[3][0]                                                                                            ; 3       ;
2448
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[0][0]                                                                                            ; 3       ;
2449
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[1][0]                                                                                            ; 3       ;
2450
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[2][0]                                                                                            ; 3       ;
2451
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[7][0]                                                                                            ; 3       ;
2452
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[4][0]                                                                                            ; 3       ;
2453
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[6][0]                                                                                            ; 3       ;
2454
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsH[5][0]                                                                                            ; 3       ;
2455
; T80se:z80_inst|T80:u0|TmpAddr[8]                                                                                                          ; 3       ;
2456
; T80se:z80_inst|T80:u0|R[7]                                                                                                                ; 3       ;
2457
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][7]                                                                                            ; 3       ;
2458
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][7]                                                                                            ; 3       ;
2459
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][7]                                                                                            ; 3       ;
2460
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][7]                                                                                            ; 3       ;
2461
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][7]                                                                                            ; 3       ;
2462
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][7]                                                                                            ; 3       ;
2463
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][7]                                                                                            ; 3       ;
2464
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][7]                                                                                            ; 3       ;
2465
; T80se:z80_inst|T80:u0|TmpAddr[7]                                                                                                          ; 3       ;
2466
; T80se:z80_inst|T80:u0|TmpAddr[6]                                                                                                          ; 3       ;
2467
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][6]                                                                                            ; 3       ;
2468
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][6]                                                                                            ; 3       ;
2469
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][6]                                                                                            ; 3       ;
2470
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][6]                                                                                            ; 3       ;
2471
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][6]                                                                                            ; 3       ;
2472
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][6]                                                                                            ; 3       ;
2473
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][6]                                                                                            ; 3       ;
2474
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][6]                                                                                            ; 3       ;
2475
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][5]                                                                                            ; 3       ;
2476
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][5]                                                                                            ; 3       ;
2477
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][5]                                                                                            ; 3       ;
2478
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][5]                                                                                            ; 3       ;
2479
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][5]                                                                                            ; 3       ;
2480
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][5]                                                                                            ; 3       ;
2481
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][5]                                                                                            ; 3       ;
2482
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][5]                                                                                            ; 3       ;
2483
; T80se:z80_inst|T80:u0|TmpAddr[5]                                                                                                          ; 3       ;
2484
; T80se:z80_inst|T80:u0|TmpAddr[4]                                                                                                          ; 3       ;
2485
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][4]                                                                                            ; 3       ;
2486
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][4]                                                                                            ; 3       ;
2487
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][4]                                                                                            ; 3       ;
2488
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][4]                                                                                            ; 3       ;
2489
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][4]                                                                                            ; 3       ;
2490
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][4]                                                                                            ; 3       ;
2491
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][4]                                                                                            ; 3       ;
2492
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][4]                                                                                            ; 3       ;
2493
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][3]                                                                                            ; 3       ;
2494
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][3]                                                                                            ; 3       ;
2495
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][3]                                                                                            ; 3       ;
2496
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][3]                                                                                            ; 3       ;
2497
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][3]                                                                                            ; 3       ;
2498
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][3]                                                                                            ; 3       ;
2499
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][3]                                                                                            ; 3       ;
2500
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][3]                                                                                            ; 3       ;
2501
; T80se:z80_inst|T80:u0|TmpAddr[3]                                                                                                          ; 3       ;
2502
; T80se:z80_inst|T80:u0|TmpAddr[2]                                                                                                          ; 3       ;
2503
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][2]                                                                                            ; 3       ;
2504
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][2]                                                                                            ; 3       ;
2505
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][2]                                                                                            ; 3       ;
2506
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][2]                                                                                            ; 3       ;
2507
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][2]                                                                                            ; 3       ;
2508
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][2]                                                                                            ; 3       ;
2509
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][2]                                                                                            ; 3       ;
2510
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][2]                                                                                            ; 3       ;
2511
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][1]                                                                                            ; 3       ;
2512
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][1]                                                                                            ; 3       ;
2513
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][1]                                                                                            ; 3       ;
2514
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][1]                                                                                            ; 3       ;
2515
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][1]                                                                                            ; 3       ;
2516
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][1]                                                                                            ; 3       ;
2517
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][1]                                                                                            ; 3       ;
2518
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][1]                                                                                            ; 3       ;
2519
; T80se:z80_inst|T80:u0|TmpAddr[1]                                                                                                          ; 3       ;
2520
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~156                                                                                                 ; 3       ;
2521
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux262~4                                                                                            ; 3       ;
2522
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~149                                                                                                 ; 3       ;
2523
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~141                                                                                                 ; 3       ;
2524
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~129                                                                                                 ; 3       ;
2525
; T80se:z80_inst|T80:u0|TmpAddr[0]                                                                                                          ; 3       ;
2526
; T80se:z80_inst|T80:u0|process_1~4                                                                                                         ; 3       ;
2527
; T80se:z80_inst|T80:u0|A[1]~2                                                                                                              ; 3       ;
2528
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux217~1                                                                                            ; 3       ;
2529
; T80se:z80_inst|T80:u0|NextIs_XY_Fetch~0                                                                                                   ; 3       ;
2530
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux218~0                                                                                            ; 3       ;
2531
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[3][0]                                                                                            ; 3       ;
2532
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[0][0]                                                                                            ; 3       ;
2533
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[1][0]                                                                                            ; 3       ;
2534
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[2][0]                                                                                            ; 3       ;
2535
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[7][0]                                                                                            ; 3       ;
2536
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[4][0]                                                                                            ; 3       ;
2537
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[6][0]                                                                                            ; 3       ;
2538
; T80se:z80_inst|T80:u0|T80_Reg:Regs|RegsL[5][0]                                                                                            ; 3       ;
2539
; T80se:z80_inst|WR_n                                                                                                                       ; 3       ;
2540
; clk_div:clkdiv_inst|count_1Mhz[4]                                                                                                         ; 3       ;
2541
; clk_div:clkdiv_inst|count_1Mhz[3]                                                                                                         ; 3       ;
2542
; T80se:z80_inst|T80:u0|T80_ALU:alu|Add1~2                                                                                                  ; 3       ;
2543
; T80se:z80_inst|T80:u0|R[6]                                                                                                                ; 3       ;
2544
; T80se:z80_inst|T80:u0|R[5]                                                                                                                ; 3       ;
2545
; T80se:z80_inst|T80:u0|R[4]                                                                                                                ; 3       ;
2546
; T80se:z80_inst|T80:u0|R[3]                                                                                                                ; 3       ;
2547
; T80se:z80_inst|T80:u0|R[2]                                                                                                                ; 3       ;
2548
; T80se:z80_inst|T80:u0|R[1]                                                                                                                ; 3       ;
2549
; T80se:z80_inst|T80:u0|R[0]                                                                                                                ; 3       ;
2550
; CLOCK_50                                                                                                                                  ; 2       ;
2551
; SW[8]                                                                                                                                     ; 2       ;
2552
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~361                                                                                                 ; 2       ;
2553
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~356                                                                                                 ; 2       ;
2554
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~354                                                                                                 ; 2       ;
2555
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux252~18                                                                                           ; 2       ;
2556
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~346                                                                                                 ; 2       ;
2557
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux258~2                                                                                            ; 2       ;
2558
; DI_CPU~90                                                                                                                                 ; 2       ;
2559
; DI_CPU[7]~89                                                                                                                              ; 2       ;
2560
; T80se:z80_inst|T80:u0|process_1~10                                                                                                        ; 2       ;
2561
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux298~7                                                                                            ; 2       ;
2562
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~338                                                                                                 ; 2       ;
2563
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux75~22                                                                                            ; 2       ;
2564
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux112~3                                                                                            ; 2       ;
2565
; clk_div:clkdiv_inst|clock_100hz_int                                                                                                       ; 2       ;
2566
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[6]                                                                                           ; 2       ;
2567
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[1]                                                                                           ; 2       ;
2568
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[5]                                                                                           ; 2       ;
2569
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[3]                                                                                           ; 2       ;
2570
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[7]                                                                                           ; 2       ;
2571
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|filter[4]                                                                                           ; 2       ;
2572
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[2]                                                                                          ; 2       ;
2573
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[6]                                                                                          ; 2       ;
2574
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[1]                                                                                          ; 2       ;
2575
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[3]                                                                                          ; 2       ;
2576
; ps2kbd:ps2_kbd_inst|Equal0~1                                                                                                              ; 2       ;
2577
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[4]                                                                                          ; 2       ;
2578
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[5]                                                                                          ; 2       ;
2579
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[3]                                                                                            ; 2       ;
2580
; ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[7]                                                                                          ; 2       ;
2581
; Equal22~2                                                                                                                                 ; 2       ;
2582
; ps2kbd:ps2_kbd_inst|WideOr6~11                                                                                                            ; 2       ;
2583
; ps2kbd:ps2_kbd_inst|WideOr0~14                                                                                                            ; 2       ;
2584
; Equal22~1                                                                                                                                 ; 2       ;
2585
; ps2kbd:ps2_kbd_inst|WideOr4~15                                                                                                            ; 2       ;
2586
; ps2kbd:ps2_kbd_inst|WideOr4~5                                                                                                             ; 2       ;
2587
; ps2kbd:ps2_kbd_inst|WideOr1~14                                                                                                            ; 2       ;
2588
; ps2kbd:ps2_kbd_inst|WideOr1~9                                                                                                             ; 2       ;
2589
; Equal22~0                                                                                                                                 ; 2       ;
2590
; ps2kbd:ps2_kbd_inst|WideOr2~17                                                                                                            ; 2       ;
2591
; ps2kbd:ps2_kbd_inst|WideOr2~13                                                                                                            ; 2       ;
2592
; ps2kbd:ps2_kbd_inst|WideNor0~16                                                                                                           ; 2       ;
2593
; ps2kbd:ps2_kbd_inst|WideOr3~17                                                                                                            ; 2       ;
2594
; ps2kbd:ps2_kbd_inst|WideOr3~12                                                                                                            ; 2       ;
2595
; ps2kbd:ps2_kbd_inst|WideOr3~9                                                                                                             ; 2       ;
2596
; ps2kbd:ps2_kbd_inst|WideOr3~2                                                                                                             ; 2       ;
2597
; ps2_ascii_reg1[1]~1                                                                                                                       ; 2       ;
2598
; ps2kbd:ps2_kbd_inst|WideOr5~15                                                                                                            ; 2       ;
2599
; ps2kbd:ps2_kbd_inst|WideOr2~2                                                                                                             ; 2       ;
2600
; T80se:z80_inst|T80:u0|F[3]~70                                                                                                             ; 2       ;
2601
; T80se:z80_inst|T80:u0|F[3]~64                                                                                                             ; 2       ;
2602
; T80se:z80_inst|T80:u0|F[3]~59                                                                                                             ; 2       ;
2603
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[3]                                                                                      ; 2       ;
2604
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_row[4]                                                                                      ; 2       ;
2605
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan1~1                                                                                       ; 2       ;
2606
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan1~0                                                                                       ; 2       ;
2607
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux72~11                                                                                            ; 2       ;
2608
; T80se:z80_inst|T80:u0|F[3]                                                                                                                ; 2       ;
2609
; T80se:z80_inst|T80:u0|F[3]~37                                                                                                             ; 2       ;
2610
; T80se:z80_inst|T80:u0|F~36                                                                                                                ; 2       ;
2611
; T80se:z80_inst|T80:u0|F[5]                                                                                                                ; 2       ;
2612
; clk_div:clkdiv_inst|clock_10Mhz_int                                                                                                       ; 2       ;
2613
; clk_div:clkdiv_inst|clock_357Mhz_int                                                                                                      ; 2       ;
2614
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~323                                                                                                 ; 2       ;
2615
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux123~2                                                                                            ; 2       ;
2616
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux281~8                                                                                            ; 2       ;
2617
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~308                                                                                                 ; 2       ;
2618
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~302                                                                                                 ; 2       ;
2619
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~296                                                                                                 ; 2       ;
2620
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~294                                                                                                 ; 2       ;
2621
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux254~0                                                                                            ; 2       ;
2622
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~287                                                                                                 ; 2       ;
2623
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~284                                                                                                 ; 2       ;
2624
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux71~2                                                                                             ; 2       ;
2625
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux98~0                                                                                             ; 2       ;
2626
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~279                                                                                                 ; 2       ;
2627
; T80se:z80_inst|T80:u0|ALU_Op_r~12                                                                                                         ; 2       ;
2628
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux283~7                                                                                            ; 2       ;
2629
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux205~2                                                                                            ; 2       ;
2630
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_BusB_To[0]~21                                                                                   ; 2       ;
2631
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~265                                                                                                 ; 2       ;
2632
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~261                                                                                                 ; 2       ;
2633
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~258                                                                                                 ; 2       ;
2634
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~249                                                                                                 ; 2       ;
2635
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~244                                                                                                 ; 2       ;
2636
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Set_BusB_To[2]~10                                                                                   ; 2       ;
2637
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux218~1                                                                                            ; 2       ;
2638
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux61~13                                                                                            ; 2       ;
2639
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux61~10                                                                                            ; 2       ;
2640
; video:video_inst|VGA_SYNC:vga_sync_inst|LessThan6~0                                                                                       ; 2       ;
2641
; clk_div:clkdiv_inst|clock_25Mhz_int                                                                                                       ; 2       ;
2642
; video:video_inst|VGA_SYNC:vga_sync_inst|process_0~5                                                                                       ; 2       ;
2643
; video:video_inst|VGA_SYNC:vga_sync_inst|process_0~2                                                                                       ; 2       ;
2644
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux16~4                                                                                                ; 2       ;
2645
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux17~4                                                                                                ; 2       ;
2646
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux18~4                                                                                                ; 2       ;
2647
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux19~4                                                                                                ; 2       ;
2648
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux20~4                                                                                                ; 2       ;
2649
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux21~4                                                                                                ; 2       ;
2650
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux22~4                                                                                                ; 2       ;
2651
; T80se:z80_inst|T80:u0|F~34                                                                                                                ; 2       ;
2652
; T80se:z80_inst|T80:u0|F~33                                                                                                                ; 2       ;
2653
; T80se:z80_inst|T80:u0|ACC[3]~4                                                                                                            ; 2       ;
2654
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux23~4                                                                                                ; 2       ;
2655
; T80se:z80_inst|T80:u0|R[2]~25                                                                                                             ; 2       ;
2656
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux24~4                                                                                                ; 2       ;
2657
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux25~4                                                                                                ; 2       ;
2658
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux26~4                                                                                                ; 2       ;
2659
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux27~4                                                                                                ; 2       ;
2660
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux28~4                                                                                                ; 2       ;
2661
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux29~4                                                                                                ; 2       ;
2662
; T80se:z80_inst|T80:u0|PC[1]~22                                                                                                            ; 2       ;
2663
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux30~4                                                                                                ; 2       ;
2664
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux74~5                                                                                             ; 2       ;
2665
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux250~0                                                                                            ; 2       ;
2666
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux293~0                                                                                            ; 2       ;
2667
; T80se:z80_inst|T80:u0|PC~12                                                                                                               ; 2       ;
2668
; T80se:z80_inst|T80:u0|PC[1]~11                                                                                                            ; 2       ;
2669
; T80se:z80_inst|T80:u0|process_0~10                                                                                                        ; 2       ;
2670
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux288~0                                                                                            ; 2       ;
2671
; T80se:z80_inst|T80:u0|SP[4]~9                                                                                                             ; 2       ;
2672
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux271~2                                                                                            ; 2       ;
2673
; T80se:z80_inst|T80:u0|TmpAddr[0]~30                                                                                                       ; 2       ;
2674
; T80se:z80_inst|Equal1~1                                                                                                                   ; 2       ;
2675
; T80se:z80_inst|T80:u0|XY_State[1]~1                                                                                                       ; 2       ;
2676
; DI_CPU[3]~84                                                                                                                              ; 2       ;
2677
; \random:rand_temp[3]                                                                                                                      ; 2       ;
2678
; \random:rand_temp[11]                                                                                                                     ; 2       ;
2679
; T80se:z80_inst|T80:u0|IntE_FF2                                                                                                            ; 2       ;
2680
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux285~0                                                                                            ; 2       ;
2681
; T80se:z80_inst|T80:u0|F~14                                                                                                                ; 2       ;
2682
; T80se:z80_inst|T80:u0|F~13                                                                                                                ; 2       ;
2683
; T80se:z80_inst|T80:u0|Equal17~0                                                                                                           ; 2       ;
2684
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux24~21                                                                                                ; 2       ;
2685
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux24~9                                                                                                 ; 2       ;
2686
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~233                                                                                                 ; 2       ;
2687
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[5]~15                                                                                             ; 2       ;
2688
; T80se:z80_inst|T80:u0|T80_ALU:alu|Equal3~2                                                                                                ; 2       ;
2689
; DI_CPU[4]~79                                                                                                                              ; 2       ;
2690
; DI_CPU[4]~75                                                                                                                              ; 2       ;
2691
; \random:rand_temp[12]                                                                                                                     ; 2       ;
2692
; DI_CPU[5]~74                                                                                                                              ; 2       ;
2693
; \random:rand_temp[13]                                                                                                                     ; 2       ;
2694
; DI_CPU[2]~69                                                                                                                              ; 2       ;
2695
; \random:rand_temp[2]                                                                                                                      ; 2       ;
2696
; \random:rand_temp[10]                                                                                                                     ; 2       ;
2697
; T80se:z80_inst|T80:u0|Pre_XY_F_M[1]                                                                                                       ; 2       ;
2698
; T80se:z80_inst|T80:u0|No_BTR                                                                                                              ; 2       ;
2699
; DI_CPU[6]~64                                                                                                                              ; 2       ;
2700
; DI_CPU[7]~59                                                                                                                              ; 2       ;
2701
; \random:rand_temp[15]                                                                                                                     ; 2       ;
2702
; LessThan4~0                                                                                                                               ; 2       ;
2703
; DI_CPU[0]~52                                                                                                                              ; 2       ;
2704
; \random:rand_temp[0]                                                                                                                      ; 2       ;
2705
; \random:rand_temp[8]                                                                                                                      ; 2       ;
2706
; DI_CPU[1]~47                                                                                                                              ; 2       ;
2707
; \random:rand_temp[1]                                                                                                                      ; 2       ;
2708
; DI_CPU~40                                                                                                                                 ; 2       ;
2709
; DI_CPU[4]~37                                                                                                                              ; 2       ;
2710
; DI_CPU[6]~36                                                                                                                              ; 2       ;
2711
; DI_CPU~34                                                                                                                                 ; 2       ;
2712
; DI_CPU~29                                                                                                                                 ; 2       ;
2713
; \random:rand_temp[9]                                                                                                                      ; 2       ;
2714
; T80se:z80_inst|T80:u0|ISet[0]~4                                                                                                           ; 2       ;
2715
; T80se:z80_inst|T80:u0|ISet~0                                                                                                              ; 2       ;
2716
; T80se:z80_inst|T80:u0|RegWEL~0                                                                                                            ; 2       ;
2717
; T80se:z80_inst|T80:u0|RegWEH~0                                                                                                            ; 2       ;
2718
; T80se:z80_inst|T80:u0|T80_Reg:Regs|Mux31~4                                                                                                ; 2       ;
2719
; T80se:z80_inst|T80:u0|Equal15~0                                                                                                           ; 2       ;
2720
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux273~1                                                                                            ; 2       ;
2721
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux274~3                                                                                            ; 2       ;
2722
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux274~2                                                                                            ; 2       ;
2723
; T80se:z80_inst|T80:u0|T80_ALU:alu|Add4~9                                                                                                  ; 2       ;
2724
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[6]~12                                                                                             ; 2       ;
2725
; T80se:z80_inst|T80:u0|T80_ALU:alu|Add4~1                                                                                                  ; 2       ;
2726
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux33~0                                                                                                 ; 2       ;
2727
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[5]~11                                                                                             ; 2       ;
2728
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q~10                                                                                                ; 2       ;
2729
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[5]~9                                                                                              ; 2       ;
2730
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux35~5                                                                                                 ; 2       ;
2731
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux35~0                                                                                                 ; 2       ;
2732
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux37~5                                                                                                 ; 2       ;
2733
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[1]~1                                                                                              ; 2       ;
2734
; T80se:z80_inst|T80:u0|T80_ALU:alu|DAA_Q[1]~0                                                                                              ; 2       ;
2735
; T80se:z80_inst|T80:u0|ALU_Op_r~10                                                                                                         ; 2       ;
2736
; T80se:z80_inst|T80:u0|T80_ALU:alu|Mux7~0                                                                                                  ; 2       ;
2737
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[9]                                                                                   ; 2       ;
2738
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[8]                                                                                   ; 2       ;
2739
; video:video_inst|VGA_SYNC:vga_sync_inst|pixel_column[7]                                                                                   ; 2       ;
2740
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux298~6                                                                                            ; 2       ;
2741
; T80se:z80_inst|MREQ_n~0                                                                                                                   ; 2       ;
2742
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux291~8                                                                                            ; 2       ;
2743
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~205                                                                                                 ; 2       ;
2744
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux291~3                                                                                            ; 2       ;
2745
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux291~0                                                                                            ; 2       ;
2746
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~197                                                                                                 ; 2       ;
2747
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux87~0                                                                                             ; 2       ;
2748
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux262~6                                                                                            ; 2       ;
2749
; T80se:z80_inst|T80:u0|I[7]                                                                                                                ; 2       ;
2750
; T80se:z80_inst|T80:u0|I[6]                                                                                                                ; 2       ;
2751
; T80se:z80_inst|T80:u0|I[5]                                                                                                                ; 2       ;
2752
; T80se:z80_inst|T80:u0|I[4]                                                                                                                ; 2       ;
2753
; T80se:z80_inst|T80:u0|I[3]                                                                                                                ; 2       ;
2754
; T80se:z80_inst|T80:u0|I[2]                                                                                                                ; 2       ;
2755
; T80se:z80_inst|T80:u0|I[1]                                                                                                                ; 2       ;
2756
; T80se:z80_inst|T80:u0|I[0]                                                                                                                ; 2       ;
2757
; T80se:z80_inst|T80:u0|A[8]~44                                                                                                             ; 2       ;
2758
; T80se:z80_inst|T80:u0|NextIs_XY_Fetch~3                                                                                                   ; 2       ;
2759
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux268~1                                                                                            ; 2       ;
2760
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~165                                                                                                 ; 2       ;
2761
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~154                                                                                                 ; 2       ;
2762
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~146                                                                                                 ; 2       ;
2763
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux201~1                                                                                            ; 2       ;
2764
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~134                                                                                                 ; 2       ;
2765
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~132                                                                                                 ; 2       ;
2766
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~119                                                                                                 ; 2       ;
2767
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~114                                                                                                 ; 2       ;
2768
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~108                                                                                                 ; 2       ;
2769
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux269~1                                                                                            ; 2       ;
2770
; T80se:z80_inst|T80:u0|T80_MCode:mcode|Mux202~3                                                                                            ; 2       ;
2771
; T80se:z80_inst|T80:u0|T80_ALU:alu|Q_t~105                                                                                                 ; 2       ;
2772
; T80se:z80_inst|T80:u0|A[1]~5                                                                                                              ; 2       ;
2773
+-------------------------------------------------------------------------------------------------------------------------------------------+---------+
2774
 
2775
 
2776
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
2777
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  ;
2778
+----------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------+-----------------+-----------------+
2779
; Name                                                                                                                 ; Type ; Mode           ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size   ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M4Ks ; MIF                    ; Location                                                                                                                                                                                                                                                                                                                                                                                                          ; Mixed Width RDW Mode ; Port A RDW Mode ; Port B RDW Mode ;
2780
+----------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------+-----------------+-----------------+
2781
; charram:cram|altsyncram:altsyncram_component|altsyncram_h1o1:auto_generated|altsyncram_36o1:altsyncram1|ALTSYNCRAM   ; AUTO ; True Dual Port ; Dual Clocks  ; 2048         ; 8            ; 2048         ; 8            ; yes                    ; no                      ; yes                    ; no                      ; 16384  ; 2048                        ; 8                           ; 2048                        ; 8                           ; 16384               ; 4    ; ../ROMdata/lat9-08.mif ; M4K_X17_Y10, M4K_X17_Y12, M4K_X17_Y11, M4K_X17_Y13                                                                                                                                                                                                                                                                                                                                                                ; Don't care           ; Don't care      ; Don't care      ;
2782
; rom:rom_inst|altsyncram:altsyncram_component|altsyncram_tr91:auto_generated|ALTSYNCRAM                               ; AUTO ; ROM            ; Single Clock ; 16384        ; 8            ; --           ; --           ; yes                    ; yes                     ; --                     ; --                      ; 131072 ; 16384                       ; 8                           ; --                          ; --                          ; 131072              ; 32   ; ../ROMdata/rom.hex     ; M4K_X17_Y5, M4K_X41_Y20, M4K_X41_Y4, M4K_X41_Y12, M4K_X41_Y5, M4K_X41_Y1, M4K_X41_Y13, M4K_X41_Y9, M4K_X41_Y18, M4K_X17_Y23, M4K_X17_Y25, M4K_X41_Y16, M4K_X41_Y22, M4K_X41_Y19, M4K_X17_Y22, M4K_X41_Y10, M4K_X41_Y3, M4K_X17_Y3, M4K_X41_Y7, M4K_X41_Y14, M4K_X17_Y1, M4K_X17_Y21, M4K_X41_Y21, M4K_X41_Y15, M4K_X41_Y23, M4K_X17_Y20, M4K_X17_Y24, M4K_X41_Y17, M4K_X41_Y2, M4K_X17_Y2, M4K_X17_Y4, M4K_X41_Y8 ; Don't care           ; Don't care      ; Don't care      ;
2783
; vram:vram_inst|altsyncram:altsyncram_component|altsyncram_66l1:auto_generated|altsyncram_pal1:altsyncram1|ALTSYNCRAM ; AUTO ; True Dual Port ; Dual Clocks  ; 6143         ; 8            ; 6143         ; 8            ; yes                    ; no                      ; yes                    ; no                      ; 49144  ; 6143                        ; 8                           ; 6143                        ; 8                           ; 49144               ; 12   ; None                   ; M4K_X17_Y9, M4K_X41_Y11, M4K_X17_Y6, M4K_X17_Y8, M4K_X17_Y7, M4K_X17_Y19, M4K_X17_Y15, M4K_X17_Y16, M4K_X17_Y18, M4K_X17_Y14, M4K_X41_Y6, M4K_X17_Y17                                                                                                                                                                                                                                                             ; Don't care           ; Don't care      ; Don't care      ;
2784
+----------------------------------------------------------------------------------------------------------------------+------+----------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------+-----------------+-----------------+
2785
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
2786
 
2787
 
2788
+------------------------------------------------------+
2789
; Other Routing Usage Summary                          ;
2790
+-----------------------------+------------------------+
2791
; Other Routing Resource Type ; Usage                  ;
2792
+-----------------------------+------------------------+
2793
; Block interconnects         ; 4,947 / 54,004 ( 9 % ) ;
2794
; C16 interconnects           ; 95 / 2,100 ( 5 % )     ;
2795
; C4 interconnects            ; 3,044 / 36,000 ( 8 % ) ;
2796
; Direct links                ; 390 / 54,004 ( < 1 % ) ;
2797
; Global clocks               ; 11 / 16 ( 69 % )       ;
2798
; Local interconnects         ; 1,491 / 18,752 ( 8 % ) ;
2799
; R24 interconnects           ; 171 / 1,900 ( 9 % )    ;
2800
; R4 interconnects            ; 3,428 / 46,920 ( 7 % ) ;
2801
+-----------------------------+------------------------+
2802
 
2803
 
2804
+-----------------------------------------------------------------------------+
2805
; LAB Logic Elements                                                          ;
2806
+---------------------------------------------+-------------------------------+
2807
; Number of Logic Elements  (Average = 14.21) ; Number of LABs  (Total = 179) ;
2808
+---------------------------------------------+-------------------------------+
2809
; 1                                           ; 5                             ;
2810
; 2                                           ; 2                             ;
2811
; 3                                           ; 0                             ;
2812
; 4                                           ; 3                             ;
2813
; 5                                           ; 1                             ;
2814
; 6                                           ; 0                             ;
2815
; 7                                           ; 2                             ;
2816
; 8                                           ; 2                             ;
2817
; 9                                           ; 1                             ;
2818
; 10                                          ; 2                             ;
2819
; 11                                          ; 3                             ;
2820
; 12                                          ; 5                             ;
2821
; 13                                          ; 8                             ;
2822
; 14                                          ; 14                            ;
2823
; 15                                          ; 30                            ;
2824
; 16                                          ; 101                           ;
2825
+---------------------------------------------+-------------------------------+
2826
 
2827
 
2828
+--------------------------------------------------------------------+
2829
; LAB-wide Signals                                                   ;
2830
+------------------------------------+-------------------------------+
2831
; LAB-wide Signals  (Average = 1.34) ; Number of LABs  (Total = 179) ;
2832
+------------------------------------+-------------------------------+
2833
; 1 Async. clear                     ; 53                            ;
2834
; 1 Clock                            ; 108                           ;
2835
; 1 Clock enable                     ; 40                            ;
2836
; 1 Sync. load                       ; 7                             ;
2837
; 2 Clock enables                    ; 25                            ;
2838
; 2 Clocks                           ; 6                             ;
2839
+------------------------------------+-------------------------------+
2840
 
2841
 
2842
+------------------------------------------------------------------------------+
2843
; LAB Signals Sourced                                                          ;
2844
+----------------------------------------------+-------------------------------+
2845
; Number of Signals Sourced  (Average = 17.00) ; Number of LABs  (Total = 179) ;
2846
+----------------------------------------------+-------------------------------+
2847
; 0                                            ; 0                             ;
2848
; 1                                            ; 4                             ;
2849
; 2                                            ; 2                             ;
2850
; 3                                            ; 1                             ;
2851
; 4                                            ; 0                             ;
2852
; 5                                            ; 0                             ;
2853
; 6                                            ; 0                             ;
2854
; 7                                            ; 1                             ;
2855
; 8                                            ; 4                             ;
2856
; 9                                            ; 1                             ;
2857
; 10                                           ; 1                             ;
2858
; 11                                           ; 0                             ;
2859
; 12                                           ; 1                             ;
2860
; 13                                           ; 1                             ;
2861
; 14                                           ; 10                            ;
2862
; 15                                           ; 12                            ;
2863
; 16                                           ; 45                            ;
2864
; 17                                           ; 22                            ;
2865
; 18                                           ; 19                            ;
2866
; 19                                           ; 12                            ;
2867
; 20                                           ; 13                            ;
2868
; 21                                           ; 4                             ;
2869
; 22                                           ; 7                             ;
2870
; 23                                           ; 6                             ;
2871
; 24                                           ; 4                             ;
2872
; 25                                           ; 4                             ;
2873
; 26                                           ; 3                             ;
2874
; 27                                           ; 1                             ;
2875
; 28                                           ; 1                             ;
2876
+----------------------------------------------+-------------------------------+
2877
 
2878
 
2879
+---------------------------------------------------------------------------------+
2880
; LAB Signals Sourced Out                                                         ;
2881
+-------------------------------------------------+-------------------------------+
2882
; Number of Signals Sourced Out  (Average = 8.46) ; Number of LABs  (Total = 179) ;
2883
+-------------------------------------------------+-------------------------------+
2884
; 0                                               ; 0                             ;
2885
; 1                                               ; 14                            ;
2886
; 2                                               ; 7                             ;
2887
; 3                                               ; 9                             ;
2888
; 4                                               ; 11                            ;
2889
; 5                                               ; 11                            ;
2890
; 6                                               ; 12                            ;
2891
; 7                                               ; 19                            ;
2892
; 8                                               ; 13                            ;
2893
; 9                                               ; 15                            ;
2894
; 10                                              ; 12                            ;
2895
; 11                                              ; 8                             ;
2896
; 12                                              ; 8                             ;
2897
; 13                                              ; 9                             ;
2898
; 14                                              ; 8                             ;
2899
; 15                                              ; 5                             ;
2900
; 16                                              ; 12                            ;
2901
; 17                                              ; 1                             ;
2902
; 18                                              ; 2                             ;
2903
; 19                                              ; 0                             ;
2904
; 20                                              ; 2                             ;
2905
; 21                                              ; 0                             ;
2906
; 22                                              ; 0                             ;
2907
; 23                                              ; 1                             ;
2908
+-------------------------------------------------+-------------------------------+
2909
 
2910
 
2911
+------------------------------------------------------------------------------+
2912
; LAB Distinct Inputs                                                          ;
2913
+----------------------------------------------+-------------------------------+
2914
; Number of Distinct Inputs  (Average = 20.47) ; Number of LABs  (Total = 179) ;
2915
+----------------------------------------------+-------------------------------+
2916
; 0                                            ; 0                             ;
2917
; 1                                            ; 5                             ;
2918
; 2                                            ; 6                             ;
2919
; 3                                            ; 2                             ;
2920
; 4                                            ; 2                             ;
2921
; 5                                            ; 1                             ;
2922
; 6                                            ; 2                             ;
2923
; 7                                            ; 0                             ;
2924
; 8                                            ; 2                             ;
2925
; 9                                            ; 2                             ;
2926
; 10                                           ; 1                             ;
2927
; 11                                           ; 5                             ;
2928
; 12                                           ; 2                             ;
2929
; 13                                           ; 3                             ;
2930
; 14                                           ; 4                             ;
2931
; 15                                           ; 7                             ;
2932
; 16                                           ; 10                            ;
2933
; 17                                           ; 9                             ;
2934
; 18                                           ; 9                             ;
2935
; 19                                           ; 4                             ;
2936
; 20                                           ; 5                             ;
2937
; 21                                           ; 11                            ;
2938
; 22                                           ; 6                             ;
2939
; 23                                           ; 7                             ;
2940
; 24                                           ; 7                             ;
2941
; 25                                           ; 6                             ;
2942
; 26                                           ; 8                             ;
2943
; 27                                           ; 6                             ;
2944
; 28                                           ; 5                             ;
2945
; 29                                           ; 9                             ;
2946
; 30                                           ; 3                             ;
2947
; 31                                           ; 21                            ;
2948
; 32                                           ; 9                             ;
2949
+----------------------------------------------+-------------------------------+
2950
 
2951
 
2952
+-------------------------------------------------------------------------+
2953
; Fitter Device Options                                                   ;
2954
+----------------------------------------------+--------------------------+
2955
; Option                                       ; Setting                  ;
2956
+----------------------------------------------+--------------------------+
2957
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
2958
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
2959
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
2960
; Enable INIT_DONE output                      ; Off                      ;
2961
; Configuration scheme                         ; Active Serial            ;
2962
; Error detection CRC                          ; Off                      ;
2963
; nCEO                                         ; As output driving ground ;
2964
; ASDO,nCSO                                    ; As input tri-stated      ;
2965
; Reserve all unused pins                      ; As input tri-stated      ;
2966
; Base pin-out file on sameframe device        ; Off                      ;
2967
+----------------------------------------------+--------------------------+
2968
 
2969
 
2970
+------------------------------------+
2971
; Operating Settings and Conditions  ;
2972
+---------------------------+--------+
2973
; Setting                   ; Value  ;
2974
+---------------------------+--------+
2975
; Nominal Core Voltage      ; 1.20 V ;
2976
; Low Junction Temperature  ; 0 °C   ;
2977
; High Junction Temperature ; 85 °C  ;
2978
+---------------------------+--------+
2979
 
2980
 
2981
+-----------------+
2982
; Fitter Messages ;
2983
+-----------------+
2984
Warning (20028): Parallel compilation is not licensed and has been disabled
2985
Info (119006): Selected device EP2C20F484C7 for design "z80soc"
2986
Info (171001): Fitter is performing a Fast Fit compilation, which decreases Fitter effort to reduce compilation time
2987
Warning (292013): Feature LogicLock is only available with a valid subscription license. You can purchase a software subscription to gain full access to this feature.
2988
Info (176444): Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
2989
    Info (176445): Device EP2C15AF484C7 is compatible
2990
    Info (176445): Device EP2C35F484C7 is compatible
2991
    Info (176445): Device EP2C50F484C7 is compatible
2992
Info (169124): Fitter converted 3 user pins into dedicated programming pins
2993
    Info (169125): Pin ~ASDO~ is reserved at location C4
2994
    Info (169125): Pin ~nCSO~ is reserved at location C3
2995
    Info (169125): Pin ~LVDS91p/nCEO~ is reserved at location W20
2996
Info (176045): Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
2997
Critical Warning (169085): No exact pin location assignment(s) for 7 pins of 281 total pins
2998
    Info (169086): Pin CLOCK_27 not assigned to an exact location on the device
2999
    Info (169086): Pin IRDA_RXD not assigned to an exact location on the device
3000
    Info (169086): Pin FL_CE_N not assigned to an exact location on the device
3001
    Info (169086): Pin SD_DAT not assigned to an exact location on the device
3002
    Info (169086): Pin SD_DAT3 not assigned to an exact location on the device
3003
    Info (169086): Pin SD_CMD not assigned to an exact location on the device
3004
    Info (169086): Pin SD_CLK not assigned to an exact location on the device
3005
Critical Warning (332012): Synopsys Design Constraints File file not found: 'z80soc.sdc'. A Synopsys Design Constraints File is required by the TimeQuest Timing Analyzer to get proper timing constraints. Without it, the Compiler will not properly optimize the design.
3006
Info (332144): No user constrained base clocks found in the design
3007
Info (332097): The following timing edges are non-unate.  TimeQuest will assume pos-unate behavior for these edges in the clock network.
3008
    Info (332098): Cell: Clk_Z80  from: datac  to: combout
3009
Info (332128): Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
3010
    Info (332127): Assuming a default timing requirement
3011
Info (332111): Found 11 clocks
3012
    Info (332111):   Period   Clock Name
3013
    Info (332111): ======== ============
3014
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_1Khz_int
3015
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_1Mhz_int
3016
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_10Khz_int
3017
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_25MHz
3018
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_25Mhz_int
3019
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_100Hz
3020
    Info (332111):    1.000 clk_div:clkdiv_inst|clock_100Khz_int
3021
    Info (332111):    1.000     CLOCK_50
3022
    Info (332111):    1.000 ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered
3023
    Info (332111):    1.000 ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|ready_set
3024
    Info (332111):    1.000        SW[8]
3025
Info (176353): Automatically promoted node CLOCK_50 (placed in PIN L1 (CLK0, LVDSCLK0p, Input))
3026
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G2
3027
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3028
        Info (176357): Destination node clk_div:clkdiv_inst|clock_357Mhz
3029
        Info (176357): Destination node clk_div:clkdiv_inst|clock_10MHz
3030
Info (176353): Automatically promoted node Clk_Z80
3031
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3032
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_25MHz
3033
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3034
Info (176353): Automatically promoted node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered
3035
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3036
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3037
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered~1
3038
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered~2
3039
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|keyboard_clk_filtered~3
3040
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_25Mhz_int
3041
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3042
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3043
        Info (176357): Destination node clk_div:clkdiv_inst|clock_25MHz
3044
        Info (176357): Destination node clk_div:clkdiv_inst|clock_25Mhz_int~0
3045
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_100Khz_int
3046
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3047
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3048
        Info (176357): Destination node clk_div:clkdiv_inst|clock_100Khz_int~0
3049
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_10Khz_int
3050
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3051
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3052
        Info (176357): Destination node clk_div:clkdiv_inst|clock_10Khz_int~0
3053
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_1Khz_int
3054
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3055
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3056
        Info (176357): Destination node clk_div:clkdiv_inst|clock_1Khz_int~0
3057
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_1Mhz_int
3058
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3059
Info (176353): Automatically promoted node clk_div:clkdiv_inst|clock_100Hz
3060
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock
3061
Info (176353): Automatically promoted node SW[9] (placed in PIN L2 (CLK1, LVDSCLK0n, Input))
3062
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G1
3063
    Info (176356): Following destination nodes may be non-global or may not use global or regional clocks
3064
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|READ_CHAR
3065
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|ready_set
3066
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|scan_code[7]~0
3067
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|SHIFTIN[7]~0
3068
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT~0
3069
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT[0]~1
3070
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT~2
3071
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT~3
3072
        Info (176357): Destination node ps2kbd:ps2_kbd_inst|keyboard:kbd_inst|INCNT~4
3073
        Info (176357): Destination node LEDR[9]
3074
Info (176233): Starting register packing
3075
Info (176235): Finished register packing
3076
    Extra Info (176219): No registers were packed into other blocks
3077
Info (176214): Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
3078
    Info (176211): Number of I/O pins in group: 7 (unused VREF, 3.3V VCCIO, 3 input, 4 output, 0 bidirectional)
3079
        Info (176212): I/O standards used: 3.3-V LVTTL.
3080
Info (176215): I/O bank details before I/O pin placement
3081
    Info (176214): Statistics of I/O banks
3082
        Info (176213): I/O bank number 1 does not use VREF pins and has 3.3V VCCIO pins. 40 total pin(s) used --  1 pins available
3083
        Info (176213): I/O bank number 2 does not use VREF pins and has 3.3V VCCIO pins. 32 total pin(s) used --  1 pins available
3084
        Info (176213): I/O bank number 3 does not use VREF pins and has 3.3V VCCIO pins. 26 total pin(s) used --  17 pins available
3085
        Info (176213): I/O bank number 4 does not use VREF pins and has 3.3V VCCIO pins. 36 total pin(s) used --  4 pins available
3086
        Info (176213): I/O bank number 5 does not use VREF pins and has 3.3V VCCIO pins. 36 total pin(s) used --  3 pins available
3087
        Info (176213): I/O bank number 6 does not use VREF pins and has 3.3V VCCIO pins. 31 total pin(s) used --  5 pins available
3088
        Info (176213): I/O bank number 7 does not use VREF pins and has 3.3V VCCIO pins. 35 total pin(s) used --  5 pins available
3089
        Info (176213): I/O bank number 8 does not use VREF pins and has 3.3V VCCIO pins. 41 total pin(s) used --  2 pins available
3090
Warning (15709): Ignored I/O standard assignments to the following nodes
3091
    Warning (15710): Ignored I/O standard assignment to node "CLOCK_24[0]"
3092
    Warning (15710): Ignored I/O standard assignment to node "CLOCK_24[1]"
3093
    Warning (15710): Ignored I/O standard assignment to node "CLOCK_27[1]"
3094
Warning (15705): Ignored locations or region assignments to the following nodes
3095
    Warning (15706): Node "CLOCK_24[0]" is assigned to location or region, but does not exist in design
3096
    Warning (15706): Node "CLOCK_24[1]" is assigned to location or region, but does not exist in design
3097
Info (171121): Fitter preparation operations ending: elapsed time is 00:00:08
3098
Info (170189): Fitter placement preparation operations beginning
3099
Info (170190): Fitter placement preparation operations ending: elapsed time is 00:00:03
3100
Info (170191): Fitter placement operations beginning
3101
Info (170137): Fitter placement was successful
3102
Info (170192): Fitter placement operations ending: elapsed time is 00:00:04
3103
Info (170193): Fitter routing operations beginning
3104
Info (170195): Router estimated average interconnect usage is 7% of the available device resources
3105
    Info (170196): Router estimated peak interconnect usage is 19% of the available device resources in the region that extends from location X25_Y14 to location X37_Y27
3106
Info (170194): Fitter routing operations ending: elapsed time is 00:00:11
3107
Info (11888): Total time spent on timing analysis during the Fitter is 4.63 seconds.
3108
Info (306004): Started post-fitting delay annotation
3109
Warning (306006): Found 257 output pins without output pin load capacitance assignment
3110
    Info (306007): Pin "UART_TXD" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3111
    Info (306007): Pin "DRAM_DQ[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3112
    Info (306007): Pin "DRAM_DQ[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3113
    Info (306007): Pin "DRAM_DQ[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3114
    Info (306007): Pin "DRAM_DQ[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3115
    Info (306007): Pin "DRAM_DQ[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3116
    Info (306007): Pin "DRAM_DQ[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3117
    Info (306007): Pin "DRAM_DQ[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3118
    Info (306007): Pin "DRAM_DQ[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3119
    Info (306007): Pin "DRAM_DQ[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3120
    Info (306007): Pin "DRAM_DQ[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3121
    Info (306007): Pin "DRAM_DQ[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3122
    Info (306007): Pin "DRAM_DQ[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3123
    Info (306007): Pin "DRAM_DQ[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3124
    Info (306007): Pin "DRAM_DQ[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3125
    Info (306007): Pin "DRAM_DQ[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3126
    Info (306007): Pin "DRAM_DQ[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3127
    Info (306007): Pin "FL_DQ[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3128
    Info (306007): Pin "FL_DQ[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3129
    Info (306007): Pin "FL_DQ[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3130
    Info (306007): Pin "FL_DQ[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3131
    Info (306007): Pin "FL_DQ[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3132
    Info (306007): Pin "FL_DQ[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3133
    Info (306007): Pin "FL_DQ[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3134
    Info (306007): Pin "FL_DQ[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3135
    Info (306007): Pin "SRAM_DQ[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3136
    Info (306007): Pin "SRAM_DQ[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3137
    Info (306007): Pin "SRAM_DQ[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3138
    Info (306007): Pin "SRAM_DQ[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3139
    Info (306007): Pin "SRAM_DQ[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3140
    Info (306007): Pin "SRAM_DQ[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3141
    Info (306007): Pin "SRAM_DQ[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3142
    Info (306007): Pin "SRAM_DQ[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3143
    Info (306007): Pin "SRAM_DQ[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3144
    Info (306007): Pin "SRAM_DQ[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3145
    Info (306007): Pin "SRAM_DQ[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3146
    Info (306007): Pin "SRAM_DQ[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3147
    Info (306007): Pin "SRAM_DQ[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3148
    Info (306007): Pin "SRAM_DQ[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3149
    Info (306007): Pin "SRAM_DQ[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3150
    Info (306007): Pin "SRAM_DQ[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3151
    Info (306007): Pin "I2C_SDAT" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3152
    Info (306007): Pin "PS2_DAT" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3153
    Info (306007): Pin "PS2_CLK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3154
    Info (306007): Pin "AUD_ADCLRCK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3155
    Info (306007): Pin "AUD_DACLRCK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3156
    Info (306007): Pin "AUD_BCLK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3157
    Info (306007): Pin "GPIO_0[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3158
    Info (306007): Pin "GPIO_0[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3159
    Info (306007): Pin "GPIO_0[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3160
    Info (306007): Pin "GPIO_0[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3161
    Info (306007): Pin "GPIO_0[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3162
    Info (306007): Pin "GPIO_0[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3163
    Info (306007): Pin "GPIO_0[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3164
    Info (306007): Pin "GPIO_0[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3165
    Info (306007): Pin "GPIO_0[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3166
    Info (306007): Pin "GPIO_0[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3167
    Info (306007): Pin "GPIO_0[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3168
    Info (306007): Pin "GPIO_0[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3169
    Info (306007): Pin "GPIO_0[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3170
    Info (306007): Pin "GPIO_0[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3171
    Info (306007): Pin "GPIO_0[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3172
    Info (306007): Pin "GPIO_0[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3173
    Info (306007): Pin "GPIO_0[16]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3174
    Info (306007): Pin "GPIO_0[17]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3175
    Info (306007): Pin "GPIO_0[18]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3176
    Info (306007): Pin "GPIO_0[19]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3177
    Info (306007): Pin "GPIO_0[20]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3178
    Info (306007): Pin "GPIO_0[21]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3179
    Info (306007): Pin "GPIO_0[22]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3180
    Info (306007): Pin "GPIO_0[23]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3181
    Info (306007): Pin "GPIO_0[24]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3182
    Info (306007): Pin "GPIO_0[25]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3183
    Info (306007): Pin "GPIO_0[26]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3184
    Info (306007): Pin "GPIO_0[27]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3185
    Info (306007): Pin "GPIO_0[28]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3186
    Info (306007): Pin "GPIO_0[29]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3187
    Info (306007): Pin "GPIO_0[30]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3188
    Info (306007): Pin "GPIO_0[31]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3189
    Info (306007): Pin "GPIO_0[32]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3190
    Info (306007): Pin "GPIO_0[33]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3191
    Info (306007): Pin "GPIO_0[34]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3192
    Info (306007): Pin "GPIO_0[35]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3193
    Info (306007): Pin "GPIO_1[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3194
    Info (306007): Pin "GPIO_1[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3195
    Info (306007): Pin "GPIO_1[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3196
    Info (306007): Pin "GPIO_1[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3197
    Info (306007): Pin "GPIO_1[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3198
    Info (306007): Pin "GPIO_1[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3199
    Info (306007): Pin "GPIO_1[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3200
    Info (306007): Pin "GPIO_1[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3201
    Info (306007): Pin "GPIO_1[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3202
    Info (306007): Pin "GPIO_1[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3203
    Info (306007): Pin "GPIO_1[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3204
    Info (306007): Pin "GPIO_1[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3205
    Info (306007): Pin "GPIO_1[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3206
    Info (306007): Pin "GPIO_1[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3207
    Info (306007): Pin "GPIO_1[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3208
    Info (306007): Pin "GPIO_1[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3209
    Info (306007): Pin "GPIO_1[16]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3210
    Info (306007): Pin "GPIO_1[17]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3211
    Info (306007): Pin "GPIO_1[18]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3212
    Info (306007): Pin "GPIO_1[19]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3213
    Info (306007): Pin "GPIO_1[20]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3214
    Info (306007): Pin "GPIO_1[21]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3215
    Info (306007): Pin "GPIO_1[22]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3216
    Info (306007): Pin "GPIO_1[23]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3217
    Info (306007): Pin "GPIO_1[24]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3218
    Info (306007): Pin "GPIO_1[25]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3219
    Info (306007): Pin "GPIO_1[26]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3220
    Info (306007): Pin "GPIO_1[27]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3221
    Info (306007): Pin "GPIO_1[28]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3222
    Info (306007): Pin "GPIO_1[29]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3223
    Info (306007): Pin "GPIO_1[30]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3224
    Info (306007): Pin "GPIO_1[31]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3225
    Info (306007): Pin "GPIO_1[32]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3226
    Info (306007): Pin "GPIO_1[33]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3227
    Info (306007): Pin "GPIO_1[34]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3228
    Info (306007): Pin "GPIO_1[35]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3229
    Info (306007): Pin "HEX0[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3230
    Info (306007): Pin "HEX0[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3231
    Info (306007): Pin "HEX0[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3232
    Info (306007): Pin "HEX0[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3233
    Info (306007): Pin "HEX0[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3234
    Info (306007): Pin "HEX0[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3235
    Info (306007): Pin "HEX0[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3236
    Info (306007): Pin "HEX1[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3237
    Info (306007): Pin "HEX1[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3238
    Info (306007): Pin "HEX1[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3239
    Info (306007): Pin "HEX1[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3240
    Info (306007): Pin "HEX1[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3241
    Info (306007): Pin "HEX1[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3242
    Info (306007): Pin "HEX1[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3243
    Info (306007): Pin "HEX2[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3244
    Info (306007): Pin "HEX2[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3245
    Info (306007): Pin "HEX2[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3246
    Info (306007): Pin "HEX2[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3247
    Info (306007): Pin "HEX2[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3248
    Info (306007): Pin "HEX2[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3249
    Info (306007): Pin "HEX2[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3250
    Info (306007): Pin "HEX3[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3251
    Info (306007): Pin "HEX3[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3252
    Info (306007): Pin "HEX3[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3253
    Info (306007): Pin "HEX3[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3254
    Info (306007): Pin "HEX3[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3255
    Info (306007): Pin "HEX3[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3256
    Info (306007): Pin "HEX3[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3257
    Info (306007): Pin "LEDG[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3258
    Info (306007): Pin "LEDG[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3259
    Info (306007): Pin "LEDG[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3260
    Info (306007): Pin "LEDG[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3261
    Info (306007): Pin "LEDG[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3262
    Info (306007): Pin "LEDG[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3263
    Info (306007): Pin "LEDG[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3264
    Info (306007): Pin "LEDG[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3265
    Info (306007): Pin "LEDR[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3266
    Info (306007): Pin "LEDR[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3267
    Info (306007): Pin "LEDR[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3268
    Info (306007): Pin "LEDR[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3269
    Info (306007): Pin "LEDR[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3270
    Info (306007): Pin "LEDR[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3271
    Info (306007): Pin "LEDR[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3272
    Info (306007): Pin "LEDR[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3273
    Info (306007): Pin "LEDR[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3274
    Info (306007): Pin "LEDR[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3275
    Info (306007): Pin "DRAM_ADDR[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3276
    Info (306007): Pin "DRAM_ADDR[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3277
    Info (306007): Pin "DRAM_ADDR[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3278
    Info (306007): Pin "DRAM_ADDR[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3279
    Info (306007): Pin "DRAM_ADDR[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3280
    Info (306007): Pin "DRAM_ADDR[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3281
    Info (306007): Pin "DRAM_ADDR[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3282
    Info (306007): Pin "DRAM_ADDR[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3283
    Info (306007): Pin "DRAM_ADDR[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3284
    Info (306007): Pin "DRAM_ADDR[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3285
    Info (306007): Pin "DRAM_ADDR[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3286
    Info (306007): Pin "DRAM_ADDR[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3287
    Info (306007): Pin "DRAM_LDQM" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3288
    Info (306007): Pin "DRAM_UDQM" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3289
    Info (306007): Pin "DRAM_WE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3290
    Info (306007): Pin "DRAM_CAS_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3291
    Info (306007): Pin "DRAM_RAS_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3292
    Info (306007): Pin "DRAM_CS_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3293
    Info (306007): Pin "DRAM_BA_0" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3294
    Info (306007): Pin "DRAM_BA_1" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3295
    Info (306007): Pin "DRAM_CLK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3296
    Info (306007): Pin "DRAM_CKE" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3297
    Info (306007): Pin "FL_ADDR[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3298
    Info (306007): Pin "FL_ADDR[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3299
    Info (306007): Pin "FL_ADDR[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3300
    Info (306007): Pin "FL_ADDR[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3301
    Info (306007): Pin "FL_ADDR[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3302
    Info (306007): Pin "FL_ADDR[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3303
    Info (306007): Pin "FL_ADDR[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3304
    Info (306007): Pin "FL_ADDR[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3305
    Info (306007): Pin "FL_ADDR[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3306
    Info (306007): Pin "FL_ADDR[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3307
    Info (306007): Pin "FL_ADDR[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3308
    Info (306007): Pin "FL_ADDR[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3309
    Info (306007): Pin "FL_ADDR[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3310
    Info (306007): Pin "FL_ADDR[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3311
    Info (306007): Pin "FL_ADDR[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3312
    Info (306007): Pin "FL_ADDR[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3313
    Info (306007): Pin "FL_ADDR[16]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3314
    Info (306007): Pin "FL_ADDR[17]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3315
    Info (306007): Pin "FL_ADDR[18]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3316
    Info (306007): Pin "FL_ADDR[19]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3317
    Info (306007): Pin "FL_ADDR[20]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3318
    Info (306007): Pin "FL_ADDR[21]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3319
    Info (306007): Pin "FL_WE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3320
    Info (306007): Pin "FL_RST_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3321
    Info (306007): Pin "FL_OE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3322
    Info (306007): Pin "FL_CE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3323
    Info (306007): Pin "SRAM_ADDR[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3324
    Info (306007): Pin "SRAM_ADDR[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3325
    Info (306007): Pin "SRAM_ADDR[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3326
    Info (306007): Pin "SRAM_ADDR[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3327
    Info (306007): Pin "SRAM_ADDR[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3328
    Info (306007): Pin "SRAM_ADDR[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3329
    Info (306007): Pin "SRAM_ADDR[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3330
    Info (306007): Pin "SRAM_ADDR[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3331
    Info (306007): Pin "SRAM_ADDR[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3332
    Info (306007): Pin "SRAM_ADDR[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3333
    Info (306007): Pin "SRAM_ADDR[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3334
    Info (306007): Pin "SRAM_ADDR[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3335
    Info (306007): Pin "SRAM_ADDR[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3336
    Info (306007): Pin "SRAM_ADDR[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3337
    Info (306007): Pin "SRAM_ADDR[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3338
    Info (306007): Pin "SRAM_ADDR[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3339
    Info (306007): Pin "SRAM_ADDR[16]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3340
    Info (306007): Pin "SRAM_ADDR[17]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3341
    Info (306007): Pin "SRAM_UB_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3342
    Info (306007): Pin "SRAM_LB_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3343
    Info (306007): Pin "SRAM_WE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3344
    Info (306007): Pin "SRAM_CE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3345
    Info (306007): Pin "SRAM_OE_N" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3346
    Info (306007): Pin "SD_DAT3" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3347
    Info (306007): Pin "SD_CMD" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3348
    Info (306007): Pin "SD_CLK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3349
    Info (306007): Pin "TDO" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3350
    Info (306007): Pin "I2C_SCLK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3351
    Info (306007): Pin "VGA_HS" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3352
    Info (306007): Pin "VGA_VS" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3353
    Info (306007): Pin "VGA_R[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3354
    Info (306007): Pin "VGA_R[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3355
    Info (306007): Pin "VGA_R[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3356
    Info (306007): Pin "VGA_R[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3357
    Info (306007): Pin "VGA_G[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3358
    Info (306007): Pin "VGA_G[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3359
    Info (306007): Pin "VGA_G[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3360
    Info (306007): Pin "VGA_G[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3361
    Info (306007): Pin "VGA_B[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3362
    Info (306007): Pin "VGA_B[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3363
    Info (306007): Pin "VGA_B[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3364
    Info (306007): Pin "VGA_B[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3365
    Info (306007): Pin "AUD_DACDAT" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3366
    Info (306007): Pin "AUD_XCK" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
3367
Info (306005): Delay annotation completed successfully
3368
Info (306004): Started post-fitting delay annotation
3369
Info (306005): Delay annotation completed successfully
3370
Info (11218): Fitter post-fit operations ending: elapsed time is 00:00:07
3371
Info (176045): Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
3372
Warning (171167): Found invalid Fitter assignments. See the Ignored Assignments panel in the Fitter Compilation Report for more information.
3373
Warning (169064): Following 110 pins have no output enable or a GND or VCC output enable - later changes to this connectivity may change fitting results
3374
    Info (169065): Pin DRAM_DQ[0] has a permanently disabled output enable
3375
    Info (169065): Pin DRAM_DQ[1] has a permanently disabled output enable
3376
    Info (169065): Pin DRAM_DQ[2] has a permanently disabled output enable
3377
    Info (169065): Pin DRAM_DQ[3] has a permanently disabled output enable
3378
    Info (169065): Pin DRAM_DQ[4] has a permanently disabled output enable
3379
    Info (169065): Pin DRAM_DQ[5] has a permanently disabled output enable
3380
    Info (169065): Pin DRAM_DQ[6] has a permanently disabled output enable
3381
    Info (169065): Pin DRAM_DQ[7] has a permanently disabled output enable
3382
    Info (169065): Pin DRAM_DQ[8] has a permanently disabled output enable
3383
    Info (169065): Pin DRAM_DQ[9] has a permanently disabled output enable
3384
    Info (169065): Pin DRAM_DQ[10] has a permanently disabled output enable
3385
    Info (169065): Pin DRAM_DQ[11] has a permanently disabled output enable
3386
    Info (169065): Pin DRAM_DQ[12] has a permanently disabled output enable
3387
    Info (169065): Pin DRAM_DQ[13] has a permanently disabled output enable
3388
    Info (169065): Pin DRAM_DQ[14] has a permanently disabled output enable
3389
    Info (169065): Pin DRAM_DQ[15] has a permanently disabled output enable
3390
    Info (169065): Pin FL_DQ[0] has a permanently disabled output enable
3391
    Info (169065): Pin FL_DQ[1] has a permanently disabled output enable
3392
    Info (169065): Pin FL_DQ[2] has a permanently disabled output enable
3393
    Info (169065): Pin FL_DQ[3] has a permanently disabled output enable
3394
    Info (169065): Pin FL_DQ[4] has a permanently disabled output enable
3395
    Info (169065): Pin FL_DQ[5] has a permanently disabled output enable
3396
    Info (169065): Pin FL_DQ[6] has a permanently disabled output enable
3397
    Info (169065): Pin FL_DQ[7] has a permanently disabled output enable
3398
    Info (169065): Pin SRAM_DQ[8] has a permanently disabled output enable
3399
    Info (169065): Pin SRAM_DQ[9] has a permanently disabled output enable
3400
    Info (169065): Pin SRAM_DQ[10] has a permanently disabled output enable
3401
    Info (169065): Pin SRAM_DQ[11] has a permanently disabled output enable
3402
    Info (169065): Pin SRAM_DQ[12] has a permanently disabled output enable
3403
    Info (169065): Pin SRAM_DQ[13] has a permanently disabled output enable
3404
    Info (169065): Pin SRAM_DQ[14] has a permanently disabled output enable
3405
    Info (169065): Pin SRAM_DQ[15] has a permanently disabled output enable
3406
    Info (169065): Pin I2C_SDAT has a permanently disabled output enable
3407
    Info (169065): Pin PS2_DAT has a permanently disabled output enable
3408
    Info (169065): Pin PS2_CLK has a permanently disabled output enable
3409
    Info (169065): Pin AUD_ADCLRCK has a permanently disabled output enable
3410
    Info (169065): Pin AUD_DACLRCK has a permanently disabled output enable
3411
    Info (169065): Pin AUD_BCLK has a permanently disabled output enable
3412
    Info (169065): Pin GPIO_0[0] has a permanently disabled output enable
3413
    Info (169065): Pin GPIO_0[1] has a permanently disabled output enable
3414
    Info (169065): Pin GPIO_0[2] has a permanently disabled output enable
3415
    Info (169065): Pin GPIO_0[3] has a permanently disabled output enable
3416
    Info (169065): Pin GPIO_0[4] has a permanently disabled output enable
3417
    Info (169065): Pin GPIO_0[5] has a permanently disabled output enable
3418
    Info (169065): Pin GPIO_0[6] has a permanently disabled output enable
3419
    Info (169065): Pin GPIO_0[7] has a permanently disabled output enable
3420
    Info (169065): Pin GPIO_0[8] has a permanently disabled output enable
3421
    Info (169065): Pin GPIO_0[9] has a permanently disabled output enable
3422
    Info (169065): Pin GPIO_0[10] has a permanently disabled output enable
3423
    Info (169065): Pin GPIO_0[11] has a permanently disabled output enable
3424
    Info (169065): Pin GPIO_0[12] has a permanently disabled output enable
3425
    Info (169065): Pin GPIO_0[13] has a permanently disabled output enable
3426
    Info (169065): Pin GPIO_0[14] has a permanently disabled output enable
3427
    Info (169065): Pin GPIO_0[15] has a permanently disabled output enable
3428
    Info (169065): Pin GPIO_0[16] has a permanently disabled output enable
3429
    Info (169065): Pin GPIO_0[17] has a permanently disabled output enable
3430
    Info (169065): Pin GPIO_0[18] has a permanently disabled output enable
3431
    Info (169065): Pin GPIO_0[19] has a permanently disabled output enable
3432
    Info (169065): Pin GPIO_0[20] has a permanently disabled output enable
3433
    Info (169065): Pin GPIO_0[21] has a permanently disabled output enable
3434
    Info (169065): Pin GPIO_0[22] has a permanently disabled output enable
3435
    Info (169065): Pin GPIO_0[23] has a permanently disabled output enable
3436
    Info (169065): Pin GPIO_0[24] has a permanently disabled output enable
3437
    Info (169065): Pin GPIO_0[25] has a permanently disabled output enable
3438
    Info (169065): Pin GPIO_0[26] has a permanently disabled output enable
3439
    Info (169065): Pin GPIO_0[27] has a permanently disabled output enable
3440
    Info (169065): Pin GPIO_0[28] has a permanently disabled output enable
3441
    Info (169065): Pin GPIO_0[29] has a permanently disabled output enable
3442
    Info (169065): Pin GPIO_0[30] has a permanently disabled output enable
3443
    Info (169065): Pin GPIO_0[31] has a permanently disabled output enable
3444
    Info (169065): Pin GPIO_0[32] has a permanently disabled output enable
3445
    Info (169065): Pin GPIO_0[33] has a permanently disabled output enable
3446
    Info (169065): Pin GPIO_0[34] has a permanently disabled output enable
3447
    Info (169065): Pin GPIO_0[35] has a permanently disabled output enable
3448
    Info (169065): Pin GPIO_1[0] has a permanently disabled output enable
3449
    Info (169065): Pin GPIO_1[1] has a permanently disabled output enable
3450
    Info (169065): Pin GPIO_1[2] has a permanently disabled output enable
3451
    Info (169065): Pin GPIO_1[3] has a permanently disabled output enable
3452
    Info (169065): Pin GPIO_1[4] has a permanently disabled output enable
3453
    Info (169065): Pin GPIO_1[5] has a permanently disabled output enable
3454
    Info (169065): Pin GPIO_1[6] has a permanently disabled output enable
3455
    Info (169065): Pin GPIO_1[7] has a permanently disabled output enable
3456
    Info (169065): Pin GPIO_1[8] has a permanently disabled output enable
3457
    Info (169065): Pin GPIO_1[9] has a permanently disabled output enable
3458
    Info (169065): Pin GPIO_1[10] has a permanently disabled output enable
3459
    Info (169065): Pin GPIO_1[11] has a permanently disabled output enable
3460
    Info (169065): Pin GPIO_1[12] has a permanently disabled output enable
3461
    Info (169065): Pin GPIO_1[13] has a permanently disabled output enable
3462
    Info (169065): Pin GPIO_1[14] has a permanently disabled output enable
3463
    Info (169065): Pin GPIO_1[15] has a permanently disabled output enable
3464
    Info (169065): Pin GPIO_1[16] has a permanently disabled output enable
3465
    Info (169065): Pin GPIO_1[17] has a permanently disabled output enable
3466
    Info (169065): Pin GPIO_1[18] has a permanently disabled output enable
3467
    Info (169065): Pin GPIO_1[19] has a permanently disabled output enable
3468
    Info (169065): Pin GPIO_1[20] has a permanently disabled output enable
3469
    Info (169065): Pin GPIO_1[21] has a permanently disabled output enable
3470
    Info (169065): Pin GPIO_1[22] has a permanently disabled output enable
3471
    Info (169065): Pin GPIO_1[23] has a permanently disabled output enable
3472
    Info (169065): Pin GPIO_1[24] has a permanently disabled output enable
3473
    Info (169065): Pin GPIO_1[25] has a permanently disabled output enable
3474
    Info (169065): Pin GPIO_1[26] has a permanently disabled output enable
3475
    Info (169065): Pin GPIO_1[27] has a permanently disabled output enable
3476
    Info (169065): Pin GPIO_1[28] has a permanently disabled output enable
3477
    Info (169065): Pin GPIO_1[29] has a permanently disabled output enable
3478
    Info (169065): Pin GPIO_1[30] has a permanently disabled output enable
3479
    Info (169065): Pin GPIO_1[31] has a permanently disabled output enable
3480
    Info (169065): Pin GPIO_1[32] has a permanently disabled output enable
3481
    Info (169065): Pin GPIO_1[33] has a permanently disabled output enable
3482
    Info (169065): Pin GPIO_1[34] has a permanently disabled output enable
3483
    Info (169065): Pin GPIO_1[35] has a permanently disabled output enable
3484
Info (144001): Generated suppressed messages file F:/z80soc-local/hw/0.7.3/DE1/z80soc.fit.smsg
3485
Info: Quartus II 64-Bit Fitter was successful. 0 errors, 14 warnings
3486
    Info: Peak virtual memory: 659 megabytes
3487
    Info: Processing ended: Sun Jun 19 14:43:00 2016
3488
    Info: Elapsed time: 00:00:57
3489
    Info: Total CPU time (on all processors): 00:00:41
3490
 
3491
 
3492
+----------------------------+
3493
; Fitter Suppressed Messages ;
3494
+----------------------------+
3495
The suppressed messages can be found in F:/z80soc-local/hw/0.7.3/DE1/z80soc.fit.smsg.
3496
 
3497
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.