OpenCores
URL https://opencores.org/ocsvn/fpz8/fpz8/trunk

Subversion Repositories fpz8

[/] [FPz8.fit.rpt] - Blame information for rev 2

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 2 fabiop
Fitter report for FPz8
2
Thu Nov 10 23:29:55 2016
3
Quartus II Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Parallel Compilation
13
  5. Pin-Out File
14
  6. Fitter Resource Usage Summary
15
  7. Input Pins
16
  8. Output Pins
17
  9. I/O Bank Usage
18
 10. All Package Pins
19
 11. Output Pin Default Load For Reported TCO
20
 12. Fitter Resource Utilization by Entity
21
 13. Delay Chain Summary
22
 14. Pad To Core Delay Chain Fanout
23
 15. Control Signals
24
 16. Global & Other Fast Signals
25
 17. Non-Global High Fan-Out Signals
26
 18. Fitter RAM Summary
27
 19. Fitter DSP Block Usage Summary
28
 20. DSP Block Details
29
 21. Interconnect Usage Summary
30
 22. LAB Logic Elements
31
 23. LAB-wide Signals
32
 24. LAB Signals Sourced
33
 25. LAB Signals Sourced Out
34
 26. LAB Distinct Inputs
35
 27. Fitter Device Options
36
 28. Operating Settings and Conditions
37
 29. Estimated Delay Added for Hold Timing
38
 30. Fitter Messages
39
 
40
 
41
 
42
----------------
43
; Legal Notice ;
44
----------------
45
Copyright (C) 1991-2010 Altera Corporation
46
Your use of Altera Corporation's design tools, logic functions
47
and other software and tools, and its AMPP partner logic
48
functions, and any output files from any of the foregoing
49
(including device programming or simulation files), and any
50
associated documentation or information are expressly subject
51
to the terms and conditions of the Altera Program License
52
Subscription Agreement, Altera MegaCore Function License
53
Agreement, or other applicable license agreement, including,
54
without limitation, that your use is for the sole purpose of
55
programming logic devices manufactured by Altera and sold by
56
Altera or its authorized distributors.  Please refer to the
57
applicable agreement for further details.
58
 
59
 
60
 
61
+-----------------------------------------------------------------------------------+
62
; Fitter Summary                                                                    ;
63
+------------------------------------+----------------------------------------------+
64
; Fitter Status                      ; Successful - Thu Nov 10 23:29:55 2016        ;
65
; Quartus II Version                 ; 9.1 Build 350 03/24/2010 SP 2 SJ Web Edition ;
66
; Revision Name                      ; FPz8                                         ;
67
; Top-level Entity Name              ; CPU                                          ;
68
; Family                             ; Cyclone II                                   ;
69
; Device                             ; EP2C8T144C6                                  ;
70
; Timing Models                      ; Final                                        ;
71
; Total logic elements               ; 4,910 / 8,256 ( 59 % )                       ;
72
;     Total combinational functions  ; 4,872 / 8,256 ( 59 % )                       ;
73
;     Dedicated logic registers      ; 495 / 8,256 ( 6 % )                          ;
74
; Total registers                    ; 495                                          ;
75
; Total pins                         ; 12 / 85 ( 14 % )                             ;
76
; Total virtual pins                 ; 0                                            ;
77
; Total memory bits                  ; 147,456 / 165,888 ( 89 % )                   ;
78
; Embedded Multiplier 9-bit elements ; 1 / 36 ( 3 % )                               ;
79
; Total PLLs                         ; 0 / 2 ( 0 % )                                ;
80
+------------------------------------+----------------------------------------------+
81
 
82
 
83
+----------------------------------------------------------------------------------------------------------------------------------------------+
84
; Fitter Settings                                                                                                                              ;
85
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
86
; Option                                                                     ; Setting                        ; Default Value                  ;
87
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
88
; Device                                                                     ; AUTO                           ;                                ;
89
; Use smart compilation                                                      ; On                             ; Off                            ;
90
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
91
; Fitter Effort                                                              ; Standard Fit                   ; Auto Fit                       ;
92
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
93
; Enable compact report table                                                ; Off                            ; Off                            ;
94
; Use TimeQuest Timing Analyzer                                              ; Off                            ; Off                            ;
95
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
96
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
97
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
98
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
99
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
100
; Optimize Multi-Corner Timing                                               ; Off                            ; Off                            ;
101
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
102
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
103
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
104
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
105
; Optimize IOC Register Placement for Timing                                 ; On                             ; On                             ;
106
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
107
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
108
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
109
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
110
; PCI I/O                                                                    ; Off                            ; Off                            ;
111
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
112
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
113
; Auto Global Memory Control Signals                                         ; Off                            ; Off                            ;
114
; Auto Packed Registers                                                      ; Auto                           ; Auto                           ;
115
; Auto Delay Chains                                                          ; On                             ; On                             ;
116
; Auto Merge PLLs                                                            ; On                             ; On                             ;
117
; Ignore PLL Mode When Merging PLLs                                          ; Off                            ; Off                            ;
118
; Perform Physical Synthesis for Combinational Logic for Fitting             ; Off                            ; Off                            ;
119
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
120
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
121
; Perform Logic to Memory Mapping for Fitting                                ; Off                            ; Off                            ;
122
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
123
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
124
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
125
; Auto Global Clock                                                          ; On                             ; On                             ;
126
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
127
; Stop After Congestion Map Generation                                       ; Off                            ; Off                            ;
128
; Save Intermediate Fitting Results                                          ; Off                            ; Off                            ;
129
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
130
; Use Best Effort Settings for Compilation                                   ; Off                            ; Off                            ;
131
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
132
 
133
 
134
Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time.
135
+-------------------------------------+
136
; Parallel Compilation                ;
137
+----------------------------+--------+
138
; Processors                 ; Number ;
139
+----------------------------+--------+
140
; Number detected on machine ; 4      ;
141
; Maximum allowed            ; 1      ;
142
+----------------------------+--------+
143
 
144
 
145
+--------------+
146
; Pin-Out File ;
147
+--------------+
148
The pin-out file can be found in E:/VHDL/FPZ8/FPz8.pin.
149
 
150
 
151
+---------------------------------------------------------------------------+
152
; Fitter Resource Usage Summary                                             ;
153
+---------------------------------------------+-----------------------------+
154
; Resource                                    ; Usage                       ;
155
+---------------------------------------------+-----------------------------+
156
; Total logic elements                        ; 4,910 / 8,256 ( 59 % )      ;
157
;     -- Combinational with no register       ; 4415                        ;
158
;     -- Register only                        ; 38                          ;
159
;     -- Combinational with a register        ; 457                         ;
160
;                                             ;                             ;
161
; Logic element usage by number of LUT inputs ;                             ;
162
;     -- 4 input functions                    ; 3102                        ;
163
;     -- 3 input functions                    ; 1176                        ;
164
;     -- <=2 input functions                  ; 594                         ;
165
;     -- Register only                        ; 38                          ;
166
;                                             ;                             ;
167
; Logic elements by mode                      ;                             ;
168
;     -- normal mode                          ; 4438                        ;
169
;     -- arithmetic mode                      ; 434                         ;
170
;                                             ;                             ;
171
; Total registers*                            ; 495 / 8,487 ( 6 % )         ;
172
;     -- Dedicated logic registers            ; 495 / 8,256 ( 6 % )         ;
173
;     -- I/O registers                        ; 0 / 231 ( 0 % )             ;
174
;                                             ;                             ;
175
; Total LABs:  partially or completely used   ; 341 / 516 ( 66 % )          ;
176
; User inserted logic elements                ; 0                           ;
177
; Virtual pins                                ; 0                           ;
178
; I/O pins                                    ; 12 / 85 ( 14 % )            ;
179
;     -- Clock pins                           ; 1 / 4 ( 25 % )              ;
180
; Global signals                              ; 2                           ;
181
; M4Ks                                        ; 36 / 36 ( 100 % )           ;
182
; Total block memory bits                     ; 147,456 / 165,888 ( 89 % )  ;
183
; Total block memory implementation bits      ; 165,888 / 165,888 ( 100 % ) ;
184
; Embedded Multiplier 9-bit elements          ; 1 / 36 ( 3 % )              ;
185
; PLLs                                        ; 0 / 2 ( 0 % )               ;
186
; Global clocks                               ; 2 / 8 ( 25 % )              ;
187
; JTAGs                                       ; 0 / 1 ( 0 % )               ;
188
; ASMI blocks                                 ; 0 / 1 ( 0 % )               ;
189
; CRC blocks                                  ; 0 / 1 ( 0 % )               ;
190
; Average interconnect usage (total/H/V)      ; 25% / 24% / 26%             ;
191
; Peak interconnect usage (total/H/V)         ; 37% / 35% / 39%             ;
192
; Maximum fan-out node                        ; CLOCK~clkctrl               ;
193
; Maximum fan-out                             ; 531                         ;
194
; Highest non-global fan-out signal           ; fpz8_cpu_v1:inst|Mux34~24   ;
195
; Highest non-global fan-out                  ; 209                         ;
196
; Total fan-out                               ; 19569                       ;
197
; Average fan-out                             ; 3.59                        ;
198
+---------------------------------------------+-----------------------------+
199
*  Register count does not include registers inside RAM blocks or DSP blocks.
200
 
201
 
202
 
203
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
204
; Input Pins                                                                                                                                                                                                                                                   ;
205
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
206
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
207
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
208
; CLOCK  ; 17    ; 1        ; 0            ; 9            ; 0           ; 1                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
209
; DBG_RX ; 134   ; 2        ; 9            ; 19           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
210
; RESET  ; 18    ; 1        ; 0            ; 9            ; 1           ; 2                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
211
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
212
 
213
 
214
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
215
; Output Pins                                                                                                                                                                                                                                                                                                                            ;
216
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
217
; Name     ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
218
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
219
; DBG_TX   ; 137   ; 2        ; 3            ; 19           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
220
; PAOUT[0] ; 133   ; 2        ; 9            ; 19           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
221
; PAOUT[1] ; 52    ; 4        ; 12           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
222
; PAOUT[2] ; 55    ; 4        ; 16           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
223
; PAOUT[3] ; 132   ; 2        ; 9            ; 19           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
224
; PAOUT[4] ; 57    ; 4        ; 16           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
225
; PAOUT[5] ; 51    ; 4        ; 9            ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
226
; PAOUT[6] ; 53    ; 4        ; 14           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
227
; PAOUT[7] ; 129   ; 2        ; 14           ; 19           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
228
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
229
 
230
 
231
+-----------------------------------------------------------+
232
; I/O Bank Usage                                            ;
233
+----------+-----------------+---------------+--------------+
234
; I/O Bank ; Usage           ; VCCIO Voltage ; VREF Voltage ;
235
+----------+-----------------+---------------+--------------+
236
; 1        ; 4 / 17 ( 24 % ) ; 3.3V          ; --           ;
237
; 2        ; 5 / 23 ( 22 % ) ; 3.3V          ; --           ;
238
; 3        ; 1 / 21 ( 5 % )  ; 3.3V          ; --           ;
239
; 4        ; 5 / 24 ( 21 % ) ; 3.3V          ; --           ;
240
+----------+-----------------+---------------+--------------+
241
 
242
 
243
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
244
; All Package Pins                                                                                                                                                       ;
245
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
246
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
247
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
248
; 1        ; 0          ; 1        ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
249
; 2        ; 1          ; 1        ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
250
; 3        ; 2          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
251
; 4        ; 3          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
252
; 5        ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
253
; 6        ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
254
; 7        ; 10         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
255
; 8        ; 18         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
256
; 9        ; 19         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
257
; 10       ; 20         ; 1        ; #TDO                                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
258
; 11       ; 21         ; 1        ; #TMS                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
259
; 12       ; 22         ; 1        ; #TCK                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
260
; 13       ; 23         ; 1        ; #TDI                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
261
; 14       ; 24         ; 1        ; ^DATA0                                   ; input  ;              ;         ; --         ;                 ; --       ; --           ;
262
; 15       ; 25         ; 1        ; ^DCLK                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
263
; 16       ; 26         ; 1        ; ^nCE                                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
264
; 17       ; 27         ; 1        ; CLOCK                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
265
; 18       ; 28         ; 1        ; RESET                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
266
; 19       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
267
; 20       ; 29         ; 1        ; ^nCONFIG                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
268
; 21       ; 30         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
269
; 22       ; 31         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
270
; 23       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
271
; 24       ; 32         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
272
; 25       ; 33         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
273
; 26       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
274
; 27       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
275
; 28       ; 39         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
276
; 29       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
277
; 30       ; 51         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
278
; 31       ; 52         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
279
; 32       ; 53         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
280
; 33       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
281
; 34       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
282
; 35       ;            ;          ; VCCD_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
283
; 36       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
284
; 37       ;            ;          ; VCCA_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
285
; 38       ;            ;          ; GNDA_PLL1                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
286
; 39       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
287
; 40       ; 54         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
288
; 41       ; 55         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
289
; 42       ; 56         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
290
; 43       ; 57         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
291
; 44       ; 58         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
292
; 45       ; 59         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
293
; 46       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
294
; 47       ; 60         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
295
; 48       ; 61         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
296
; 49       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
297
; 50       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
298
; 51       ; 69         ; 4        ; PAOUT[5]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
299
; 52       ; 70         ; 4        ; PAOUT[1]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
300
; 53       ; 74         ; 4        ; PAOUT[6]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
301
; 54       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
302
; 55       ; 75         ; 4        ; PAOUT[2]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
303
; 56       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
304
; 57       ; 76         ; 4        ; PAOUT[4]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
305
; 58       ; 77         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
306
; 59       ; 78         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
307
; 60       ; 79         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
308
; 61       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
309
; 62       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
310
; 63       ; 89         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
311
; 64       ; 92         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
312
; 65       ; 93         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
313
; 66       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
314
; 67       ; 96         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
315
; 68       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
316
; 69       ; 97         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
317
; 70       ; 98         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
318
; 71       ; 99         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
319
; 72       ; 100        ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
320
; 73       ; 101        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
321
; 74       ; 102        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
322
; 75       ; 105        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
323
; 76       ; 106        ; 3        ; ~LVDS54p/nCEO~                           ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
324
; 77       ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
325
; 78       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
326
; 79       ; 114        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
327
; 80       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
328
; 81       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
329
; 82       ; 121        ; 3        ; ^nSTATUS                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
330
; 83       ; 122        ; 3        ; ^CONF_DONE                               ;        ;              ;         ; --         ;                 ; --       ; --           ;
331
; 84       ; 123        ; 3        ; ^MSEL1                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
332
; 85       ; 124        ; 3        ; ^MSEL0                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
333
; 86       ; 125        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
334
; 87       ; 126        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
335
; 88       ; 127        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
336
; 89       ; 128        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
337
; 90       ; 129        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
338
; 91       ; 130        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
339
; 92       ; 131        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
340
; 93       ; 132        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
341
; 94       ; 133        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
342
; 95       ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
343
; 96       ; 134        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
344
; 97       ; 135        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
345
; 98       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
346
; 99       ; 143        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
347
; 100      ; 149        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
348
; 101      ; 150        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
349
; 102      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
350
; 103      ; 153        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
351
; 104      ; 154        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
352
; 105      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
353
; 106      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
354
; 107      ;            ;          ; VCCD_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
355
; 108      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
356
; 109      ;            ;          ; VCCA_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
357
; 110      ;            ;          ; GNDA_PLL2                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
358
; 111      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
359
; 112      ; 155        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
360
; 113      ; 156        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
361
; 114      ; 157        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
362
; 115      ; 158        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
363
; 116      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
364
; 117      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
365
; 118      ; 161        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
366
; 119      ; 162        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
367
; 120      ; 163        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
368
; 121      ; 164        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
369
; 122      ; 165        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
370
; 123      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
371
; 124      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
372
; 125      ; 173        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
373
; 126      ; 174        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
374
; 127      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
375
; 128      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
376
; 129      ; 180        ; 2        ; PAOUT[7]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
377
; 130      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
378
; 131      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
379
; 132      ; 185        ; 2        ; PAOUT[3]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
380
; 133      ; 186        ; 2        ; PAOUT[0]                                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
381
; 134      ; 187        ; 2        ; DBG_RX                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
382
; 135      ; 195        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
383
; 136      ; 196        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
384
; 137      ; 197        ; 2        ; DBG_TX                                   ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
385
; 138      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
386
; 139      ; 198        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
387
; 140      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
388
; 141      ; 199        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
389
; 142      ; 200        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
390
; 143      ; 201        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
391
; 144      ; 202        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
392
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
393
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
394
 
395
 
396
+-------------------------------------------------------------------------------+
397
; Output Pin Default Load For Reported TCO                                      ;
398
+----------------------------------+-------+------------------------------------+
399
; I/O Standard                     ; Load  ; Termination Resistance             ;
400
+----------------------------------+-------+------------------------------------+
401
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
402
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
403
; 2.5 V                            ; 0 pF  ; Not Available                      ;
404
; 1.8 V                            ; 0 pF  ; Not Available                      ;
405
; 1.5 V                            ; 0 pF  ; Not Available                      ;
406
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
407
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
408
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
409
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
410
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
411
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
412
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
413
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
414
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
415
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
416
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
417
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
418
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
419
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
420
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
421
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
422
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
423
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
424
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
425
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
426
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
427
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
428
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
429
+----------------------------------+-------+------------------------------------+
430
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
431
 
432
 
433
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
434
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                               ;
435
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------+--------------+
436
; Compilation Hierarchy Node                ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                                      ; Library Name ;
437
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------+--------------+
438
; |CPU                                      ; 4910 (2)    ; 495 (0)                   ; 0 (0)         ; 147456      ; 36   ; 1            ; 1       ; 0         ; 12   ; 0            ; 4415 (2)     ; 38 (0)            ; 457 (0)          ; |CPU                                                                                                     ; work         ;
439
;    |altsyncram1:inst7|                    ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CPU|altsyncram1:inst7                                                                                   ; work         ;
440
;       |altsyncram:altsyncram_component|   ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CPU|altsyncram1:inst7|altsyncram:altsyncram_component                                                   ; work         ;
441
;          |altsyncram_bua1:auto_generated| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 16384       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CPU|altsyncram1:inst7|altsyncram:altsyncram_component|altsyncram_bua1:auto_generated                    ; work         ;
442
;    |altsyncram2:inst1|                    ; 24 (0)      ; 2 (0)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 22 (0)       ; 0 (0)             ; 2 (0)            ; |CPU|altsyncram2:inst1                                                                                   ; work         ;
443
;       |altsyncram:altsyncram_component|   ; 24 (0)      ; 2 (0)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 22 (0)       ; 0 (0)             ; 2 (0)            ; |CPU|altsyncram2:inst1|altsyncram:altsyncram_component                                                   ; work         ;
444
;          |altsyncram_lge1:auto_generated| ; 24 (2)      ; 2 (2)                     ; 0 (0)         ; 131072      ; 32   ; 0            ; 0       ; 0         ; 0    ; 0            ; 22 (0)       ; 0 (0)             ; 2 (0)            ; |CPU|altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated                    ; work         ;
445
;             |decode_4oa:decode3|          ; 8 (8)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 0 (0)            ; |CPU|altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3 ; work         ;
446
;             |mux_kib:mux2|                ; 16 (16)     ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 14 (14)      ; 0 (0)             ; 2 (2)            ; |CPU|altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|mux_kib:mux2       ; work         ;
447
;    |fpz8_cpu_v1:inst|                     ; 4884 (4884) ; 493 (493)                 ; 0 (0)         ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 4391 (4391)  ; 38 (38)           ; 455 (455)        ; |CPU|fpz8_cpu_v1:inst                                                                                    ; work         ;
448
;       |lpm_mult:Mult0|                    ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CPU|fpz8_cpu_v1:inst|lpm_mult:Mult0                                                                     ; work         ;
449
;          |mult_o5t:auto_generated|        ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CPU|fpz8_cpu_v1:inst|lpm_mult:Mult0|mult_o5t:auto_generated                                             ; work         ;
450
+-------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------+--------------+
451
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
452
 
453
 
454
+-----------------------------------------------------------------------------------+
455
; Delay Chain Summary                                                               ;
456
+----------+----------+---------------+---------------+-----------------------+-----+
457
; Name     ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
458
+----------+----------+---------------+---------------+-----------------------+-----+
459
; CLOCK    ; Input    ; (0) 299 ps    ; (0) 299 ps    ; --                    ; --  ;
460
; RESET    ; Input    ; (0) 299 ps    ; (0) 299 ps    ; --                    ; --  ;
461
; DBG_RX   ; Input    ; (6) 4114 ps   ; (6) 4114 ps   ; --                    ; --  ;
462
; DBG_TX   ; Output   ; --            ; --            ; --                    ; --  ;
463
; PAOUT[7] ; Output   ; --            ; --            ; --                    ; --  ;
464
; PAOUT[6] ; Output   ; --            ; --            ; --                    ; --  ;
465
; PAOUT[5] ; Output   ; --            ; --            ; --                    ; --  ;
466
; PAOUT[4] ; Output   ; --            ; --            ; --                    ; --  ;
467
; PAOUT[3] ; Output   ; --            ; --            ; --                    ; --  ;
468
; PAOUT[2] ; Output   ; --            ; --            ; --                    ; --  ;
469
; PAOUT[1] ; Output   ; --            ; --            ; --                    ; --  ;
470
; PAOUT[0] ; Output   ; --            ; --            ; --                    ; --  ;
471
+----------+----------+---------------+---------------+-----------------------+-----+
472
 
473
 
474
+-----------------------------------------------------------------+
475
; Pad To Core Delay Chain Fanout                                  ;
476
+-----------------------------------+-------------------+---------+
477
; Source Pin / Fanout               ; Pad To Core Index ; Setting ;
478
+-----------------------------------+-------------------+---------+
479
; CLOCK                             ;                   ;         ;
480
; RESET                             ;                   ;         ;
481
; DBG_RX                            ;                   ;         ;
482
;      - fpz8_cpu_v1:inst|RXSYNC2~0 ; 0                 ; 6       ;
483
+-----------------------------------+-------------------+---------+
484
 
485
 
486
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
487
; Control Signals                                                                                                                                                                                                                                   ;
488
+----------------------------------------------------------------------------------------------------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
489
; Name                                                                                                                 ; Location           ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
490
+----------------------------------------------------------------------------------------------------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
491
; CLOCK                                                                                                                ; PIN_17             ; 531     ; Clock        ; yes    ; Global Clock         ; GCLK2            ; --                        ;
492
; RESET                                                                                                                ; PIN_18             ; 185     ; Async. clear ; yes    ; Global Clock         ; GCLK1            ; --                        ;
493
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode221w[2]   ; LCCOMB_X12_Y12_N22 ; 8       ; Write enable ; no     ; --                   ; --               ; --                        ;
494
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode221w[2]~0 ; LCCOMB_X12_Y12_N4  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
495
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode234w[2]   ; LCCOMB_X12_Y12_N20 ; 8       ; Write enable ; no     ; --                   ; --               ; --                        ;
496
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode234w[2]~0 ; LCCOMB_X12_Y12_N2  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
497
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode242w[2]   ; LCCOMB_X12_Y12_N30 ; 8       ; Write enable ; no     ; --                   ; --               ; --                        ;
498
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode242w[2]~0 ; LCCOMB_X12_Y12_N16 ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
499
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode250w[2]   ; LCCOMB_X12_Y12_N14 ; 8       ; Write enable ; no     ; --                   ; --               ; --                        ;
500
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|decode_4oa:decode3|w_anode250w[2]~0 ; LCCOMB_X12_Y12_N8  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
501
; fpz8_cpu_v1:inst|ALU_FLAGS.C~6                                                                                       ; LCCOMB_X6_Y9_N22   ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
502
; fpz8_cpu_v1:inst|CPU_FLAGS.F1~8                                                                                      ; LCCOMB_X12_Y6_N18  ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
503
; fpz8_cpu_v1:inst|CPU_FLAGS.H~1                                                                                       ; LCCOMB_X8_Y7_N26   ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
504
; fpz8_cpu_v1:inst|CPU_STATE~385                                                                                       ; LCCOMB_X29_Y5_N22  ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
505
; fpz8_cpu_v1:inst|DBG_UART~51                                                                                         ; LCCOMB_X5_Y14_N6   ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
506
; fpz8_cpu_v1:inst|DBG_UART~65                                                                                         ; LCCOMB_X5_Y14_N14  ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
507
; fpz8_cpu_v1:inst|Equal0~0                                                                                            ; LCCOMB_X14_Y16_N24 ; 120     ; Clock enable ; no     ; --                   ; --               ; --                        ;
508
; fpz8_cpu_v1:inst|FCTL[0]~10                                                                                          ; LCCOMB_X14_Y6_N20  ; 2       ; Clock enable ; no     ; --                   ; --               ; --                        ;
509
; fpz8_cpu_v1:inst|IAB[0]~35                                                                                           ; LCCOMB_X14_Y16_N2  ; 7       ; Clock enable ; no     ; --                   ; --               ; --                        ;
510
; fpz8_cpu_v1:inst|IAB[13]~32                                                                                          ; LCCOMB_X10_Y13_N8  ; 6       ; Clock enable ; no     ; --                   ; --               ; --                        ;
511
; fpz8_cpu_v1:inst|IRQ0ENH[4]~2                                                                                        ; LCCOMB_X12_Y3_N6   ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
512
; fpz8_cpu_v1:inst|IRQ0ENL[4]~2                                                                                        ; LCCOMB_X12_Y3_N20  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
513
; fpz8_cpu_v1:inst|MAB[11]~250                                                                                         ; LCCOMB_X19_Y8_N4   ; 3       ; Clock enable ; no     ; --                   ; --               ; --                        ;
514
; fpz8_cpu_v1:inst|MAB[3]~460                                                                                          ; LCCOMB_X22_Y6_N4   ; 3       ; Clock enable ; no     ; --                   ; --               ; --                        ;
515
; fpz8_cpu_v1:inst|MAB[7]~383                                                                                          ; LCCOMB_X23_Y7_N18  ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
516
; fpz8_cpu_v1:inst|MODB[0]~0                                                                                           ; LCCOMB_X7_Y9_N16   ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
517
; fpz8_cpu_v1:inst|PAOUT[7]~15                                                                                         ; LCCOMB_X13_Y5_N14  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
518
; fpz8_cpu_v1:inst|RP[0]~45                                                                                            ; LCCOMB_X12_Y3_N8   ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
519
; fpz8_cpu_v1:inst|RXSYNC1                                                                                             ; LCFF_X7_Y16_N23    ; 18      ; Sync. clear  ; no     ; --                   ; --               ; --                        ;
520
; fpz8_cpu_v1:inst|SP[0]~76                                                                                            ; LCCOMB_X16_Y4_N20  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
521
; fpz8_cpu_v1:inst|SP[8]~78                                                                                            ; LCCOMB_X16_Y4_N6   ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
522
; fpz8_cpu_v1:inst|Selector121~0                                                                                       ; LCCOMB_X10_Y10_N2  ; 138     ; Sync. load   ; no     ; --                   ; --               ; --                        ;
523
; fpz8_cpu_v1:inst|Selector131~0                                                                                       ; LCCOMB_X13_Y10_N0  ; 32      ; Sync. load   ; no     ; --                   ; --               ; --                        ;
524
; fpz8_cpu_v1:inst|Selector153~0                                                                                       ; LCCOMB_X10_Y7_N2   ; 25      ; Sync. load   ; no     ; --                   ; --               ; --                        ;
525
; fpz8_cpu_v1:inst|Selector164~0                                                                                       ; LCCOMB_X14_Y9_N16  ; 24      ; Sync. load   ; no     ; --                   ; --               ; --                        ;
526
; fpz8_cpu_v1:inst|Selector189~7                                                                                       ; LCCOMB_X26_Y16_N24 ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
527
; fpz8_cpu_v1:inst|Selector200~7                                                                                       ; LCCOMB_X26_Y16_N6  ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
528
; fpz8_cpu_v1:inst|Selector211~10                                                                                      ; LCCOMB_X26_Y16_N14 ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
529
; fpz8_cpu_v1:inst|Selector213~6                                                                                       ; LCCOMB_X26_Y16_N28 ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
530
; fpz8_cpu_v1:inst|Selector221~9                                                                                       ; LCCOMB_X26_Y16_N8  ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
531
; fpz8_cpu_v1:inst|Selector234~9                                                                                       ; LCCOMB_X26_Y16_N18 ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
532
; fpz8_cpu_v1:inst|Selector241~4                                                                                       ; LCCOMB_X24_Y16_N0  ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
533
; fpz8_cpu_v1:inst|Selector249~4                                                                                       ; LCCOMB_X24_Y16_N14 ; 9       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
534
; fpz8_cpu_v1:inst|\main:DBG_CMD.DBG_WAIT_CMD~0                                                                        ; LCCOMB_X10_Y13_N24 ; 208     ; Clock enable ; no     ; --                   ; --               ; --                        ;
535
; fpz8_cpu_v1:inst|\main:DBG_UART.BITTIMERX[7]~1                                                                       ; LCCOMB_X6_Y14_N4   ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
536
; fpz8_cpu_v1:inst|\main:DBG_UART.RXSHIFTREG[8]~0                                                                      ; LCCOMB_X6_Y15_N16  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
537
; fpz8_cpu_v1:inst|\main:DBG_UART.RX_STATE.DBGST_RECEIVING                                                             ; LCFF_X4_Y14_N13    ; 18      ; Sync. load   ; no     ; --                   ; --               ; --                        ;
538
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[0]~2                                                                            ; LCCOMB_X9_Y13_N22  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
539
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[6]~1                                                                            ; LCCOMB_X8_Y14_N28  ; 8       ; Sync. load   ; no     ; --                   ; --               ; --                        ;
540
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[8]~2                                                                            ; LCCOMB_X8_Y13_N28  ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
541
; fpz8_cpu_v1:inst|\main:DBG_UART.TXCNT[0]~0                                                                           ; LCCOMB_X6_Y14_N28  ; 12      ; Clock enable ; no     ; --                   ; --               ; --                        ;
542
; fpz8_cpu_v1:inst|\main:DBG_UART.TX_DATA[1]~4                                                                         ; LCCOMB_X9_Y15_N2   ; 5       ; Clock enable ; no     ; --                   ; --               ; --                        ;
543
; fpz8_cpu_v1:inst|\main:DEST_ADDR16[15]~8                                                                             ; LCCOMB_X16_Y15_N16 ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
544
; fpz8_cpu_v1:inst|\main:DEST_ADDR16[7]~11                                                                             ; LCCOMB_X17_Y12_N20 ; 8       ; Clock enable ; no     ; --                   ; --               ; --                        ;
545
; fpz8_cpu_v1:inst|\main:DEST_ADDR16[7]~3                                                                              ; LCCOMB_X10_Y10_N0  ; 159     ; Sync. clear  ; no     ; --                   ; --               ; --                        ;
546
; fpz8_cpu_v1:inst|\main:DEST_ADDR[11]~65                                                                              ; LCCOMB_X21_Y11_N20 ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
547
; fpz8_cpu_v1:inst|\main:DEST_ADDR[3]~4                                                                                ; LCCOMB_X18_Y10_N30 ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
548
; fpz8_cpu_v1:inst|\main:DEST_ADDR[7]~1                                                                                ; LCCOMB_X15_Y9_N10  ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
549
; fpz8_cpu_v1:inst|\main:RESULT[3]~3                                                                                   ; LCCOMB_X18_Y12_N10 ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
550
; fpz8_cpu_v1:inst|\main:RESULT[7]~5                                                                                   ; LCCOMB_X6_Y9_N6    ; 4       ; Clock enable ; no     ; --                   ; --               ; --                        ;
551
; inst8                                                                                                                ; LCCOMB_X10_Y9_N22  ; 4       ; Write enable ; no     ; --                   ; --               ; --                        ;
552
+----------------------------------------------------------------------------------------------------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
553
 
554
 
555
+--------------------------------------------------------------------------------------------------+
556
; Global & Other Fast Signals                                                                      ;
557
+-------+----------+---------+----------------------+------------------+---------------------------+
558
; Name  ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
559
+-------+----------+---------+----------------------+------------------+---------------------------+
560
; CLOCK ; PIN_17   ; 531     ; Global Clock         ; GCLK2            ; --                        ;
561
; RESET ; PIN_18   ; 185     ; Global Clock         ; GCLK1            ; --                        ;
562
+-------+----------+---------+----------------------+------------------+---------------------------+
563
 
564
 
565
+-----------------------------------------------------------------+
566
; Non-Global High Fan-Out Signals                                 ;
567
+-------------------------------------------------------+---------+
568
; Name                                                  ; Fan-Out ;
569
+-------------------------------------------------------+---------+
570
; fpz8_cpu_v1:inst|Mux34~24                             ; 209     ;
571
; fpz8_cpu_v1:inst|\main:DBG_CMD.DBG_WAIT_CMD~0         ; 208     ;
572
; fpz8_cpu_v1:inst|Mux36~6                              ; 189     ;
573
; fpz8_cpu_v1:inst|\main:DEST_ADDR16[7]~3               ; 159     ;
574
; fpz8_cpu_v1:inst|Mux37~6                              ; 150     ;
575
; fpz8_cpu_v1:inst|Mux31~6                              ; 149     ;
576
; fpz8_cpu_v1:inst|Selector121~0                        ; 138     ;
577
; fpz8_cpu_v1:inst|Mux30~18                             ; 125     ;
578
; fpz8_cpu_v1:inst|Mux35~6                              ; 123     ;
579
; fpz8_cpu_v1:inst|Mux32~6                              ; 122     ;
580
; fpz8_cpu_v1:inst|IQUEUE~0                             ; 121     ;
581
; fpz8_cpu_v1:inst|Equal0~0                             ; 120     ;
582
; fpz8_cpu_v1:inst|\main:DBG_UART.RX_STATE.DBGST_NOSYNC ; 120     ;
583
; fpz8_cpu_v1:inst|LessThan3~0                          ; 115     ;
584
; fpz8_cpu_v1:inst|LessThan2~0                          ; 100     ;
585
; fpz8_cpu_v1:inst|Mux33~14                             ; 100     ;
586
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[0]~0             ; 78      ;
587
; fpz8_cpu_v1:inst|main~23                              ; 74      ;
588
; fpz8_cpu_v1:inst|\main:TEMP_OP[0]                     ; 73      ;
589
; fpz8_cpu_v1:inst|Selector150~5                        ; 71      ;
590
; fpz8_cpu_v1:inst|MAB~69                               ; 69      ;
591
; fpz8_cpu_v1:inst|\main:TEMP_OP[3]                     ; 68      ;
592
; fpz8_cpu_v1:inst|Selector353~11                       ; 65      ;
593
; fpz8_cpu_v1:inst|CPU_STATE~132                        ; 59      ;
594
; fpz8_cpu_v1:inst|IQUEUE~2                             ; 53      ;
595
; fpz8_cpu_v1:inst|DATAREAD~6                           ; 50      ;
596
; fpz8_cpu_v1:inst|Equal13~2                            ; 49      ;
597
; fpz8_cpu_v1:inst|\main:TEMP_OP[1]                     ; 47      ;
598
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[1]~0             ; 47      ;
599
; fpz8_cpu_v1:inst|Mux45~1                              ; 46      ;
600
; fpz8_cpu_v1:inst|\main:TEMP_OP[2]                     ; 46      ;
601
; fpz8_cpu_v1:inst|DATAREAD~43                          ; 45      ;
602
; fpz8_cpu_v1:inst|DATAREAD~37                          ; 45      ;
603
; fpz8_cpu_v1:inst|IQUEUE~3                             ; 45      ;
604
; fpz8_cpu_v1:inst|DATAREAD~49                          ; 44      ;
605
; fpz8_cpu_v1:inst|Mux38~1                              ; 44      ;
606
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[4]~0             ; 43      ;
607
; fpz8_cpu_v1:inst|Mux485~5                             ; 42      ;
608
; fpz8_cpu_v1:inst|DATAREAD~55                          ; 42      ;
609
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[2]~0             ; 41      ;
610
; fpz8_cpu_v1:inst|\main:DBG_UART.SIZE[3]~0             ; 41      ;
611
; fpz8_cpu_v1:inst|\main:DEST_ADDR[6]~0                 ; 40      ;
612
; fpz8_cpu_v1:inst|\main:DEST_ADDR[4]~0                 ; 39      ;
613
; fpz8_cpu_v1:inst|\main:DEST_ADDR[5]~0                 ; 39      ;
614
; fpz8_cpu_v1:inst|Selector148~0                        ; 39      ;
615
; fpz8_cpu_v1:inst|\main:IQUEUE.FETCH_STATE             ; 38      ;
616
; fpz8_cpu_v1:inst|\main:WORD_DATA                      ; 37      ;
617
; fpz8_cpu_v1:inst|Selector143~0                        ; 37      ;
618
; fpz8_cpu_v1:inst|Selector13~3                         ; 36      ;
619
; fpz8_cpu_v1:inst|Selector150~6                        ; 36      ;
620
+-------------------------------------------------------+---------+
621
 
622
 
623
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
624
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 ;
625
+---------------------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
626
; Name                                                                                        ; Type ; Mode        ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size   ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M4Ks ; MIF                           ; Location                                                                                                                                                                                                                                                                                                                                                                                                         ;
627
+---------------------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
628
; altsyncram1:inst7|altsyncram:altsyncram_component|altsyncram_bua1:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; Single Clock ; 2048         ; 8            ; --           ; --           ; yes                    ; no                      ; --                     ; --                      ; 16384  ; 2048                        ; 8                           ; --                          ; --                          ; 16384               ; 4    ; None                          ; M4K_X11_Y3, M4K_X11_Y2, M4K_X11_Y1, M4K_X11_Y4                                                                                                                                                                                                                                                                                                                                                                   ;
629
; altsyncram2:inst1|altsyncram:altsyncram_component|altsyncram_lge1:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; Single Clock ; 16384        ; 8            ; --           ; --           ; yes                    ; no                      ; --                     ; --                      ; 131072 ; 16384                       ; 8                           ; --                          ; --                          ; 131072              ; 32   ; ../../vhdl/fpz8/FPZ8_test.mif ; M4K_X27_Y7, M4K_X27_Y3, M4K_X11_Y14, M4K_X11_Y5, M4K_X27_Y1, M4K_X27_Y9, M4K_X27_Y11, M4K_X27_Y13, M4K_X27_Y17, M4K_X27_Y16, M4K_X27_Y12, M4K_X27_Y4, M4K_X11_Y9, M4K_X11_Y13, M4K_X11_Y11, M4K_X11_Y10, M4K_X11_Y16, M4K_X27_Y15, M4K_X11_Y15, M4K_X11_Y18, M4K_X27_Y5, M4K_X27_Y8, M4K_X27_Y10, M4K_X27_Y6, M4K_X11_Y17, M4K_X27_Y2, M4K_X27_Y14, M4K_X27_Y18, M4K_X11_Y7, M4K_X11_Y8, M4K_X11_Y12, M4K_X11_Y6 ;
630
+---------------------------------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+--------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
631
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
632
 
633
 
634
+-----------------------------------------------------------------------------------------------+
635
; Fitter DSP Block Usage Summary                                                                ;
636
+---------------------------------------+-------------+---------------------+-------------------+
637
; Statistic                             ; Number Used ; Available per Block ; Maximum Available ;
638
+---------------------------------------+-------------+---------------------+-------------------+
639
; Simple Multipliers (9-bit)            ; 1           ; 2                   ; 36                ;
640
; Simple Multipliers (18-bit)           ; 0           ; 1                   ; 18                ;
641
; Embedded Multiplier Blocks            ; 1           ; --                  ; 18                ;
642
; Embedded Multiplier 9-bit elements    ; 1           ; 2                   ; 36                ;
643
; Signed Embedded Multipliers           ; 0           ; --                  ; --                ;
644
; Unsigned Embedded Multipliers         ; 1           ; --                  ; --                ;
645
; Mixed Sign Embedded Multipliers       ; 0           ; --                  ; --                ;
646
; Variable Sign Embedded Multipliers    ; 0           ; --                  ; --                ;
647
; Dedicated Input Shift Register Chains ; 0           ; --                  ; --                ;
648
+---------------------------------------+-------------+---------------------+-------------------+
649
 
650
 
651
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
652
; DSP Block Details                                                                                                                                                                                                                                                  ;
653
+----------------------------------------------------------------------+---------------------------+--------------------+---------------------+--------------------------------+-----------------------+-----------------------+-------------------+-----------------+
654
; Name                                                                 ; Mode                      ; Location           ; Sign Representation ; Has Input Shift Register Chain ; Data A Input Register ; Data B Input Register ; Pipeline Register ; Output Register ;
655
+----------------------------------------------------------------------+---------------------------+--------------------+---------------------+--------------------------------+-----------------------+-----------------------+-------------------+-----------------+
656
; fpz8_cpu_v1:inst|lpm_mult:Mult0|mult_o5t:auto_generated|mac_out2     ; Simple Multiplier (9-bit) ; DSPOUT_X20_Y12_N2  ;                     ; No                             ;                       ;                       ;                   ; no              ;
657
;    fpz8_cpu_v1:inst|lpm_mult:Mult0|mult_o5t:auto_generated|mac_mult1 ;                           ; DSPMULT_X20_Y12_N0 ; Variable            ;                                ; no                    ; no                    ; no                ;                 ;
658
+----------------------------------------------------------------------+---------------------------+--------------------+---------------------+--------------------------------+-----------------------+-----------------------+-------------------+-----------------+
659
 
660
 
661
+------------------------------------------------------+
662
; Interconnect Usage Summary                           ;
663
+----------------------------+-------------------------+
664
; Interconnect Resource Type ; Usage                   ;
665
+----------------------------+-------------------------+
666
; Block interconnects        ; 8,759 / 26,052 ( 34 % ) ;
667
; C16 interconnects          ; 77 / 1,156 ( 7 % )      ;
668
; C4 interconnects           ; 4,673 / 17,952 ( 26 % ) ;
669
; Direct links               ; 952 / 26,052 ( 4 % )    ;
670
; Global clocks              ; 2 / 8 ( 25 % )          ;
671
; Local interconnects        ; 2,682 / 8,256 ( 32 % )  ;
672
; R24 interconnects          ; 132 / 1,020 ( 13 % )    ;
673
; R4 interconnects           ; 5,359 / 22,440 ( 24 % ) ;
674
+----------------------------+-------------------------+
675
 
676
 
677
+-----------------------------------------------------------------------------+
678
; LAB Logic Elements                                                          ;
679
+---------------------------------------------+-------------------------------+
680
; Number of Logic Elements  (Average = 14.40) ; Number of LABs  (Total = 341) ;
681
+---------------------------------------------+-------------------------------+
682
; 1                                           ; 6                             ;
683
; 2                                           ; 1                             ;
684
; 3                                           ; 3                             ;
685
; 4                                           ; 3                             ;
686
; 5                                           ; 2                             ;
687
; 6                                           ; 0                             ;
688
; 7                                           ; 2                             ;
689
; 8                                           ; 6                             ;
690
; 9                                           ; 1                             ;
691
; 10                                          ; 7                             ;
692
; 11                                          ; 10                            ;
693
; 12                                          ; 11                            ;
694
; 13                                          ; 15                            ;
695
; 14                                          ; 30                            ;
696
; 15                                          ; 31                            ;
697
; 16                                          ; 213                           ;
698
+---------------------------------------------+-------------------------------+
699
 
700
 
701
+--------------------------------------------------------------------+
702
; LAB-wide Signals                                                   ;
703
+------------------------------------+-------------------------------+
704
; LAB-wide Signals  (Average = 1.23) ; Number of LABs  (Total = 341) ;
705
+------------------------------------+-------------------------------+
706
; 1 Async. clear                     ; 77                            ;
707
; 1 Clock                            ; 160                           ;
708
; 1 Clock enable                     ; 118                           ;
709
; 1 Sync. load                       ; 38                            ;
710
; 2 Clock enables                    ; 27                            ;
711
+------------------------------------+-------------------------------+
712
 
713
 
714
+------------------------------------------------------------------------------+
715
; LAB Signals Sourced                                                          ;
716
+----------------------------------------------+-------------------------------+
717
; Number of Signals Sourced  (Average = 15.83) ; Number of LABs  (Total = 341) ;
718
+----------------------------------------------+-------------------------------+
719
; 0                                            ; 0                             ;
720
; 1                                            ; 6                             ;
721
; 2                                            ; 1                             ;
722
; 3                                            ; 3                             ;
723
; 4                                            ; 1                             ;
724
; 5                                            ; 0                             ;
725
; 6                                            ; 2                             ;
726
; 7                                            ; 3                             ;
727
; 8                                            ; 2                             ;
728
; 9                                            ; 3                             ;
729
; 10                                           ; 5                             ;
730
; 11                                           ; 4                             ;
731
; 12                                           ; 9                             ;
732
; 13                                           ; 11                            ;
733
; 14                                           ; 19                            ;
734
; 15                                           ; 21                            ;
735
; 16                                           ; 140                           ;
736
; 17                                           ; 36                            ;
737
; 18                                           ; 19                            ;
738
; 19                                           ; 19                            ;
739
; 20                                           ; 14                            ;
740
; 21                                           ; 6                             ;
741
; 22                                           ; 4                             ;
742
; 23                                           ; 3                             ;
743
; 24                                           ; 5                             ;
744
; 25                                           ; 0                             ;
745
; 26                                           ; 0                             ;
746
; 27                                           ; 4                             ;
747
; 28                                           ; 0                             ;
748
; 29                                           ; 0                             ;
749
; 30                                           ; 1                             ;
750
+----------------------------------------------+-------------------------------+
751
 
752
 
753
+---------------------------------------------------------------------------------+
754
; LAB Signals Sourced Out                                                         ;
755
+-------------------------------------------------+-------------------------------+
756
; Number of Signals Sourced Out  (Average = 8.86) ; Number of LABs  (Total = 341) ;
757
+-------------------------------------------------+-------------------------------+
758
; 0                                               ; 0                             ;
759
; 1                                               ; 10                            ;
760
; 2                                               ; 6                             ;
761
; 3                                               ; 15                            ;
762
; 4                                               ; 14                            ;
763
; 5                                               ; 21                            ;
764
; 6                                               ; 28                            ;
765
; 7                                               ; 31                            ;
766
; 8                                               ; 44                            ;
767
; 9                                               ; 40                            ;
768
; 10                                              ; 21                            ;
769
; 11                                              ; 17                            ;
770
; 12                                              ; 23                            ;
771
; 13                                              ; 21                            ;
772
; 14                                              ; 18                            ;
773
; 15                                              ; 13                            ;
774
; 16                                              ; 19                            ;
775
+-------------------------------------------------+-------------------------------+
776
 
777
 
778
+------------------------------------------------------------------------------+
779
; LAB Distinct Inputs                                                          ;
780
+----------------------------------------------+-------------------------------+
781
; Number of Distinct Inputs  (Average = 23.24) ; Number of LABs  (Total = 341) ;
782
+----------------------------------------------+-------------------------------+
783
; 0                                            ; 0                             ;
784
; 1                                            ; 0                             ;
785
; 2                                            ; 1                             ;
786
; 3                                            ; 0                             ;
787
; 4                                            ; 6                             ;
788
; 5                                            ; 2                             ;
789
; 6                                            ; 1                             ;
790
; 7                                            ; 0                             ;
791
; 8                                            ; 1                             ;
792
; 9                                            ; 3                             ;
793
; 10                                           ; 1                             ;
794
; 11                                           ; 5                             ;
795
; 12                                           ; 8                             ;
796
; 13                                           ; 4                             ;
797
; 14                                           ; 6                             ;
798
; 15                                           ; 8                             ;
799
; 16                                           ; 7                             ;
800
; 17                                           ; 17                            ;
801
; 18                                           ; 9                             ;
802
; 19                                           ; 13                            ;
803
; 20                                           ; 11                            ;
804
; 21                                           ; 12                            ;
805
; 22                                           ; 14                            ;
806
; 23                                           ; 9                             ;
807
; 24                                           ; 28                            ;
808
; 25                                           ; 22                            ;
809
; 26                                           ; 24                            ;
810
; 27                                           ; 27                            ;
811
; 28                                           ; 19                            ;
812
; 29                                           ; 20                            ;
813
; 30                                           ; 23                            ;
814
; 31                                           ; 23                            ;
815
; 32                                           ; 17                            ;
816
+----------------------------------------------+-------------------------------+
817
 
818
 
819
+-------------------------------------------------------------------------+
820
; Fitter Device Options                                                   ;
821
+----------------------------------------------+--------------------------+
822
; Option                                       ; Setting                  ;
823
+----------------------------------------------+--------------------------+
824
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
825
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
826
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
827
; Enable INIT_DONE output                      ; Off                      ;
828
; Configuration scheme                         ; Active Serial            ;
829
; Error detection CRC                          ; Off                      ;
830
; nCEO                                         ; As output driving ground ;
831
; ASDO,nCSO                                    ; As input tri-stated      ;
832
; Reserve all unused pins                      ; As output driving ground ;
833
; Base pin-out file on sameframe device        ; Off                      ;
834
+----------------------------------------------+--------------------------+
835
 
836
 
837
+------------------------------------+
838
; Operating Settings and Conditions  ;
839
+---------------------------+--------+
840
; Setting                   ; Value  ;
841
+---------------------------+--------+
842
; Nominal Core Voltage      ; 1.20 V ;
843
; Low Junction Temperature  ; 0 °C   ;
844
; High Junction Temperature ; 85 °C  ;
845
+---------------------------+--------+
846
 
847
 
848
+------------------------------------------------------------+
849
; Estimated Delay Added for Hold Timing                      ;
850
+-----------------+----------------------+-------------------+
851
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
852
+-----------------+----------------------+-------------------+
853
 
854
 
855
+-----------------+
856
; Fitter Messages ;
857
+-----------------+
858
Info: *******************************************************************
859
Info: Running Quartus II Fitter
860
    Info: Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
861
    Info: Processing started: Thu Nov 10 23:29:22 2016
862
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off FPz8 -c FPz8
863
Info: Automatically selected device EP2C8T144C6 for design FPz8
864
Info: Fitting design with smaller device may be possible, but smaller device must be specified
865
Info: Fitter is performing a Standard Fit compilation using maximum Fitter effort to optimize design performance
866
Warning: Feature LogicLock is only available with a valid subscription license. Please purchase a software subscription to gain full access to this feature.
867
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
868
    Info: Device EP2C5T144C6 is compatible
869
Info: Fitter converted 3 user pins into dedicated programming pins
870
    Info: Pin ~ASDO~ is reserved at location 1
871
    Info: Pin ~nCSO~ is reserved at location 2
872
    Info: Pin ~LVDS54p/nCEO~ is reserved at location 76
873
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
874
Critical Warning: No exact pin location assignment(s) for 12 pins of 12 total pins
875
    Info: Pin DBG_TX not assigned to an exact location on the device
876
    Info: Pin PAOUT[7] not assigned to an exact location on the device
877
    Info: Pin PAOUT[6] not assigned to an exact location on the device
878
    Info: Pin PAOUT[5] not assigned to an exact location on the device
879
    Info: Pin PAOUT[4] not assigned to an exact location on the device
880
    Info: Pin PAOUT[3] not assigned to an exact location on the device
881
    Info: Pin PAOUT[2] not assigned to an exact location on the device
882
    Info: Pin PAOUT[1] not assigned to an exact location on the device
883
    Info: Pin PAOUT[0] not assigned to an exact location on the device
884
    Info: Pin CLOCK not assigned to an exact location on the device
885
    Info: Pin RESET not assigned to an exact location on the device
886
    Info: Pin DBG_RX not assigned to an exact location on the device
887
Info: Timing-driven compilation is using the Classic Timing Analyzer
888
Info: Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
889
    Info: Assuming a global fmax requirement of 1000 MHz
890
    Info: Not setting a global tsu requirement
891
    Info: Not setting a global tco requirement
892
    Info: Not setting a global tpd requirement
893
Info: Automatically promoted node CLOCK (placed in PIN 17 (CLK0, LVDSCLK0p, Input))
894
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G2
895
Info: Automatically promoted node RESET (placed in PIN 18 (CLK1, LVDSCLK0n, Input))
896
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G1
897
    Info: Following destination nodes may be non-global or may not use global or regional clocks
898
        Info: Destination node fpz8_cpu_v1:inst|\main:DBG_CMD.DBG_WAIT_CMD~0
899
Info: Starting register packing
900
Extra Info: Performing register packing on registers with non-logic cell location assignments
901
Extra Info: Completed register packing on registers with non-logic cell location assignments
902
Extra Info: Started Fast Input/Output/OE register processing
903
Extra Info: Finished Fast Input/Output/OE register processing
904
Extra Info: Moving registers into I/O cells, Multiplier Blocks, and RAM blocks to improve timing and density
905
Extra Info: Finished moving registers into I/O cells, Multiplier Blocks, and RAM blocks
906
Info: Finished register packing
907
    Extra Info: No registers were packed into other blocks
908
Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
909
    Info: Number of I/O pins in group: 10 (unused VREF, 3.3V VCCIO, 1 input, 9 output, 0 bidirectional)
910
        Info: I/O standards used: 3.3-V LVTTL.
911
Info: I/O bank details before I/O pin placement
912
    Info: Statistics of I/O banks
913
        Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 4 total pin(s) used --  13 pins available
914
        Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  23 pins available
915
        Info: I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  20 pins available
916
        Info: I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  24 pins available
917
Info: Fitter preparation operations ending: elapsed time is 00:00:01
918
Info: Fitter placement preparation operations beginning
919
Info: Fitter placement preparation operations ending: elapsed time is 00:00:03
920
Info: Fitter placement operations beginning
921
Info: Fitter placement was successful
922
Info: Fitter placement operations ending: elapsed time is 00:00:12
923
Info: Estimated most critical path is register to register delay of 28.406 ns
924
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X14_Y14; Fanout = 2; REG Node = 'fpz8_cpu_v1:inst|\main:DBG_UART.BAUDPRE[1]'
925
    Info: 2: + IC(0.203 ns) + CELL(0.420 ns) = 0.623 ns; Loc. = LAB_X14_Y14; Fanout = 4; COMB Node = 'fpz8_cpu_v1:inst|Equal2~0'
926
    Info: 3: + IC(1.635 ns) + CELL(0.414 ns) = 2.672 ns; Loc. = LAB_X5_Y15; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add5~1'
927
    Info: 4: + IC(0.000 ns) + CELL(0.071 ns) = 2.743 ns; Loc. = LAB_X5_Y15; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add5~3'
928
    Info: 5: + IC(0.000 ns) + CELL(0.071 ns) = 2.814 ns; Loc. = LAB_X5_Y15; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add5~5'
929
    Info: 6: + IC(0.000 ns) + CELL(0.071 ns) = 2.885 ns; Loc. = LAB_X5_Y15; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add5~7'
930
    Info: 7: + IC(0.000 ns) + CELL(0.071 ns) = 2.956 ns; Loc. = LAB_X5_Y15; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add5~9'
931
    Info: 8: + IC(0.000 ns) + CELL(0.410 ns) = 3.366 ns; Loc. = LAB_X5_Y15; Fanout = 6; COMB Node = 'fpz8_cpu_v1:inst|Add5~10'
932
    Info: 9: + IC(0.625 ns) + CELL(0.415 ns) = 4.406 ns; Loc. = LAB_X5_Y16; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Equal5~4'
933
    Info: 10: + IC(0.317 ns) + CELL(0.437 ns) = 5.160 ns; Loc. = LAB_X4_Y16; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Equal5~6'
934
    Info: 11: + IC(0.605 ns) + CELL(0.150 ns) = 5.915 ns; Loc. = LAB_X3_Y16; Fanout = 17; COMB Node = 'fpz8_cpu_v1:inst|Equal5~7'
935
    Info: 12: + IC(0.415 ns) + CELL(0.150 ns) = 6.480 ns; Loc. = LAB_X3_Y16; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Selector189~4'
936
    Info: 13: + IC(1.112 ns) + CELL(0.150 ns) = 7.742 ns; Loc. = LAB_X9_Y16; Fanout = 12; COMB Node = 'fpz8_cpu_v1:inst|Selector189~5'
937
    Info: 14: + IC(1.353 ns) + CELL(0.438 ns) = 9.533 ns; Loc. = LAB_X24_Y16; Fanout = 10; COMB Node = 'fpz8_cpu_v1:inst|Mux34~11'
938
    Info: 15: + IC(0.290 ns) + CELL(0.275 ns) = 10.098 ns; Loc. = LAB_X24_Y16; Fanout = 8; COMB Node = 'fpz8_cpu_v1:inst|Mux34~12'
939
    Info: 16: + IC(1.042 ns) + CELL(0.275 ns) = 11.415 ns; Loc. = LAB_X28_Y13; Fanout = 149; COMB Node = 'fpz8_cpu_v1:inst|Mux31~6'
940
    Info: 17: + IC(0.127 ns) + CELL(0.437 ns) = 11.979 ns; Loc. = LAB_X28_Y13; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Mux485~3'
941
    Info: 18: + IC(0.290 ns) + CELL(0.275 ns) = 12.544 ns; Loc. = LAB_X28_Y13; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Mux485~4'
942
    Info: 19: + IC(0.415 ns) + CELL(0.150 ns) = 13.109 ns; Loc. = LAB_X28_Y13; Fanout = 42; COMB Node = 'fpz8_cpu_v1:inst|Mux485~5'
943
    Info: 20: + IC(0.624 ns) + CELL(0.393 ns) = 14.126 ns; Loc. = LAB_X29_Y12; Fanout = 13; COMB Node = 'fpz8_cpu_v1:inst|IQUEUE~15'
944
    Info: 21: + IC(0.607 ns) + CELL(0.438 ns) = 15.171 ns; Loc. = LAB_X29_Y13; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Mux801~0'
945
    Info: 22: + IC(0.290 ns) + CELL(0.271 ns) = 15.732 ns; Loc. = LAB_X29_Y13; Fanout = 7; COMB Node = 'fpz8_cpu_v1:inst|Mux801~1'
946
    Info: 23: + IC(0.618 ns) + CELL(0.438 ns) = 16.788 ns; Loc. = LAB_X29_Y15; Fanout = 4; COMB Node = 'fpz8_cpu_v1:inst|Equal76~1'
947
    Info: 24: + IC(0.911 ns) + CELL(0.150 ns) = 17.849 ns; Loc. = LAB_X29_Y12; Fanout = 10; COMB Node = 'fpz8_cpu_v1:inst|Equal75~0'
948
    Info: 25: + IC(0.607 ns) + CELL(0.438 ns) = 18.894 ns; Loc. = LAB_X30_Y11; Fanout = 5; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~24'
949
    Info: 26: + IC(0.415 ns) + CELL(0.150 ns) = 19.459 ns; Loc. = LAB_X30_Y11; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~27'
950
    Info: 27: + IC(0.607 ns) + CELL(0.438 ns) = 20.504 ns; Loc. = LAB_X29_Y10; Fanout = 3; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~31'
951
    Info: 28: + IC(0.605 ns) + CELL(0.150 ns) = 21.259 ns; Loc. = LAB_X30_Y10; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~59'
952
    Info: 29: + IC(0.895 ns) + CELL(0.149 ns) = 22.303 ns; Loc. = LAB_X29_Y11; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~114'
953
    Info: 30: + IC(0.145 ns) + CELL(0.420 ns) = 22.868 ns; Loc. = LAB_X29_Y11; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~63'
954
    Info: 31: + IC(0.145 ns) + CELL(0.419 ns) = 23.432 ns; Loc. = LAB_X29_Y11; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~91'
955
    Info: 32: + IC(0.127 ns) + CELL(0.438 ns) = 23.997 ns; Loc. = LAB_X29_Y11; Fanout = 7; COMB Node = 'fpz8_cpu_v1:inst|NUM_BYTES~92'
956
    Info: 33: + IC(1.676 ns) + CELL(0.414 ns) = 26.087 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~1'
957
    Info: 34: + IC(0.000 ns) + CELL(0.071 ns) = 26.158 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~3'
958
    Info: 35: + IC(0.000 ns) + CELL(0.071 ns) = 26.229 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~5'
959
    Info: 36: + IC(0.000 ns) + CELL(0.071 ns) = 26.300 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~7'
960
    Info: 37: + IC(0.000 ns) + CELL(0.071 ns) = 26.371 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~9'
961
    Info: 38: + IC(0.000 ns) + CELL(0.071 ns) = 26.442 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~11'
962
    Info: 39: + IC(0.000 ns) + CELL(0.071 ns) = 26.513 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~13'
963
    Info: 40: + IC(0.000 ns) + CELL(0.071 ns) = 26.584 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~15'
964
    Info: 41: + IC(0.000 ns) + CELL(0.071 ns) = 26.655 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~17'
965
    Info: 42: + IC(0.000 ns) + CELL(0.071 ns) = 26.726 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~19'
966
    Info: 43: + IC(0.000 ns) + CELL(0.071 ns) = 26.797 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~21'
967
    Info: 44: + IC(0.000 ns) + CELL(0.071 ns) = 26.868 ns; Loc. = LAB_X15_Y14; Fanout = 2; COMB Node = 'fpz8_cpu_v1:inst|Add33~23'
968
    Info: 45: + IC(0.000 ns) + CELL(0.410 ns) = 27.278 ns; Loc. = LAB_X15_Y14; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Add33~24'
969
    Info: 46: + IC(0.625 ns) + CELL(0.419 ns) = 28.322 ns; Loc. = LAB_X16_Y13; Fanout = 1; COMB Node = 'fpz8_cpu_v1:inst|Selector443~4'
970
    Info: 47: + IC(0.000 ns) + CELL(0.084 ns) = 28.406 ns; Loc. = LAB_X16_Y13; Fanout = 3; REG Node = 'fpz8_cpu_v1:inst|\main:PC[12]'
971
    Info: Total cell delay = 11.080 ns ( 39.01 % )
972
    Info: Total interconnect delay = 17.326 ns ( 60.99 % )
973
Info: Fitter routing operations beginning
974
Info: Average interconnect usage is 22% of the available device resources
975
    Info: Peak interconnect usage is 32% of the available device resources in the region that extends from location X11_Y0 to location X22_Y9
976
Info: Fitter routing operations ending: elapsed time is 00:00:10
977
Info: Started post-fitting delay annotation
978
Warning: Found 9 output pins without output pin load capacitance assignment
979
    Info: Pin "DBG_TX" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
980
    Info: Pin "PAOUT[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
981
    Info: Pin "PAOUT[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
982
    Info: Pin "PAOUT[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
983
    Info: Pin "PAOUT[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
984
    Info: Pin "PAOUT[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
985
    Info: Pin "PAOUT[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
986
    Info: Pin "PAOUT[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
987
    Info: Pin "PAOUT[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
988
Info: Delay annotation completed successfully
989
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
990
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
991
Info: Quartus II Fitter was successful. 0 errors, 4 warnings
992
    Info: Peak virtual memory: 265 megabytes
993
    Info: Processing ended: Thu Nov 10 23:29:56 2016
994
    Info: Elapsed time: 00:00:34
995
    Info: Total CPU time (on all processors): 00:00:32
996
 
997
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.