OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [Mos6502/] [ip/] [cpu/] [rtl/] [xml/] [cpu_def.design.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
9 135 jt_eaton
10
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
11 131 jt_eaton
xmlns:socgen="http://opencores.org"
12
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
13 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
14
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
15
opencores.org
16
Mos6502
17
cpu
18
def.design
19 131 jt_eaton
 
20 135 jt_eaton
21 131 jt_eaton
22
 
23
24 135 jt_eaton
addr
25
wire
26
CPU_ADD-10
27 131 jt_eaton
28
 
29
 
30
31 135 jt_eaton
prog_counter
32
wire
33
CPU_ADD-10
34 131 jt_eaton
35
 
36
 
37
 
38
39 135 jt_eaton
40 131 jt_eaton
 
41
 
42
 
43 135 jt_eaton
44 131 jt_eaton
 
45 135 jt_eaton
46
alu_status
47
48
49
50 131 jt_eaton
 
51 135 jt_eaton
52
clk
53
54
55
56
57
58 131 jt_eaton
 
59 135 jt_eaton
60
reset
61
62
63
64
65 131 jt_eaton
 
66
 
67 135 jt_eaton
68
enable
69
70
71
72 131 jt_eaton
 
73 135 jt_eaton
74
addr
75
76
77
78 131 jt_eaton
 
79 135 jt_eaton
   
80
      addr
81
82
      
83
    
84 131 jt_eaton
 
85
 
86 135 jt_eaton
    
87
      prog_counter
88
89
      
90
    
91 131 jt_eaton
 
92 135 jt_eaton
   
93
      prog_data
94
95
      
96
    
97 131 jt_eaton
 
98
 
99
 
100
 
101 135 jt_eaton
102
rd
103
104
105
106 131 jt_eaton
 
107 135 jt_eaton
108
rdata
109
110
111
112 131 jt_eaton
 
113 135 jt_eaton
114
wdata
115
116
117
118 131 jt_eaton
 
119 135 jt_eaton
120
wr
121
      
122
123
124 131 jt_eaton
 
125 135 jt_eaton
126
nmi
127
      
128
129
130 131 jt_eaton
 
131 135 jt_eaton
132
pg0_add
133
134
135
136 131 jt_eaton
 
137 135 jt_eaton
138
pg0_data
139
140
141
142 131 jt_eaton
 
143 135 jt_eaton
144
pg0_rd
145
      
146
147
148 131 jt_eaton
 
149 135 jt_eaton
150
pg0_wr
151
      
152
153
154 131 jt_eaton
 
155 135 jt_eaton
156
prog_counter
157
158
159
160 131 jt_eaton
 
161 135 jt_eaton
162
prog_data
163
164
165
166 131 jt_eaton
 
167
 
168
 
169
 
170 135 jt_eaton
171
vec_int
172
173
174
175 131 jt_eaton
 
176
 
177
 
178 135 jt_eaton
  
179
      stk_push
180
      
181
      
182
      
183
    
184 131 jt_eaton
 
185 135 jt_eaton
    
186
      stk_push_data
187
188
      
189
      
190
    
191 131 jt_eaton
 
192 135 jt_eaton
    
193
      stk_pull
194
      
195
      
196
      
197
    
198 131 jt_eaton
 
199 135 jt_eaton
    
200
      stk_pull_data
201
202
      
203
      
204
    
205 131 jt_eaton
 
206
 
207 135 jt_eaton
    
208
      
209
         
210
    
211 131 jt_eaton
 
212 135 jt_eaton
    
213
      
214
      
215
    
216 131 jt_eaton
 
217
 
218 135 jt_eaton
   
219
      
220
      
221
      
222
    
223 131 jt_eaton
 
224
 
225 135 jt_eaton
226
227 131 jt_eaton
 
228 135 jt_eaton
229
core
230
231
232
 VEC_TABLE
233
 BOOT_VEC
234
235
236 131 jt_eaton
 
237 135 jt_eaton
238
stack_ram
239
240
241
  STACK_RAM_WIDTH
242
  STACK_RAM_SIZE
243
  STACK_RAM_WORDS
244
245
246 131 jt_eaton
 
247 135 jt_eaton
248
prog_rom
249
250
251
PROG_ROM_WIDTH
252
PROG_ROM_ADD
253
PROG_ROM_WORDS
254
255
256 131 jt_eaton
 
257
 
258
 
259
 
260 135 jt_eaton
261

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.