OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [adv_debug_sys/] [Hardware/] [adv_dbg_if/] [rtl/] [xml/] [adv_dbg_if_jsp.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 134 jt_eaton
2 131 jt_eaton
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
adv_debug_sys
39
adv_dbg_if
40
jsp
41 131 jt_eaton
 
42
 
43
 
44
 
45
 
46
 
47
 
48
 
49
 
50
 
51 135 jt_eaton
52 131 jt_eaton
 
53
 
54 133 jt_eaton
 
55
 
56
 
57
 
58 134 jt_eaton
 
59 135 jt_eaton
60
  gen_verilog
61
  104.0
62
  none
63
  :*Simulation:*
64
  tools/verilog/gen_verilog
65
    
66
    
67
      destination
68
      jsp
69
    
70
  
71
72 131 jt_eaton
 
73
 
74
 
75
 
76
 
77
 
78
 
79
 
80
 
81 135 jt_eaton
82 131 jt_eaton
 
83
 
84
 
85
 
86
 
87 135 jt_eaton
88 131 jt_eaton
 
89
 
90
 
91 135 jt_eaton
   
92
      fs-sim
93 131 jt_eaton
 
94 135 jt_eaton
      
95
        
96
        ../verilog/jsp_defines.v
97
        verilogSource
98
        include
99
      
100 131 jt_eaton
 
101
 
102 135 jt_eaton
      
103
        
104
        ../verilog/adbg_top.v
105
        verilogSource
106
        module
107
      
108 131 jt_eaton
 
109 135 jt_eaton
      
110
        crc32
111
        ../verilog/adbg_crc32.v
112
        verilogSource
113
        module
114
      
115 131 jt_eaton
 
116 135 jt_eaton
      
117
        jsp_biu
118
        ../verilog/adbg_jsp_biu.v
119
        verilogSource
120
        module
121
      
122 131 jt_eaton
 
123 135 jt_eaton
      
124
        jsp_module
125
        ../verilog/adbg_jsp_module.v
126
        verilogSource
127
        module
128
      
129 131 jt_eaton
 
130
 
131 135 jt_eaton
      
132
        bytefifo
133
        ../verilog/adbg_bytefifo.v
134
        verilogSource
135
        module
136
      
137 131 jt_eaton
 
138 135 jt_eaton
      
139
        syncflop
140
        ../verilog/adbg_syncflop.v
141
        verilogSource
142
        module
143
      
144 131 jt_eaton
 
145 135 jt_eaton
      
146
        syncreg
147
        ../verilog/adbg_syncreg.v
148
        verilogSource
149
        module
150
      
151 131 jt_eaton
 
152
 
153
 
154 135 jt_eaton
   
155 131 jt_eaton
 
156
 
157 135 jt_eaton
  
158 131 jt_eaton
 
159
 
160
 
161
 
162
 
163 135 jt_eaton
164
       
165 131 jt_eaton
 
166
 
167 135 jt_eaton
              
168
              jtag
169
              
170
              
171
                                   ipxact:library="adv_debug_sys"
172
                                   ipxact:name="adv_dbg_if"
173
                                   ipxact:version="jtag_i"/>
174
              
175
              
176 131 jt_eaton
 
177
 
178
 
179 135 jt_eaton
              
180
              jsp
181
              
182
              
183
                                   ipxact:library="adv_debug_sys"
184
                                   ipxact:name="adv_dbg_if"
185
                                   ipxact:version="jsp_i"/>
186
              
187
              
188 131 jt_eaton
 
189
 
190
 
191
 
192
 
193
 
194
 
195 135 jt_eaton
              
196
              verilog
197
              
198
              
199
                                   ipxact:library="Testbench"
200
                                   ipxact:name="toolflow"
201
                                   ipxact:version="verilog"/>
202
              
203
              
204 131 jt_eaton
 
205
 
206
 
207
 
208
 
209
 
210 135 jt_eaton
              
211
              sim:*Simulation:*
212
              Verilog
213
              
214
                     
215
                            fs-sim
216
                     
217
              
218 131 jt_eaton
 
219
 
220 135 jt_eaton
              
221
              syn:*Synthesis:*
222
              Verilog
223
              
224
                     
225
                            fs-sim
226
                     
227
              
228 131 jt_eaton
 
229 135 jt_eaton
              
230
              doc
231
              
232
              
233
                                   ipxact:library="Testbench"
234
                                   ipxact:name="toolflow"
235
                                   ipxact:version="documentation"/>
236
              
237
              :*Documentation:*
238
              Verilog
239
              
240 131 jt_eaton
 
241
 
242
 
243 135 jt_eaton
      
244 131 jt_eaton
 
245
 
246
 
247
 
248 135 jt_eaton
249 131 jt_eaton
 
250
 
251 135 jt_eaton
int_o
252
wire
253
out
254
255 131 jt_eaton
 
256
 
257 135 jt_eaton
biu_wr_strobe
258
wire
259
out
260
261 131 jt_eaton
 
262
 
263
 
264
 
265 135 jt_eaton
266
jsp_data_out
267
reg
268
out70
269
270 131 jt_eaton
 
271
 
272
 
273 135 jt_eaton
274 131 jt_eaton
 
275
 
276
 
277 135 jt_eaton
278 131 jt_eaton
 
279
 
280
 
281
 
282
 
283
 
284
 
285
 
286
 
287
 
288
 
289
 
290 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.