OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [adv_debug_sys/] [Hardware/] [adv_dbg_if/] [rtl/] [xml/] [adv_dbg_if_wb_cpu0_jsp.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
adv_debug_sys
39
adv_dbg_if
40
wb_cpu0_jsp
41 131 jt_eaton
 
42
 
43
 
44
 
45
 
46
 
47
 
48
 
49
 
50
 
51 135 jt_eaton
52 131 jt_eaton
 
53
 
54 133 jt_eaton
 
55
 
56 135 jt_eaton
57
  gen_verilog
58
  104.0
59
  none
60
  :*Simulation:*
61
  tools/verilog/gen_verilog
62
    
63
    
64
      destination
65
      wb_cpu0_jsp
66
    
67
  
68
69 131 jt_eaton
 
70
 
71
 
72
 
73
 
74
 
75
 
76
 
77
 
78 135 jt_eaton
79 131 jt_eaton
 
80
 
81
 
82
 
83
 
84 135 jt_eaton
85 131 jt_eaton
 
86
 
87
 
88 135 jt_eaton
   
89
      fs-sim
90 131 jt_eaton
 
91 135 jt_eaton
      
92
        
93
        ../verilog/wb_cpu0_jsp_defines.v
94
        verilogSource
95
        include
96
      
97 131 jt_eaton
 
98 135 jt_eaton
      
99
        
100
        ../verilog/adbg_or1k_defines.v
101
        verilogSource
102
        include
103
      
104 131 jt_eaton
 
105 135 jt_eaton
      
106
        
107
        ../verilog/adbg_wb_defines.v
108
        verilogSource
109
        include
110
      
111 131 jt_eaton
 
112 135 jt_eaton
      
113
        
114
        ../verilog/adbg_top.v
115
        verilogSource
116
        module
117
      
118 131 jt_eaton
 
119 135 jt_eaton
      
120
        crc32
121
        ../verilog/adbg_crc32.v
122
        verilogSource
123
        module
124
      
125 131 jt_eaton
 
126 135 jt_eaton
      
127
        jsp_biu
128
        ../verilog/adbg_jsp_biu.v
129
        verilogSource
130
        module
131
      
132 131 jt_eaton
 
133 135 jt_eaton
      
134
        jsp_module
135
        ../verilog/adbg_jsp_module.v
136
        verilogSource
137
        module
138
      
139 131 jt_eaton
 
140 135 jt_eaton
      
141
        or1k_biu
142
        ../verilog/adbg_or1k_biu.v
143
        verilogSource
144
        module
145
      
146 131 jt_eaton
 
147
 
148 135 jt_eaton
      
149
        or1k_module
150
        ../verilog/adbg_or1k_module.v
151
        verilogSource
152
        module
153
      
154 131 jt_eaton
 
155
 
156 135 jt_eaton
      
157
        or1k_status_reg
158
        ../verilog/adbg_or1k_status_reg.v
159
        verilogSource
160
        module
161
      
162 131 jt_eaton
 
163
 
164 135 jt_eaton
      
165
        wb_biu
166
        ../verilog/adbg_wb_biu.v
167
        verilogSource
168
        module
169
      
170 131 jt_eaton
 
171 135 jt_eaton
      
172
        wb_module
173
        ../verilog/adbg_wb_module.v
174
        verilogSource
175
        module
176
      
177 131 jt_eaton
 
178
 
179 135 jt_eaton
      
180
        bytefifo
181
        ../verilog/adbg_bytefifo.v
182
        verilogSource
183
        module
184
      
185 131 jt_eaton
 
186 135 jt_eaton
      
187
        syncflop
188
        ../verilog/adbg_syncflop.v
189
        verilogSource
190
        module
191
      
192 131 jt_eaton
 
193 135 jt_eaton
      
194
        syncreg
195
        ../verilog/adbg_syncreg.v
196
        verilogSource
197
        module
198
      
199 131 jt_eaton
 
200
 
201
 
202 135 jt_eaton
   
203 131 jt_eaton
 
204
 
205 135 jt_eaton
  
206 131 jt_eaton
 
207
 
208
 
209
 
210
 
211 135 jt_eaton
212
       
213 131 jt_eaton
 
214
 
215 135 jt_eaton
              
216
              jtag
217
              
218
              
219
                                   ipxact:library="adv_debug_sys"
220
                                   ipxact:name="adv_dbg_if"
221
                                   ipxact:version="jtag_i"/>
222
              
223
              
224 131 jt_eaton
 
225
 
226 135 jt_eaton
              
227
              cpu0
228
              
229
              
230
                                   ipxact:library="adv_debug_sys"
231
                                   ipxact:name="adv_dbg_if"
232
                                   ipxact:version="cpu0_i"/>
233
              
234
              
235 131 jt_eaton
 
236
 
237 135 jt_eaton
              
238
              wb
239
              
240
              
241
                                   ipxact:library="adv_debug_sys"
242
                                   ipxact:name="adv_dbg_if"
243
                                   ipxact:version="wb_i"/>
244
              
245
              
246 131 jt_eaton
 
247
 
248
 
249
 
250 135 jt_eaton
              
251
              jsp
252
              
253
              
254
                                   ipxact:library="adv_debug_sys"
255
                                   ipxact:name="adv_dbg_if"
256
                                   ipxact:version="jsp_i"/>
257
              
258
              
259 131 jt_eaton
 
260
 
261
 
262
 
263
 
264
 
265
 
266 135 jt_eaton
              
267
              verilog
268
              
269
              
270
                                   ipxact:library="Testbench"
271
                                   ipxact:name="toolflow"
272
                                   ipxact:version="verilog"/>
273
              
274
              
275 131 jt_eaton
 
276
 
277
 
278
 
279
 
280
 
281 135 jt_eaton
              
282
              sim:*Simulation:*
283
              Verilog
284
              
285
                     
286
                            fs-sim
287
                     
288
              
289 131 jt_eaton
 
290
 
291 135 jt_eaton
              
292
              syn:*Synthesis:*
293
              Verilog
294
              
295
                     
296
                            fs-sim
297
                     
298
              
299 131 jt_eaton
 
300 135 jt_eaton
              
301
              doc
302
              
303
              
304
                                   ipxact:library="Testbench"
305
                                   ipxact:name="toolflow"
306
                                   ipxact:version="documentation"/>
307
              
308
              :*Documentation:*
309
              Verilog
310
              
311 131 jt_eaton
 
312
 
313
 
314 135 jt_eaton
      
315 131 jt_eaton
 
316
 
317
 
318
 
319 135 jt_eaton
320 131 jt_eaton
 
321
 
322 135 jt_eaton
int_o
323
wire
324
out
325
326 131 jt_eaton
 
327
 
328
 
329
 
330 135 jt_eaton
biu_wr_strobe
331
wire
332
out
333
334 131 jt_eaton
 
335
 
336
 
337
 
338 135 jt_eaton
339
jsp_data_out
340
reg
341
out70
342
343 131 jt_eaton
 
344
 
345
 
346 135 jt_eaton
347 131 jt_eaton
 
348
 
349
 
350 135 jt_eaton
351 131 jt_eaton
 
352
 
353
 
354
 
355
 
356
 
357
 
358
 
359
 
360
 
361
 
362
 
363 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.