OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [io/] [ip/] [io_module/] [sim/] [testbenches/] [xml/] [io_module_mouse_duth.design.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 133 jt_eaton
2
9 135 jt_eaton
10
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
11 133 jt_eaton
xmlns:socgen="http://opencores.org"
12
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
13 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
14
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
15
opencores.org
16
io
17
io_module
18
mouse_duth.design
19
20 133 jt_eaton
 
21 135 jt_eaton
22
clk
23
24
25
26 133 jt_eaton
 
27 135 jt_eaton
28
cts_pad_in
29
30
31
32 133 jt_eaton
 
33 135 jt_eaton
34
enable
35
36
37
38 133 jt_eaton
 
39 135 jt_eaton
40
gpio_0_in
41
42
43
44 133 jt_eaton
 
45 135 jt_eaton
46
gpio_0_oe
47
48
49
50 133 jt_eaton
 
51 135 jt_eaton
52
gpio_0_out
53
54
55
56 133 jt_eaton
 
57 135 jt_eaton
58
gpio_1_in
59
60
61
62 133 jt_eaton
 
63 135 jt_eaton
64
gpio_1_oe
65
66
67
68 133 jt_eaton
 
69 135 jt_eaton
70
gpio_1_out
71
72
73
74 133 jt_eaton
 
75 135 jt_eaton
76
ms_left
77
78
79
80 133 jt_eaton
 
81 135 jt_eaton
82
ms_mid
83
84
85
86 133 jt_eaton
 
87 135 jt_eaton
88
ms_right
89
90
91
92 133 jt_eaton
 
93 135 jt_eaton
94
new_packet
95
96
97
98 133 jt_eaton
 
99 135 jt_eaton
100
pic_irq
101
102
103
104 133 jt_eaton
 
105 135 jt_eaton
106
pic_irq_in
107
108
109
110 133 jt_eaton
 
111 135 jt_eaton
112
pic_nmi
113
114
115
116 133 jt_eaton
 
117 135 jt_eaton
118
ps2_clk_pad_in
119
120
121
122 133 jt_eaton
 
123 135 jt_eaton
124
ps2_clk_pad_oe
125
126
127
128 133 jt_eaton
 
129 135 jt_eaton
130
ps2_data_avail
131
132
133
134 133 jt_eaton
 
135 135 jt_eaton
136
ps2_data_pad_in
137
138
139
140 133 jt_eaton
 
141 135 jt_eaton
142
ps2_data_pad_oe
143
144
145
146 133 jt_eaton
 
147 135 jt_eaton
148
reg_mb_addr
149
150
151
152 133 jt_eaton
 
153 135 jt_eaton
154
reg_mb_cs
155
156
157
158 133 jt_eaton
 
159 135 jt_eaton
160
reg_mb_rd
161
162
163
164 133 jt_eaton
 
165 135 jt_eaton
166
reg_mb_rdata
167
168
169
170 133 jt_eaton
 
171 135 jt_eaton
172
reg_mb_wait
173
174
175
176 133 jt_eaton
 
177 135 jt_eaton
178
reg_mb_wdata
179
180
181
182 133 jt_eaton
 
183 135 jt_eaton
184
reg_mb_wr
185
186
187
188 133 jt_eaton
 
189 135 jt_eaton
190
reset
191
192
193
194 133 jt_eaton
 
195 135 jt_eaton
196
rts_pad_out
197
198
199
200 133 jt_eaton
 
201 135 jt_eaton
202
rx_irq
203
204
205
206 133 jt_eaton
 
207 135 jt_eaton
208
timer_irq
209
210
211
212 133 jt_eaton
 
213 135 jt_eaton
214
tx_irq
215
216
217
218 133 jt_eaton
 
219 135 jt_eaton
220
uart_rxd_pad_in
221
222
223
224 133 jt_eaton
 
225 135 jt_eaton
226
uart_txd_pad_out
227
228
229
230 133 jt_eaton
 
231 135 jt_eaton
232
wait_n
233
234
235
236 133 jt_eaton
 
237 135 jt_eaton
238
x_pos
239
240
241
242 133 jt_eaton
 
243 135 jt_eaton
244
y_pos
245
246
247
248 133 jt_eaton
 
249
 
250 135 jt_eaton
251
252 133 jt_eaton
 
253 135 jt_eaton
254
dut
255
256
257
 ADDR_WIDTH
258
 BASE_WIDTH
259
 IRQ_MODE
260
 NMI_MODE
261
 UART_DIV
262
 UART_PRESCALE
263
 UART_PRE_SIZE
264
265
266
267

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.