OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [serial_rcvr/] [rtl/] [xml/] [serial_rcvr_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 134 jt_eaton
2 131 jt_eaton
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
logic
39
serial_rcvr
40
def
41 131 jt_eaton
 
42
 
43 135 jt_eaton
44 131 jt_eaton
 
45 135 jt_eaton
 slave_clk
46
  
47
  
48
      
49
  
50 131 jt_eaton
 
51 135 jt_eaton
    
52
      
53
        clk
54
        clk
55
      
56
    
57
 
58
        
59
      
60 131 jt_eaton
 
61
 
62 135 jt_eaton
  
63 131 jt_eaton
 
64 135 jt_eaton
 
65 131 jt_eaton
 
66
 
67 135 jt_eaton
 slave_reset
68
  
69
  
70
      
71
  
72
    
73
      
74
        reset
75
        reset
76
      
77
    
78 131 jt_eaton
 
79 135 jt_eaton
         
80
      
81
  
82 131 jt_eaton
 
83 135 jt_eaton
 
84 131 jt_eaton
 
85 135 jt_eaton
86 131 jt_eaton
 
87
 
88
 
89
 
90 135 jt_eaton
91 131 jt_eaton
 
92 135 jt_eaton
93
  gen_verilog
94
  104.0
95
  none
96
  :*common:*
97
  tools/verilog/gen_verilog
98
   
99
    
100
      destination
101
      serial_rcvr_def
102
    
103
  
104
105 131 jt_eaton
 
106
 
107
 
108 135 jt_eaton
109 131 jt_eaton
 
110 135 jt_eaton
  
111 131 jt_eaton
 
112 135 jt_eaton
    
113
      fs-common
114 131 jt_eaton
 
115 135 jt_eaton
      
116
        
117
        ../verilog/top.body
118
        verilogSourcefragment
119
      
120 131 jt_eaton
 
121 135 jt_eaton
      
122
        
123
        ../verilog/no_fifo
124
        verilogSourcefragment
125
      
126 131 jt_eaton
 
127
 
128 134 jt_eaton
 
129 135 jt_eaton
    
130 134 jt_eaton
 
131 135 jt_eaton
    
132
      fs-sim
133 134 jt_eaton
 
134 135 jt_eaton
      
135
        
136
        ../verilog/copyright
137
        verilogSourceinclude
138
      
139 134 jt_eaton
 
140 135 jt_eaton
      
141
        
142
        ../verilog/common/serial_rcvr_def
143
        verilogSourcemodule
144
      
145 131 jt_eaton
 
146
 
147 135 jt_eaton
      
148
        dest_dir
149
        ../views/sim/
150
        verilogSourcelibraryDir
151
      
152 131 jt_eaton
 
153
 
154
 
155
 
156 135 jt_eaton
    
157 131 jt_eaton
 
158
 
159 134 jt_eaton
 
160 135 jt_eaton
    
161
      fs-syn
162 131 jt_eaton
 
163 135 jt_eaton
      
164
        
165
        ../verilog/copyright
166
        verilogSourceinclude
167
      
168 131 jt_eaton
 
169 135 jt_eaton
      
170
        
171
        ../verilog/common/serial_rcvr_def
172
        verilogSourcemodule
173
      
174 131 jt_eaton
 
175 135 jt_eaton
      
176
        dest_dir
177
        ../views/syn/
178
        verilogSourcelibraryDir
179
      
180 131 jt_eaton
 
181
 
182
 
183 135 jt_eaton
    
184 131 jt_eaton
 
185
 
186
 
187
 
188 135 jt_eaton
  
189 131 jt_eaton
 
190
 
191 135 jt_eaton
  
192 131 jt_eaton
 
193 135 jt_eaton
                
194
                        
195
                                Hierarchical
196
                                
197
                        
198
                
199 131 jt_eaton
 
200
 
201 135 jt_eaton
 
202 131 jt_eaton
 
203
 
204
 
205 135 jt_eaton
 
206
       
207 131 jt_eaton
 
208 135 jt_eaton
              
209
              Hierarchical
210
                      Hierarchical
211
              
212 131 jt_eaton
 
213 135 jt_eaton
              
214
              verilog
215
              
216
              
217
                                   ipxact:library="Testbench"
218
                                   ipxact:name="toolflow"
219
                                   ipxact:version="verilog"/>
220
              
221
              
222 131 jt_eaton
 
223
 
224 134 jt_eaton
 
225
 
226
 
227 135 jt_eaton
              
228
              common:*common:*
229
              Verilog
230
              
231
                     
232
                            fs-common
233
                     
234
              
235 131 jt_eaton
 
236
 
237
 
238 135 jt_eaton
              
239
              sim:*Simulation:*
240
              Verilog
241
              
242
                     
243
                            fs-sim
244
                     
245
              
246 131 jt_eaton
 
247
 
248
 
249 135 jt_eaton
              
250
              syn:*Synthesis:*
251
              Verilog
252
              
253
                     
254
                            fs-syn
255
                     
256
              
257 131 jt_eaton
 
258
 
259
 
260
 
261
 
262
 
263 135 jt_eaton
              
264
              doc
265
              
266
              
267
                                   ipxact:library="Testbench"
268
                                   ipxact:name="toolflow"
269
                                   ipxact:version="documentation"/>
270
              
271
              :*Documentation:*
272
              Verilog
273
              
274 131 jt_eaton
 
275
 
276
 
277 135 jt_eaton
      
278 131 jt_eaton
 
279
 
280
 
281
 
282
 
283
 
284 135 jt_eaton
285 131 jt_eaton
 
286
 
287 135 jt_eaton
edge_enable
288
wire
289
in
290
291 131 jt_eaton
 
292 135 jt_eaton
parity_enable
293
wire
294
in
295
296 131 jt_eaton
 
297 135 jt_eaton
parity_type
298
wire
299
in
300
301 131 jt_eaton
 
302 135 jt_eaton
parity_force
303
wire
304
in
305
306 131 jt_eaton
 
307
 
308
 
309
 
310 135 jt_eaton
pad_in
311
wire
312
in
313
314 131 jt_eaton
 
315 135 jt_eaton
rcv_stb
316
wire
317
in
318
319
 
320
data_out
321
wire
322
out
323
WIDTH-10
324
325
 
326
parity_error
327
wire
328
out
329
330
 
331
stop_error
332
wire
333
out
334
335
 
336
data_avail
337
wire
338
out
339
340
 
341
342
 
343
344
 
345
 
346
 
347
 
348
 
349
 
350
 
351

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.