OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [wishbone/] [ip/] [wb_uart16550/] [rtl/] [xml/] [wb_uart16550_bus32_big.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
wishbone
39
wb_uart16550
40
bus32_big
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46
 
47 135 jt_eaton
 wb_clk
48
  
49
  
50
      
51
  
52
    
53
      
54
        clk
55
        wb_clk_i
56
      
57
    
58 131 jt_eaton
 
59 135 jt_eaton
      
60
      
61
  
62
 
63 131 jt_eaton
 
64
 
65 135 jt_eaton
 wb_reset
66
  
67
  
68
      
69
  
70
    
71
      
72
        reset
73
        wb_rst_i
74
      
75
    
76
        
77
      
78
  
79 131 jt_eaton
 
80 135 jt_eaton
 
81 131 jt_eaton
 
82
 
83
 
84
 
85 135 jt_eaton
wb
86
   
87
  
88
      
89
   
90
     
91 131 jt_eaton
 
92 135 jt_eaton
        
93
         adr
94
         
95
         wb_adr_i
96
           72
97
         
98
       
99 131 jt_eaton
 
100
 
101 135 jt_eaton
        
102
         wdata
103
         
104
         wb_dat_i
105
           310
106
         
107
       
108 131 jt_eaton
 
109
 
110 135 jt_eaton
        
111
         rdata
112
         
113
         wb_dat_o
114
           310
115
         
116
       
117 131 jt_eaton
 
118
 
119 135 jt_eaton
        
120
         sel
121
         
122
         wb_sel_i
123
           30
124
         
125
       
126 131 jt_eaton
 
127
 
128
 
129 135 jt_eaton
        
130
         ack
131
         
132
         wb_ack_o
133
         
134
       
135 131 jt_eaton
 
136
 
137 135 jt_eaton
        
138
         cyc
139
         
140
         wb_cyc_i
141
         
142
       
143 131 jt_eaton
 
144
 
145
 
146 135 jt_eaton
        
147
         stb
148
         
149
         wb_stb_i
150
         
151
       
152 131 jt_eaton
 
153
 
154 135 jt_eaton
        
155
         we
156
         
157
         wb_we_i
158
         
159
       
160 131 jt_eaton
 
161
 
162
 
163
 
164
 
165 135 jt_eaton
     
166 131 jt_eaton
 
167 135 jt_eaton
        
168
      
169
   big
170
   8
171
        
172 131 jt_eaton
 
173 135 jt_eaton
174 131 jt_eaton
 
175 135 jt_eaton
176 131 jt_eaton
 
177
 
178
 
179
 
180
 
181 133 jt_eaton
 
182 135 jt_eaton
183 133 jt_eaton
 
184
 
185
 
186 131 jt_eaton
 
187
 
188
 
189 135 jt_eaton
190
  gen_registers
191
  102.1
192
  none
193
  :*common:*
194
  tools/regtool/gen_registers
195
    
196
    
197
      bus_intf
198
      wb
199
    
200
    
201
      dest_dir
202
      ../verilog
203
    
204
  
205
206 131 jt_eaton
 
207
 
208
 
209
 
210 135 jt_eaton
211
  gen_verilog
212
  104.0
213
  none
214
  :*common:*
215
  tools/verilog/gen_verilog
216
  
217
    
218
      destination
219
      wb_uart16550_bus32_big
220
    
221
  
222
223 131 jt_eaton
 
224
 
225
 
226
 
227
 
228
 
229 135 jt_eaton
230 131 jt_eaton
 
231
 
232 135 jt_eaton
  
233 131 jt_eaton
 
234
 
235
 
236
 
237
 
238
 
239 135 jt_eaton
    
240
      fs-common
241 131 jt_eaton
 
242 135 jt_eaton
      
243
        
244
        ../verilog/top.body
245
        verilogSourcefragment
246
      
247 131 jt_eaton
 
248
 
249 135 jt_eaton
    
250 131 jt_eaton
 
251
 
252
 
253
 
254
 
255
 
256 135 jt_eaton
    
257
      fs-sim
258 131 jt_eaton
 
259 135 jt_eaton
      
260
        
261
        ../verilog/copyright.v
262
        verilogSourceinclude
263
      
264 131 jt_eaton
 
265 135 jt_eaton
      
266
        
267
        ../verilog/common/wb_uart16550_bus32_big
268
        verilogSourcemodule
269
      
270 131 jt_eaton
 
271
 
272
 
273 135 jt_eaton
      
274
        
275
        ../verilog/defines
276
        verilogSourceinclude
277
      
278 131 jt_eaton
 
279 135 jt_eaton
      
280
        wb
281
        ../verilog/wb_uart16550_bus32_big_wb
282
        verilogSourcemodule
283
      
284 131 jt_eaton
 
285
 
286
 
287 135 jt_eaton
      
288
        raminfr
289
        ../verilog/raminfr
290
        verilogSourcemodule
291
      
292 131 jt_eaton
 
293 135 jt_eaton
      
294
        receiver
295
        ../verilog/receiver
296
        verilogSourcemodule
297
      
298 131 jt_eaton
 
299 135 jt_eaton
      
300
        regs
301
        ../verilog/regs
302
        verilogSourcemodule
303
      
304 131 jt_eaton
 
305 135 jt_eaton
      
306
        rfifo
307
        ../verilog/rfifo
308
        verilogSourcemodule
309
      
310 131 jt_eaton
 
311 135 jt_eaton
      
312
        sync_flops
313
        ../verilog/sync_flops
314
        verilogSourcemodule
315
      
316 131 jt_eaton
 
317 135 jt_eaton
      
318
        tfifo
319
        ../verilog/tfifo
320
        verilogSourcemodule
321
      
322 131 jt_eaton
 
323 135 jt_eaton
      
324
        transmitter
325
        ../verilog/transmitter
326
        verilogSourcemodule
327
      
328 131 jt_eaton
 
329 135 jt_eaton
      
330
        wb_fsm
331
        ../verilog/wb_fsm
332
        verilogSourcemodule
333
      
334 131 jt_eaton
 
335
 
336
 
337
 
338 135 jt_eaton
    
339 131 jt_eaton
 
340
 
341 135 jt_eaton
    
342
      fs-syn
343 131 jt_eaton
 
344 135 jt_eaton
      
345
        
346
        ../verilog/copyright.v
347
        verilogSourceinclude
348
      
349 131 jt_eaton
 
350
 
351 135 jt_eaton
      
352
        
353
        ../verilog/common/wb_uart16550_bus32_big
354
        verilogSourcemodule
355
      
356 131 jt_eaton
 
357
 
358 135 jt_eaton
      
359
        
360
        ../verilog/defines
361
        verilogSourceinclude
362
      
363 131 jt_eaton
 
364 135 jt_eaton
      
365
        wb
366
        ../verilog/wb_uart16550_bus32_big_wb
367
        verilogSourcemodule
368
      
369 131 jt_eaton
 
370
 
371 135 jt_eaton
      
372
        raminfr
373
        ../verilog/raminfr
374
        verilogSourcemodule
375
      
376 131 jt_eaton
 
377 135 jt_eaton
      
378
        receiver
379
        ../verilog/receiver
380
        verilogSourcemodule
381
      
382 131 jt_eaton
 
383 135 jt_eaton
      
384
        regs
385
        ../verilog/regs
386
        verilogSourcemodule
387
      
388 131 jt_eaton
 
389 135 jt_eaton
      
390
        rfifo
391
        ../verilog/rfifo
392
        verilogSourcemodule
393
      
394 131 jt_eaton
 
395 135 jt_eaton
      
396
        sync_flops
397
        ../verilog/sync_flops
398
        verilogSourcemodule
399
      
400 131 jt_eaton
 
401 135 jt_eaton
      
402
        tfifo
403
        ../verilog/tfifo
404
        verilogSourcemodule
405
      
406 131 jt_eaton
 
407 135 jt_eaton
      
408
        transmitter
409
        ../verilog/transmitter
410
        verilogSourcemodule
411
      
412 131 jt_eaton
 
413 135 jt_eaton
      
414
        wb_fsm
415
        ../verilog/wb_fsm
416
        verilogSourcemodule
417
      
418 131 jt_eaton
 
419
 
420 135 jt_eaton
    
421 131 jt_eaton
 
422
 
423
 
424
 
425 135 jt_eaton
  
426 131 jt_eaton
 
427
 
428
 
429
 
430
 
431 135 jt_eaton
432
       
433 131 jt_eaton
 
434 135 jt_eaton
              
435
              verilog
436
              
437
              
438
                                   ipxact:library="Testbench"
439
                                   ipxact:name="toolflow"
440
                                   ipxact:version="verilog"/>
441
              
442
              
443 131 jt_eaton
 
444
 
445 135 jt_eaton
 
446
 
447
 
448
              
449
              common:*common:*
450 131 jt_eaton
 
451 135 jt_eaton
              Verilog
452
              
453
                     
454
                            fs-common
455
                     
456
              
457 131 jt_eaton
 
458
 
459 135 jt_eaton
              
460
              sim:*Simulation:*
461 131 jt_eaton
 
462 135 jt_eaton
              Verilog
463
              
464
                     
465
                            fs-sim
466
                     
467
              
468 131 jt_eaton
 
469 135 jt_eaton
              
470
              syn:*Synthesis:*
471 131 jt_eaton
 
472 135 jt_eaton
              Verilog
473
              
474
                     
475
                            fs-syn
476
                     
477
              
478 131 jt_eaton
 
479
 
480 135 jt_eaton
              
481
              doc
482
              
483
              
484
                                   ipxact:library="Testbench"
485
                                   ipxact:name="toolflow"
486
                                   ipxact:version="documentation"/>
487
              
488
              :*Documentation:*
489
              Verilog
490
              
491 131 jt_eaton
 
492 135 jt_eaton
      
493 131 jt_eaton
 
494
 
495
 
496
 
497
 
498 135 jt_eaton
499 131 jt_eaton
 
500 135 jt_eaton
baud_o
501
  wire
502
  out
503
504 131 jt_eaton
 
505 135 jt_eaton
cts_pad_i
506
  wire
507
  in
508
509 131 jt_eaton
 
510 135 jt_eaton
dcd_pad_i
511
  wire
512
  in
513
514 131 jt_eaton
 
515 135 jt_eaton
dsr_pad_i
516
  wire
517
  in
518
519 131 jt_eaton
 
520 135 jt_eaton
dtr_pad_o
521
  wire
522
  out
523
524 131 jt_eaton
 
525 135 jt_eaton
int_o
526
  wire
527
  out
528
529 131 jt_eaton
 
530
 
531 135 jt_eaton
ri_pad_i
532
  wire
533
  in
534
535 131 jt_eaton
 
536 135 jt_eaton
rts_pad_o
537
  wire
538
  out
539
540 131 jt_eaton
 
541 135 jt_eaton
srx_pad_i
542
  wire
543
  in
544
545 131 jt_eaton
 
546 135 jt_eaton
stx_pad_o
547
  wire
548
  out
549
550 131 jt_eaton
 
551
 
552
 
553
 
554 135 jt_eaton
555 131 jt_eaton
 
556 135 jt_eaton
557 131 jt_eaton
 
558
 
559
 
560 135 jt_eaton
561
562
8
563
 wb
564
565
 wb
566
 0x00
567 131 jt_eaton
 
568 135 jt_eaton
  
569
  mb_microbus
570
  0x100
571
  32
572 131 jt_eaton
 
573
 
574 135 jt_eaton
 
575
   rb_dll_reg
576
   0x0
577
   8
578
   read-only
579
  
580 131 jt_eaton
 
581 135 jt_eaton
 
582
   tr_reg
583
   0x0
584
   8
585
   write-strobe
586
  
587 131 jt_eaton
 
588
 
589 135 jt_eaton
 
590
   ie_dlh_reg
591
   0x1
592
   8
593
   read-only
594
  
595 131 jt_eaton
 
596 135 jt_eaton
 
597
   ie_reg
598
   0x1
599
   4
600
   write-strobe
601
  
602 131 jt_eaton
 
603
 
604 135 jt_eaton
 
605
   dll_reg
606
   0x0
607
   8
608
   write-strobe
609
  
610 131 jt_eaton
 
611
 
612 135 jt_eaton
 
613
   dlh_reg
614
   0x1
615
   8
616
   write-strobe
617
  
618 131 jt_eaton
 
619
 
620
 
621
 
622 135 jt_eaton
 
623
   ii_reg
624
   0x2
625
   4
626
   read-only
627
  
628 131 jt_eaton
 
629 135 jt_eaton
 
630
   fc_reg
631
   0x2
632
   8
633
   write-only
634
  
635 131 jt_eaton
 
636 135 jt_eaton
 
637
   lc_reg
638
   0x3
639
   8
640
   read-write
641
  
642 131 jt_eaton
 
643 135 jt_eaton
 
644
   mc_reg
645
   0x4
646
   5
647
   read-write
648
  
649 131 jt_eaton
 
650 135 jt_eaton
 
651
   ls_reg
652
   0x5
653
   8
654
   read-only
655
  
656 131 jt_eaton
 
657 135 jt_eaton
 
658
   ms_reg
659
   0x6
660
   8
661
   read-only
662
  
663 131 jt_eaton
 
664 135 jt_eaton
 
665
   sr_reg
666
   0x7
667
   8
668
   read-write
669
  
670 131 jt_eaton
 
671
 
672
 
673 135 jt_eaton
674
   debug_0_reg
675
   0x8
676
   32
677
   read-only
678
  
679 131 jt_eaton
 
680
 
681 135 jt_eaton
682
   debug_1_reg
683
   0xc
684
   32
685
   read-only
686
  
687 131 jt_eaton
 
688
 
689
 
690
 
691
 
692
 
693
 
694
 
695
 
696
 
697 135 jt_eaton
  
698 131 jt_eaton
 
699
 
700 135 jt_eaton
701 131 jt_eaton
 
702 135 jt_eaton
703 131 jt_eaton
 
704
 
705
 
706
 
707 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.