OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [wishbone/] [ip/] [wb_uart16550/] [rtl/] [xml/] [wb_uart16550_bus32_lit.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
wishbone
39
wb_uart16550
40
bus32_lit
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46 135 jt_eaton
 wb_clk
47
  
48
  
49
      
50
        
51
    
52
      
53
        clk
54
        wb_clk_i
55
      
56
    
57
 
58
        
59
      
60
  
61
 
62 131 jt_eaton
 
63
 
64 135 jt_eaton
 wb_reset
65
  
66
  
67
      
68
  
69
    
70
      
71
        reset
72
        wb_rst_i
73
      
74
    
75
        
76
      
77
  
78
 
79 131 jt_eaton
 
80
 
81
 
82
 
83 135 jt_eaton
wb
84
   
85
  
86
      
87
   
88
     
89 131 jt_eaton
 
90 135 jt_eaton
        
91
         adr
92
         
93
         wb_adr_i
94
           72
95
         
96
       
97 131 jt_eaton
 
98
 
99 135 jt_eaton
        
100
         wdata
101
         
102
         wb_dat_i
103
           310
104
         
105
       
106 131 jt_eaton
 
107
 
108 135 jt_eaton
        
109
         rdata
110
         
111
         wb_dat_o
112
           310
113
         
114
       
115 131 jt_eaton
 
116
 
117 135 jt_eaton
        
118
         sel
119
         
120
         wb_sel_i
121
           30
122
         
123
       
124 131 jt_eaton
 
125
 
126
 
127 135 jt_eaton
        
128
         ack
129
         
130
         wb_ack_o
131
         
132
       
133 131 jt_eaton
 
134
 
135 135 jt_eaton
        
136
         cyc
137
         
138
         wb_cyc_i
139
         
140
       
141 131 jt_eaton
 
142
 
143
 
144 135 jt_eaton
        
145
         stb
146
         
147
         wb_stb_i
148
         
149
       
150 131 jt_eaton
 
151
 
152 135 jt_eaton
        
153
         we
154
         
155
         wb_we_i
156
         
157
       
158 131 jt_eaton
 
159
 
160 135 jt_eaton
     
161
 
162
        
163
      
164 131 jt_eaton
 
165 135 jt_eaton
   little
166
   8
167
     
168 131 jt_eaton
 
169
 
170 135 jt_eaton
171 131 jt_eaton
 
172 135 jt_eaton
173 131 jt_eaton
 
174
 
175
 
176
 
177
 
178
 
179 135 jt_eaton
180 131 jt_eaton
 
181
 
182
 
183 133 jt_eaton
 
184
 
185
 
186 135 jt_eaton
187
  gen_registers
188
  102.1
189
  none
190
  :*common:*
191
  tools/regtool/gen_registers
192
    
193
    
194
      bus_intf
195
      wb
196
    
197
    
198
      dest_dir
199
      ../verilog
200
    
201
  
202
203 133 jt_eaton
 
204
 
205 131 jt_eaton
 
206
 
207 135 jt_eaton
208
  gen_verilog
209
  104.0
210
  none
211
  :*common:*
212
  tools/verilog/gen_verilog
213
  
214
    
215
      destination
216
      wb_uart16550_bus32_lit
217
    
218
  
219
220 131 jt_eaton
 
221
 
222
 
223
 
224 135 jt_eaton
225 131 jt_eaton
 
226
 
227 135 jt_eaton
  
228 131 jt_eaton
 
229
 
230 135 jt_eaton
    
231
      fs-common
232 131 jt_eaton
 
233 135 jt_eaton
      
234
        
235
        ../verilog/top.body
236
        verilogSourcefragment
237
      
238 131 jt_eaton
 
239 135 jt_eaton
    
240 131 jt_eaton
 
241
 
242
 
243 135 jt_eaton
    
244
      fs-sim
245
      
246
        
247
        ../verilog/copyright.v
248
        verilogSourceinclude
249
      
250 131 jt_eaton
 
251 135 jt_eaton
      
252
        
253
        ../verilog/common/wb_uart16550_bus32_lit
254
        verilogSourcemodule
255
      
256 131 jt_eaton
 
257
 
258 135 jt_eaton
      
259
        
260
        ../verilog/defines
261
        verilogSourceinclude
262
      
263 131 jt_eaton
 
264 135 jt_eaton
      
265
        wb
266
        ../verilog/wb_uart16550_bus32_lit_wb
267
        verilogSourcemodule
268
      
269 131 jt_eaton
 
270
 
271 135 jt_eaton
      
272
        raminfr
273
        ../verilog/raminfr
274
        verilogSourcemodule
275
      
276 131 jt_eaton
 
277 135 jt_eaton
      
278
        receiver
279
        ../verilog/receiver
280
        verilogSourcemodule
281
      
282 131 jt_eaton
 
283 135 jt_eaton
      
284
        regs
285
        ../verilog/regs
286
        verilogSourcemodule
287
      
288 131 jt_eaton
 
289 135 jt_eaton
      
290
        rfifo
291
        ../verilog/rfifo
292
        verilogSourcemodule
293
      
294 131 jt_eaton
 
295 135 jt_eaton
      
296
        sync_flops
297
        ../verilog/sync_flops
298
        verilogSourcemodule
299
      
300 131 jt_eaton
 
301 135 jt_eaton
      
302
        tfifo
303
        ../verilog/tfifo
304
        verilogSourcemodule
305
      
306 131 jt_eaton
 
307 135 jt_eaton
      
308
        transmitter
309
        ../verilog/transmitter
310
        verilogSourcemodule
311
      
312 131 jt_eaton
 
313 135 jt_eaton
      
314
        wb_fsm
315
        ../verilog/wb_fsm
316
        verilogSourcemodule
317
      
318 131 jt_eaton
 
319
 
320
 
321 135 jt_eaton
    
322 131 jt_eaton
 
323
 
324 135 jt_eaton
    
325
      fs-syn
326
      
327
        
328
        ../verilog/copyright.v
329
        verilogSourceinclude
330
      
331 131 jt_eaton
 
332 135 jt_eaton
      
333
        
334
        ../verilog/common/wb_uart16550_bus32_lit
335
        verilogSourcemodule
336
      
337 131 jt_eaton
 
338
 
339 135 jt_eaton
      
340
        
341
        ../verilog/defines
342
        verilogSourceinclude
343
      
344 131 jt_eaton
 
345 135 jt_eaton
      
346
        wb
347
        ../verilog/wb_uart16550_bus32_lit_wb
348
        verilogSourcemodule
349
      
350 131 jt_eaton
 
351
 
352 135 jt_eaton
      
353
        raminfr
354
        ../verilog/raminfr
355
        verilogSourcemodule
356
      
357 131 jt_eaton
 
358 135 jt_eaton
      
359
        receiver
360
        ../verilog/receiver
361
        verilogSourcemodule
362
      
363 131 jt_eaton
 
364 135 jt_eaton
      
365
        regs
366
        ../verilog/regs
367
        verilogSourcemodule
368
      
369 131 jt_eaton
 
370 135 jt_eaton
      
371
        rfifo
372
        ../verilog/rfifo
373
        verilogSourcemodule
374
      
375 131 jt_eaton
 
376 135 jt_eaton
      
377
        sync_flops
378
        ../verilog/sync_flops
379
        verilogSourcemodule
380
      
381 131 jt_eaton
 
382 135 jt_eaton
      
383
        tfifo
384
        ../verilog/tfifo
385
        verilogSourcemodule
386
      
387 131 jt_eaton
 
388 135 jt_eaton
      
389
        transmitter
390
        ../verilog/transmitter
391
        verilogSourcemodule
392
      
393 131 jt_eaton
 
394 135 jt_eaton
      
395
        wb_fsm
396
        ../verilog/wb_fsm
397
        verilogSourcemodule
398
      
399 131 jt_eaton
 
400
 
401
 
402 135 jt_eaton
    
403 131 jt_eaton
 
404
 
405 135 jt_eaton
  
406 131 jt_eaton
 
407
 
408
 
409
 
410
 
411 135 jt_eaton
412
       
413 131 jt_eaton
 
414 135 jt_eaton
              
415
              verilog
416
              
417
              
418
                                   ipxact:library="Testbench"
419
                                   ipxact:name="toolflow"
420
                                   ipxact:version="verilog"/>
421
              
422
              
423 131 jt_eaton
 
424
 
425
 
426
 
427
 
428 135 jt_eaton
              
429
              common:*common:*
430 131 jt_eaton
 
431 135 jt_eaton
              Verilog
432
              
433
                     
434
                            fs-common
435
                     
436
              
437 131 jt_eaton
 
438
 
439 135 jt_eaton
              
440
              sim:*Simulation:*
441 131 jt_eaton
 
442 135 jt_eaton
              Verilog
443
              
444
                     
445
                            fs-sim
446
                     
447
              
448 131 jt_eaton
 
449 135 jt_eaton
              
450
              syn:*Synthesis:*
451 131 jt_eaton
 
452 135 jt_eaton
              Verilog
453
              
454
                     
455
                            fs-syn
456
                     
457
              
458 131 jt_eaton
 
459
 
460
 
461 135 jt_eaton
              
462
              doc
463
              
464
              
465
                                   ipxact:library="Testbench"
466
                                   ipxact:name="toolflow"
467
                                   ipxact:version="documentation"/>
468
              
469
              :*Documentation:*
470
              Verilog
471
              
472 131 jt_eaton
 
473 135 jt_eaton
      
474 131 jt_eaton
 
475
 
476
 
477
 
478
 
479
 
480 135 jt_eaton
481 131 jt_eaton
 
482 135 jt_eaton
baud_o
483
  wire
484
  out
485
486 131 jt_eaton
 
487 135 jt_eaton
cts_pad_i
488
  wire
489
  in
490
491 131 jt_eaton
 
492 135 jt_eaton
dcd_pad_i
493
  wire
494
  in
495
496 131 jt_eaton
 
497 135 jt_eaton
dsr_pad_i
498
  wire
499
  in
500
501 131 jt_eaton
 
502 135 jt_eaton
dtr_pad_o
503
  wire
504
  out
505
506 131 jt_eaton
 
507 135 jt_eaton
int_o
508
  wire
509
  out
510
511 131 jt_eaton
 
512
 
513 135 jt_eaton
ri_pad_i
514
  wire
515
  in
516
517 131 jt_eaton
 
518 135 jt_eaton
rts_pad_o
519
  wire
520
  out
521
522 131 jt_eaton
 
523 135 jt_eaton
srx_pad_i
524
  wire
525
  in
526
527 131 jt_eaton
 
528 135 jt_eaton
stx_pad_o
529
  wire
530
  out
531
532 131 jt_eaton
 
533
 
534
 
535
 
536 135 jt_eaton
537 131 jt_eaton
 
538 135 jt_eaton
539 131 jt_eaton
 
540
 
541
 
542 135 jt_eaton
543
544
 wb
545
8
546
547
 wb
548
 0x00
549 131 jt_eaton
 
550 135 jt_eaton
  
551
  mb_microbus
552
  0x100
553
  32
554 131 jt_eaton
 
555
 
556 135 jt_eaton
 
557
   rb_dll_reg
558
   0x0
559
   8
560
   read-only
561
  
562 131 jt_eaton
 
563 135 jt_eaton
 
564
   tr_reg
565
   0x0
566
   8
567
   write-strobe
568
  
569 131 jt_eaton
 
570
 
571 135 jt_eaton
 
572
   ie_dlh_reg
573
   0x1
574
   8
575
   read-only
576
  
577 131 jt_eaton
 
578 135 jt_eaton
 
579
   ie_reg
580
   0x1
581
   4
582
   write-strobe
583
  
584 131 jt_eaton
 
585
 
586 135 jt_eaton
 
587
   dll_reg
588
   0x0
589
   8
590
   write-strobe
591
  
592 131 jt_eaton
 
593
 
594 135 jt_eaton
 
595
   dlh_reg
596
   0x1
597
   8
598
   write-strobe
599
  
600 131 jt_eaton
 
601
 
602
 
603
 
604 135 jt_eaton
 
605
   ii_reg
606
   0x2
607
   4
608
   read-only
609
  
610 131 jt_eaton
 
611 135 jt_eaton
 
612
   fc_reg
613
   0x2
614
   8
615
   write-only
616
  
617 131 jt_eaton
 
618
 
619 135 jt_eaton
 
620
   lc_reg
621
   0x3
622
   8
623
   read-write
624
  
625 131 jt_eaton
 
626 135 jt_eaton
 
627
   mc_reg
628
   0x4
629
   5
630
   read-write
631
  
632 131 jt_eaton
 
633 135 jt_eaton
 
634
   ls_reg
635
   0x5
636
   8
637
   read-only
638
  
639 131 jt_eaton
 
640 135 jt_eaton
 
641
   ms_reg
642
   0x6
643
   8
644
   read-only
645
  
646 131 jt_eaton
 
647 135 jt_eaton
 
648
   sr_reg
649
   0x7
650
   8
651
   read-write
652
  
653 131 jt_eaton
 
654
 
655 135 jt_eaton
 
656
   debug_0_reg
657
   0x8
658
   32
659
   read-only
660
  
661 131 jt_eaton
 
662
 
663 135 jt_eaton
 
664
   debug_1_reg
665
   0xc
666
   32
667
   read-only
668
  
669 131 jt_eaton
 
670
 
671
 
672
 
673
 
674
 
675
 
676 135 jt_eaton
  
677 131 jt_eaton
 
678
 
679 135 jt_eaton
680 131 jt_eaton
 
681 135 jt_eaton
682 131 jt_eaton
 
683
 
684
 
685
 
686 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.