OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [geda-project.org/] [symbols/] [primitives/] [pins/] [xml/] [pins_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 135 jt_eaton
2
5
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11
 
12
geda-project.org
13
symbols
14
pins
15
def
16
 
17
 
18
 
19
 
20
21
22
 
23
24
 
25
 
26
27
in_wire
28
 
29
30
IN
31
in
32
0
33
0
34
300
35
00
36
4
37
0
38
0
39
1
40
wire
41
42
 
43
44
 
45
46
in_wire_m
47
 
48
49
IN
50
in
51
0
52
0
53
300
54
00
55
4
56
0
57
1
58
1
59
wire
60
61
 
62
63
 
64
 
65
66
out_wire
67
 
68
69
OUT
70
out
71
0
72
0
73
300
74
00
75
4
76
0
77
1
78
1
79
wire
80
81
 
82
83
 
84
 
85
 
86
87
out_wire_m
88
 
89
90
OUT
91
out
92
0
93
0
94
300
95
00
96
4
97
0
98
0
99
1
100
wire
101
102
 
103
104
 
105
 
106
 
107
 
108
 
109
110
in_bus
111
 
112
113
IN
114
in
115
0
116
0
117
300
118
00
119
4
120
1
121
0
122
1
123
wire
124
125
 
126
127
 
128
 
129
 
130
131
in_bus_m
132
 
133
134
IN
135
in
136
0
137
0
138
300
139
00
140
4
141
1
142
1
143
1
144
wire
145
146
 
147
148
 
149
 
150
 
151
 
152
153
out_bus
154
 
155
156
OUT
157
out
158
0
159
0
160
300
161
00
162
4
163
1
164
1
165
1
166
wire
167
168
 
169
170
 
171
 
172
 
173
 
174
175
out_bus_m
176
 
177
178
OUT
179
out
180
0
181
0
182
300
183
00
184
4
185
1
186
0
187
1
188
wire
189
190
 
191
192
 
193
 
194
 
195
 
196
 
197
 
198
199
 
200
in_wire_n
201
 
202
203
IN
204
in
205
0
206
0
207
300
208
00
209
4
210
0
211
0
212
1
213
1
214
wire
215
216
 
217
 
218
219
 
220
 
221
222
 
223
out_wire_n
224
 
225
226
OUT
227
out
228
0
229
0
230
300
231
00
232
4
233
0
234
1
235
1
236
1
237
wire
238
239
 
240
 
241
242
 
243
 
244
 
245
 
246
 
247
 
248
249
 
250
in_bus_n
251
 
252
253
IN
254
in
255
0
256
0
257
300
258
00
259
4
260
1
261
0
262
1
263
1
264
wire
265
266
 
267
 
268
269
 
270
 
271
272
 
273
out_bus_n
274
 
275
276
OUT
277
out
278
0
279
0
280
300
281
00
282
4
283
1
284
1
285
1
286
1
287
wire
288
289
 
290
 
291
292
 
293
 
294
 
295
 
296
 
297
 
298
299
reset
300
 
301
302
IN
303
in
304
0
305
0
306
800
307
00
308
4
309
0
310
0
311
1
312
wire
313
314
 
315
316
800
317
0
318
800
319
300
320
4
321
0
322
0
323
0
324
-1
325
-1
326
327
 
328
 
329
330
800
331
350
332
50
333
6
334
0
335
0
336
0
337
-1
338
-1
339
0
340
0
341
-1
342
-1
343
-1
344
-1
345
346
 
347
 
348
 
349
 
350
 
351
352
 
353
 
354
 
355
 
356
 
357
 
358
359
set
360
 
361
362
IN
363
in
364
0
365
400
366
800
367
400
368
4
369
0
370
0
371
1
372
wire
373
374
 
375
376
800
377
400
378
800
379
100
380
4
381
0
382
0
383
0
384
-1
385
-1
386
387
 
388
 
389
390
800
391
50
392
50
393
6
394
0
395
0
396
0
397
-1
398
-1
399
0
400
0
401
-1
402
-1
403
-1
404
-1
405
406
 
407
 
408
 
409
410
 
411
 
412
 
413
 
414
415
 
416
 
417
 
418
419
420
 
421
 
422
 
423
 
424
 
425
 
426
 
427
 
428
 
429
 
430
 
431
 
432
 
433

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.