OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [Testbench/] [bfms/] [display_model/] [rtl/] [xml/] [display_model_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 133 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 133 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 133 jt_eaton
 
37 135 jt_eaton
opencores.org
38
Testbench
39
display_model
40
def
41 133 jt_eaton
 
42 135 jt_eaton
43 133 jt_eaton
 
44
 
45 135 jt_eaton
46
  gen_verilog
47
  104.0
48
  none
49
  :*common:*
50
  tools/verilog/gen_verilog
51
    
52
    
53
      destination
54
      display_model_def
55
    
56
  
57
58 133 jt_eaton
 
59
 
60
 
61 135 jt_eaton
62 133 jt_eaton
 
63
 
64
 
65 135 jt_eaton
66
       
67 133 jt_eaton
 
68
 
69 135 jt_eaton
           
70
              verilog
71
              
72
              
73
                                   ipxact:library="Testbench"
74
                                   ipxact:name="toolflow"
75
                                   ipxact:version="verilog"/>
76
              
77
              
78 133 jt_eaton
 
79
 
80
 
81 135 jt_eaton
              
82
              common:*common:*
83
              Verilog
84
              
85
                     
86
                            fs-common
87
                     
88
              
89 133 jt_eaton
 
90
 
91
 
92
 
93 135 jt_eaton
              
94
              sim:*Simulation:*
95 133 jt_eaton
 
96 135 jt_eaton
              Verilog
97
              
98
                     
99
                            fs-sim
100
                     
101
              
102 133 jt_eaton
 
103
 
104 135 jt_eaton
              
105
              syn:*Synthesis:*
106 133 jt_eaton
 
107 135 jt_eaton
              Verilog
108
              
109
                     
110
                            fs-syn
111
                     
112
              
113 133 jt_eaton
 
114
 
115 135 jt_eaton
              
116
              doc
117
              
118
              
119
                                   ipxact:library="Testbench"
120
                                   ipxact:name="toolflow"
121
                                   ipxact:version="documentation"/>
122
              
123
              :*Documentation:*
124
              Verilog
125
              
126 133 jt_eaton
 
127 135 jt_eaton
      
128 133 jt_eaton
 
129
 
130
 
131
 
132
 
133 135 jt_eaton
134 133 jt_eaton
 
135 135 jt_eaton
clk
136
wire
137
in
138
139 133 jt_eaton
 
140 135 jt_eaton
reset
141
wire
142
in
143
144 133 jt_eaton
 
145
 
146
 
147 135 jt_eaton
dp
148
wire
149
in
150
151 133 jt_eaton
 
152
 
153
 
154
 
155 135 jt_eaton
seg
156
wire
157
in60
158
159 133 jt_eaton
 
160
 
161 135 jt_eaton
an
162
wire
163
in30
164
165 133 jt_eaton
 
166
 
167
 
168
 
169
 
170
 
171
 
172
 
173 135 jt_eaton
174 133 jt_eaton
 
175 135 jt_eaton
176 133 jt_eaton
 
177
 
178
 
179
 
180
 
181
 
182
 
183
 
184
 
185 135 jt_eaton
  
186 133 jt_eaton
 
187 135 jt_eaton
    
188
      fs-common
189 133 jt_eaton
 
190 135 jt_eaton
      
191
        
192
        ../verilog/top.rtl
193
        verilogSourcefragment
194
      
195 133 jt_eaton
 
196
 
197 135 jt_eaton
    
198 133 jt_eaton
 
199
 
200
 
201 134 jt_eaton
 
202
 
203 135 jt_eaton
    
204
      fs-sim
205 134 jt_eaton
 
206 135 jt_eaton
      
207
        
208
        ../verilog/copyright
209
        verilogSourceinclude
210
      
211 134 jt_eaton
 
212 135 jt_eaton
      
213
        
214
        ../verilog/common/display_model_def
215
        verilogSourcemodule
216
      
217 134 jt_eaton
 
218
 
219 135 jt_eaton
      
220
        dest_dir../views/sim/
221
        verilogSourcelibraryDir
222
      
223 134 jt_eaton
 
224
 
225
 
226 135 jt_eaton
    
227 134 jt_eaton
 
228
 
229
 
230
 
231
 
232
 
233
 
234 135 jt_eaton
    
235
      fs-syn
236 134 jt_eaton
 
237
 
238 135 jt_eaton
      
239
        
240
        ../verilog/copyright
241
        verilogSourceinclude
242
      
243 134 jt_eaton
 
244 135 jt_eaton
      
245
        
246
        ../verilog/common/display_model_def
247
        verilogSourcemodule
248
      
249 134 jt_eaton
 
250 135 jt_eaton
      
251
        dest_dir../views/syn/
252
        verilogSourcelibraryDir
253
      
254 134 jt_eaton
 
255 135 jt_eaton
    
256 134 jt_eaton
 
257
 
258
 
259
 
260
 
261
 
262
 
263 135 jt_eaton
  
264 134 jt_eaton
 
265
 
266
 
267
 
268
 
269
 
270
 
271
 
272
 
273
 
274 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.