OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [Testbench/] [bfms/] [uart_model/] [rtl/] [xml/] [uart_model_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
Testbench
39
uart_model
40
def
41 131 jt_eaton
 
42
 
43
 
44
 
45
 
46
 
47
 
48 135 jt_eaton
49 131 jt_eaton
 
50 135 jt_eaton
51
  gen_verilog_sim
52
  104.0
53
  none
54
  :*Simulation:*
55
  tools/verilog/gen_verilog
56
    
57
    
58
      destination
59
      uart_model_def
60
    
61
  
62
63 131 jt_eaton
 
64
 
65 135 jt_eaton
66
  gen_verilog_syn
67
  104.0
68
  none
69
  :*Synthesis:*
70
  tools/verilog/gen_verilog
71
    
72
    
73
      destination
74
      uart_model_def
75
    
76
  
77
78 131 jt_eaton
 
79
 
80 135 jt_eaton
81 131 jt_eaton
 
82
 
83
 
84
 
85 135 jt_eaton
86 131 jt_eaton
 
87
 
88 135 jt_eaton
        
89
        
90
        Hierarchical
91
        
92
        
93
        
94 134 jt_eaton
 
95
 
96
 
97
 
98
 
99 135 jt_eaton
 
100
  
101
 
102
              
103
              Hierarchical
104
              Hierarchical
105
              
106
 
107
 
108
             
109
              verilog
110
              
111
              
112
                                   ipxact:library="Testbench"
113
                                   ipxact:name="toolflow"
114
                                   ipxact:version="verilog"/>
115
              
116
              
117
 
118
 
119
 
120
 
121
              
122
              sim:*Simulation:*
123 134 jt_eaton
 
124 135 jt_eaton
              Verilog
125
              
126
                     
127
                            fs-sim
128
                     
129
              
130 134 jt_eaton
 
131
 
132 135 jt_eaton
              
133
              syn:*Synthesis:*
134 134 jt_eaton
 
135 135 jt_eaton
              Verilog
136
              
137
                     
138
                            fs-syn
139
                     
140
              
141 134 jt_eaton
 
142
 
143 135 jt_eaton
              
144
              doc
145
              
146
              
147
                                   ipxact:library="Testbench"
148
                                   ipxact:name="toolflow"
149
                                   ipxact:version="documentation"/>
150
              
151
              :*Documentation:*
152
              Verilog
153
              
154 134 jt_eaton
 
155 135 jt_eaton
      
156 134 jt_eaton
 
157
 
158
 
159 135 jt_eaton
160
CLKCNT4'h5
161
SIZE4
162
163 134 jt_eaton
 
164 135 jt_eaton
165 134 jt_eaton
 
166 135 jt_eaton
clk
167
wire
168
in
169
170 134 jt_eaton
 
171 135 jt_eaton
reset
172
wire
173
in
174
175 134 jt_eaton
 
176
 
177 135 jt_eaton
txd_in
178
wire
179
in
180
181 134 jt_eaton
 
182 135 jt_eaton
rxd_out
183
wire
184
out
185
186 134 jt_eaton
 
187 135 jt_eaton
188 134 jt_eaton
 
189 135 jt_eaton
190 134 jt_eaton
 
191
 
192
 
193
 
194
 
195
 
196
 
197
 
198
 
199 135 jt_eaton
  
200 131 jt_eaton
 
201 135 jt_eaton
    
202
      fs-sim
203 131 jt_eaton
 
204 135 jt_eaton
      
205
        
206
        ../verilog/copyright
207
        verilogSourceinclude
208
      
209 131 jt_eaton
 
210 135 jt_eaton
      
211
        
212
        ../verilog/top.rtl
213
        verilogSourcefragment
214
      
215 131 jt_eaton
 
216 135 jt_eaton
      
217
        
218
        ../verilog/top.tasks
219
        verilogSourcefragment
220
      
221 131 jt_eaton
 
222
 
223 134 jt_eaton
 
224 135 jt_eaton
      
225
        
226
        ../verilog/sim/uart_model_def
227
        verilogSourcemodule
228
      
229 131 jt_eaton
 
230
 
231 134 jt_eaton
 
232 135 jt_eaton
      
233
        
234
        ../verilog/serial_rcvr
235
        verilogSourcemodule
236
      
237 131 jt_eaton
 
238 135 jt_eaton
      
239
        
240
        ../verilog/serial_xmit
241
        verilogSourcemodule
242
      
243 131 jt_eaton
 
244
 
245 135 jt_eaton
      
246
        
247
        ../verilog/divider
248
        verilogSourcemodule
249
      
250 131 jt_eaton
 
251 135 jt_eaton
      
252
        dest_dir../views/sim/
253
        verilogSourcelibraryDir
254
      
255 131 jt_eaton
 
256
 
257
 
258
 
259
 
260
 
261 135 jt_eaton
    
262 131 jt_eaton
 
263
 
264
 
265
 
266
 
267
 
268
 
269 135 jt_eaton
    
270
      fs-syn
271 131 jt_eaton
 
272 135 jt_eaton
      
273
        
274
        ../verilog/copyright
275
        verilogSourceinclude
276
      
277 131 jt_eaton
 
278 134 jt_eaton
 
279 135 jt_eaton
      
280
        
281
        ../verilog/top.rtl
282
        verilogSourcefragment
283
      
284 131 jt_eaton
 
285
 
286 135 jt_eaton
      
287
        
288
        ../verilog/serial_rcvr
289
        verilogSourcemodule
290
      
291 131 jt_eaton
 
292
 
293 134 jt_eaton
 
294 135 jt_eaton
      
295
        
296
        ../verilog/syn/uart_model_def
297
        verilogSourcemodule
298
      
299 131 jt_eaton
 
300 134 jt_eaton
 
301
 
302 135 jt_eaton
      
303
        
304
        ../verilog/serial_xmit
305
        verilogSourcemodule
306
      
307 131 jt_eaton
 
308
 
309 135 jt_eaton
      
310
        
311
        ../verilog/divider
312
        verilogSourcemodule
313
      
314 131 jt_eaton
 
315
 
316
 
317
 
318 135 jt_eaton
      
319
        dest_dir../views/syn/
320
        verilogSourcelibraryDir
321
      
322 131 jt_eaton
 
323 135 jt_eaton
    
324 131 jt_eaton
 
325
 
326
 
327
 
328
 
329
 
330
 
331 135 jt_eaton
  
332 131 jt_eaton
 
333
 
334
 
335
 
336
 
337
 
338
 
339
 
340
 
341 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.