OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [Testbench/] [bfms/] [vga_model/] [rtl/] [xml/] [vga_model_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
Testbench
39
vga_model
40
def
41 131 jt_eaton
 
42
 
43
 
44
 
45
 
46
 
47
 
48 135 jt_eaton
49 131 jt_eaton
 
50 135 jt_eaton
51
  gen_verilog_sim
52
  104.0
53
  none
54
  :*Simulation:*
55
  tools/verilog/gen_verilog
56
    
57
    
58
      destination
59
      vga_model_def
60
    
61
  
62
63 131 jt_eaton
 
64
 
65 135 jt_eaton
66
  gen_verilog_syn
67
  104.0
68
  none
69
  :*Synthesis:*
70
  tools/verilog/gen_verilog
71
    
72
    
73
      destination
74
      vga_model_def
75
    
76
  
77
78 131 jt_eaton
 
79
 
80
 
81
 
82
 
83 135 jt_eaton
84 131 jt_eaton
 
85
 
86
 
87
 
88 135 jt_eaton
89 131 jt_eaton
 
90 135 jt_eaton
                
91
                        
92
                                Hierarchical
93
                                
94
                        
95
                
96 131 jt_eaton
 
97
 
98
 
99 135 jt_eaton
 
100
       
101 131 jt_eaton
 
102 135 jt_eaton
              
103
              Hierarchical
104
                       Hierarchical
105
              
106 131 jt_eaton
 
107
 
108
 
109 135 jt_eaton
              
110
              verilog
111
              
112
              
113
                                   ipxact:library="Testbench"
114
                                   ipxact:name="toolflow"
115
                                   ipxact:version="verilog"/>
116
              
117
              
118 131 jt_eaton
 
119
 
120
 
121 135 jt_eaton
 
122
 
123
 
124
 
125
              
126
              sim:*Simulation:*
127 131 jt_eaton
 
128 135 jt_eaton
              Verilog
129
              
130
                     
131
                            fs-sim
132
                     
133
              
134 131 jt_eaton
 
135
 
136 135 jt_eaton
              
137
              syn:*Synthesis:*
138 131 jt_eaton
 
139 135 jt_eaton
              Verilog
140
              
141
                     
142
                            fs-syn
143
                     
144
              
145 131 jt_eaton
 
146
 
147 135 jt_eaton
              
148
              doc
149
              
150
              
151
                                   ipxact:library="Testbench"
152
                                   ipxact:name="toolflow"
153
                                   ipxact:version="documentation"/>
154
              
155
              :*Documentation:*
156
              Verilog
157
              
158 131 jt_eaton
 
159 135 jt_eaton
      
160 131 jt_eaton
 
161
 
162
 
163
 
164
 
165 135 jt_eaton
166 131 jt_eaton
 
167 135 jt_eaton
clk
168
wire
169
in
170
171 131 jt_eaton
 
172 135 jt_eaton
reset
173
wire
174
in
175
176 131 jt_eaton
 
177
 
178 135 jt_eaton
vsync_n
179
wire
180
in
181
182 131 jt_eaton
 
183 135 jt_eaton
hsync_n
184
wire
185
in
186
187 131 jt_eaton
 
188
 
189 135 jt_eaton
red
190
wire
191
in20
192
193 131 jt_eaton
 
194
 
195 135 jt_eaton
green
196
wire
197
in20
198
199 131 jt_eaton
 
200
 
201 135 jt_eaton
blue
202
wire
203
in10
204
205 131 jt_eaton
 
206
 
207
 
208
 
209
 
210
 
211 135 jt_eaton
212 131 jt_eaton
 
213 135 jt_eaton
214 131 jt_eaton
 
215
 
216
 
217
 
218
 
219
 
220
 
221
 
222
 
223
 
224
 
225 135 jt_eaton
  
226 131 jt_eaton
 
227 135 jt_eaton
    
228
      fs-sim
229 131 jt_eaton
 
230 135 jt_eaton
      
231
        
232
        ../verilog/copyright
233
        verilogSourceinclude
234
      
235 131 jt_eaton
 
236 135 jt_eaton
      
237
        
238
        ../verilog/sim/vga_model_def
239
        verilogSourcemodule
240
      
241 131 jt_eaton
 
242
 
243 135 jt_eaton
      
244
        
245
        ../verilog/top.rtl
246
        verilogSourcefragment
247
      
248 134 jt_eaton
 
249
 
250
 
251 135 jt_eaton
      
252
        dest_dir../views/sim/
253
        verilogSourcelibraryDir
254
      
255 134 jt_eaton
 
256
 
257
 
258
 
259
 
260
 
261 135 jt_eaton
    
262 134 jt_eaton
 
263
 
264
 
265
 
266
 
267
 
268
 
269 135 jt_eaton
    
270
      fs-syn
271 134 jt_eaton
 
272 135 jt_eaton
      
273
        
274
        ../verilog/copyright
275
        verilogSourceinclude
276
      
277 134 jt_eaton
 
278 135 jt_eaton
      
279
        
280
        ../verilog/syn/vga_model_def
281
        verilogSourcemodule
282
      
283 134 jt_eaton
 
284
 
285 135 jt_eaton
      
286
        
287
        ../verilog/top.rtl
288
        verilogSourcefragment
289
      
290 134 jt_eaton
 
291
 
292
 
293
 
294
 
295 135 jt_eaton
      
296
        dest_dir../views/syn/
297
        verilogSourcelibraryDir
298
      
299 134 jt_eaton
 
300 135 jt_eaton
    
301 134 jt_eaton
 
302
 
303
 
304
 
305
 
306
 
307
 
308 135 jt_eaton
  
309 134 jt_eaton
 
310
 
311
 
312
 
313
 
314
 
315
 
316 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.