OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [serial/] [sim/] [testbenches/] [xml/] [cde_serial_both_dutg.design.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
9 135 jt_eaton
10
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
11 131 jt_eaton
xmlns:socgen="http://opencores.org"
12
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
13 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
14
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
15
opencores.org
16
cde
17
serial
18
both_dutg.design
19
20 131 jt_eaton
 
21
 
22
 
23
24 135 jt_eaton
reset
25
wire
26 131 jt_eaton
27
 
28
 
29
30 135 jt_eaton
xmit_edge_enable
31
reg
32 131 jt_eaton
33
 
34
 
35
 
36
37 135 jt_eaton
xmit_parity_enable
38
reg
39 131 jt_eaton
40
 
41
 
42
43 135 jt_eaton
xmit_parity_type
44
reg
45 131 jt_eaton
46
 
47
 
48
 
49
50 135 jt_eaton
xmit_parity_force
51
reg
52 131 jt_eaton
53
 
54
 
55
 
56
57 135 jt_eaton
xmit_load
58
reg
59 131 jt_eaton
60
 
61
 
62
 
63
64 135 jt_eaton
xmit_start_value
65
reg
66 131 jt_eaton
67
 
68
 
69
70 135 jt_eaton
xmit_stop_value
71
reg
72 131 jt_eaton
73
 
74
 
75
 
76
 
77
78 135 jt_eaton
xmit_buffer_empty
79
wire
80 131 jt_eaton
81
 
82
 
83
 
84
85 135 jt_eaton
serial
86
wire
87 131 jt_eaton
88
 
89
 
90
 
91
92 135 jt_eaton
xmit_data
93
reg
94
WIDTH-10
95 131 jt_eaton
96
 
97
 
98
 
99
100 135 jt_eaton
shift_buffer
101
wire
102
WIDTH-10
103 131 jt_eaton
104
 
105
 
106
 
107
 
108
 
109
 
110 135 jt_eaton
111 131 jt_eaton
 
112
 
113
 
114 135 jt_eaton
115 131 jt_eaton
 
116 135 jt_eaton
117
clk
118
119
120
121 131 jt_eaton
 
122 135 jt_eaton
123
reset
124
125
126
127 131 jt_eaton
 
128
 
129 135 jt_eaton
130
131
132 131 jt_eaton
 
133 135 jt_eaton
134
xmit_parity_enable
135
136
137 131 jt_eaton
 
138 135 jt_eaton
139
xmit_parity_type
140
141
142 131 jt_eaton
 
143 135 jt_eaton
144
xmit_parity_force
145
146
147 131 jt_eaton
 
148 135 jt_eaton
149
shift_buffer
150
151
152 131 jt_eaton
 
153 135 jt_eaton
154
stop_cnt
155
156
157 131 jt_eaton
 
158 135 jt_eaton
159
last_cnt
160
161
162 131 jt_eaton
 
163 135 jt_eaton
164
parity_calc
165
166
167 131 jt_eaton
 
168
 
169 135 jt_eaton
170
parity_samp
171
172
173 131 jt_eaton
 
174
 
175 135 jt_eaton
176
frame_err
177
178
179 131 jt_eaton
 
180
 
181
 
182
 
183
 
184 135 jt_eaton
185
xmit_edge_enable
186
187
188 131 jt_eaton
 
189 135 jt_eaton
190
xmit_parity_enable
191
192
193 131 jt_eaton
 
194 135 jt_eaton
195
xmit_parity_type
196
197
198 131 jt_eaton
 
199 135 jt_eaton
200
xmit_parity_force
201
202
203 131 jt_eaton
 
204 135 jt_eaton
205
xmit_load
206
207
208 131 jt_eaton
 
209 135 jt_eaton
210
xmit_start_value
211
212
213 131 jt_eaton
 
214 135 jt_eaton
215
xmit_stop_value
216
217
218 131 jt_eaton
 
219 135 jt_eaton
220
serial
221
222
223
224 131 jt_eaton
 
225 135 jt_eaton
226
xmit_buffer_empty
227
228
229 131 jt_eaton
 
230
 
231
 
232
 
233
 
234
 
235 135 jt_eaton
236
xmit_data
237
238
239 131 jt_eaton
 
240
 
241
 
242
 
243
 
244
 
245
 
246
 
247
 
248
 
249 135 jt_eaton
250
251 131 jt_eaton
 
252 135 jt_eaton
253
dutx
254
255
256
 WIDTH
257
 SIZE
258
259
260 131 jt_eaton
 
261
 
262 135 jt_eaton
263
dutr
264
265
266
 WIDTH
267
 SIZE
268
269
270 131 jt_eaton
 
271
 
272
 
273 135 jt_eaton
274

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.