OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [sync/] [rtl/] [xml/] [cde_sync_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
5 135 jt_eaton
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7 131 jt_eaton
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11 131 jt_eaton
 
12 135 jt_eaton
opencores.org
13
cde
14
sync
15
def
16 131 jt_eaton
 
17
 
18
 
19
 
20
 
21 135 jt_eaton
22 131 jt_eaton
 
23
 
24
 
25
 
26 135 jt_eaton
27
  gen_verilog
28
  104.0
29
  none
30
  :*common:*
31
  tools/verilog/gen_verilog
32
  
33
    
34
      destination
35
      sync_def
36
    
37
  
38
39 134 jt_eaton
 
40
 
41
 
42
 
43 135 jt_eaton
44 134 jt_eaton
 
45
 
46
 
47
 
48
 
49
 
50
 
51 135 jt_eaton
52 131 jt_eaton
 
53
 
54 135 jt_eaton
        
55
                        
56
                                verilog
57
                                verilog
58
                                cde_sync_def
59
                                
60
                                        
61 131 jt_eaton
 
62 135 jt_eaton
                                  WIDTH
63
                                                8
64
                                        
65
                                
66
                                
67
                                        fs-sim
68
                                
69
                        
70
                
71 134 jt_eaton
 
72 135 jt_eaton
 
73
              
74 134 jt_eaton
 
75
 
76 135 jt_eaton
        
77
        rtl
78
        verilog:Kactus2:
79
        verilog
80
        
81
 
82
             
83
              verilog
84
              
85
              
86
                                   ipxact:library="Testbench"
87
                                   ipxact:name="toolflow"
88
                                   ipxact:version="verilog"/>
89
              
90
              
91 134 jt_eaton
 
92
 
93
 
94 135 jt_eaton
              
95
              common:*common:*
96
              Verilog
97
              
98
                     
99
                            fs-common
100
                     
101
              
102 134 jt_eaton
 
103
 
104
 
105 135 jt_eaton
              
106
              sim:*Simulation:*
107
              Verilog
108
              
109
                     
110
                            fs-sim
111
                     
112
              
113 134 jt_eaton
 
114 135 jt_eaton
              
115
              syn:*Synthesis:*
116
              Verilog
117
              
118
                     
119
                            fs-syn
120
                     
121
              
122 134 jt_eaton
 
123
 
124
 
125 131 jt_eaton
 
126
 
127
 
128 135 jt_eaton
      
129
              doc
130
              
131
              
132
                                   ipxact:library="Testbench"
133
                                   ipxact:name="toolflow"
134
                                   ipxact:version="documentation"/>
135
              
136
              :*Documentation:*
137
              Verilog
138
              
139 131 jt_eaton
 
140
 
141
 
142
 
143
 
144 135 jt_eaton
              
145 131 jt_eaton
 
146
 
147
 
148 135 jt_eaton
149
WIDTH1
150
DEPTH2
151
152 131 jt_eaton
 
153 135 jt_eaton
154 131 jt_eaton
 
155 135 jt_eaton
clk
156
wire
157
in
158
159 131 jt_eaton
 
160
 
161 135 jt_eaton
data_in
162
wire
163
in
164
WIDTH-10
165
166 131 jt_eaton
 
167 135 jt_eaton
data_out
168
wire
169
out
170
WIDTH-10
171
172 131 jt_eaton
 
173
 
174
 
175
 
176 135 jt_eaton
177 131 jt_eaton
 
178 135 jt_eaton
179 131 jt_eaton
 
180
 
181
 
182
 
183 134 jt_eaton
 
184
 
185 135 jt_eaton
186 134 jt_eaton
 
187
 
188
 
189
 
190
 
191 135 jt_eaton
   
192
      fs-common
193 134 jt_eaton
 
194 135 jt_eaton
      
195
        
196
        ../verilog/sync_def
197
        verilogSourcefragment
198
      
199 134 jt_eaton
 
200
 
201
 
202
 
203
 
204 135 jt_eaton
   
205 134 jt_eaton
 
206
 
207
 
208 131 jt_eaton
 
209 134 jt_eaton
 
210
 
211 135 jt_eaton
   
212
      fs-sim
213 134 jt_eaton
 
214
 
215 135 jt_eaton
      
216
        
217
        ../verilog/copyright
218
        verilogSourceinclude
219
      
220 134 jt_eaton
 
221
 
222 135 jt_eaton
 
223
      
224
        
225
        ../verilog/common/sync_def
226
        verilogSourcemodule
227
      
228
 
229
 
230 131 jt_eaton
 
231 135 jt_eaton
      
232
        dest_dir
233
        ../views/sim/
234
        verilogSourcelibraryDir
235
      
236 131 jt_eaton
 
237 135 jt_eaton
  
238 131 jt_eaton
 
239
 
240 135 jt_eaton
   
241
      fs-syn
242 131 jt_eaton
 
243 134 jt_eaton
 
244 135 jt_eaton
      
245
        
246
        ../verilog/copyright
247
        verilogSourceinclude
248
      
249 134 jt_eaton
 
250
 
251 135 jt_eaton
      
252
        
253
        ../verilog/common/sync_def
254
        verilogSourcemodule
255
      
256 134 jt_eaton
 
257
 
258
 
259 135 jt_eaton
      
260
        dest_dir
261
        ../views/syn/
262
        verilogSourcelibraryDir
263
      
264 131 jt_eaton
 
265
 
266
 
267 135 jt_eaton
   
268 131 jt_eaton
 
269
 
270 135 jt_eaton
   
271
      fs-lint
272 131 jt_eaton
 
273 135 jt_eaton
      
274
        dest_dir
275
        ../views/syn/
276
        verilogSourcelibraryDir
277
      
278 131 jt_eaton
 
279 135 jt_eaton
   
280 131 jt_eaton
 
281
 
282
 
283 135 jt_eaton
284 131 jt_eaton
 
285
 
286
 
287
 
288
 
289
 
290
 
291
 
292
 
293
 
294 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.