OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [adv_debug_sys/] [Hardware/] [adv_dbg_if/] [sim/] [testbenches/] [xml/] [adv_dbg_if_wb_cpu0_duth.design.xml] - Diff between revs 133 and 135

Show entire file | Details | Blame | View Log

Rev 133 Rev 135
Line 4... Line 4...
// Generated File Do Not EDIT                                                                         //
// Generated File Do Not EDIT                                                                         //
//                                                                                                    //
//                                                                                                    //
// ./tools/verilog/gen_tb -vendor opencores.org -library adv_debug_sys  -component adv_dbg_if  -version wb_cpu0 //
// ./tools/verilog/gen_tb -vendor opencores.org -library adv_debug_sys  -component adv_dbg_if  -version wb_cpu0 //
//                                                                                                    //
//                                                                                                    //
-->
-->
 
 
xmlns:spirit="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009"
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
xmlns:socgen="http://opencores.org"
xmlns:socgen="http://opencores.org"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xsi:schemaLocation="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009/index.xsd">
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
opencores.org
opencores.org
adv_debug_sys
adv_debug_sys
adv_dbg_if
adv_dbg_if
wb_cpu0_duth.design
wb_cpu0_duth.design
 
 
 
 
 
 
capture_dr_i
capture_dr_i
 
 
 
 
 
 
 
 
 
 
cpu0_ack_i
cpu0_ack_i
 
 
 
 
 
 
 
 
 
 
cpu0_addr_o
cpu0_addr_o
 
 
 
 
 
 
 
 
 
 
cpu0_bp_i
cpu0_bp_i
 
 
 
 
 
 
 
 
 
 
cpu0_clk_i
cpu0_clk_i
 
 
 
 
 
 
 
 
 
 
cpu0_data_i
cpu0_data_i
 
 
 
 
 
 
 
 
 
 
cpu0_data_o
cpu0_data_o
 
 
 
 
 
 
 
 
 
 
cpu0_rst_o
cpu0_rst_o
 
 
 
 
 
 
 
 
 
 
cpu0_stall_o
cpu0_stall_o
 
 
 
 
 
 
 
 
 
 
cpu0_stb_o
cpu0_stb_o
 
 
 
 
 
 
 
 
 
 
cpu0_we_o
cpu0_we_o
 
 
 
 
 
 
 
 
 
 
debug_select_i
debug_select_i
 
 
 
 
 
 
 
 
 
 
rst_i
rst_i
 
 
 
 
 
 
 
 
 
 
shift_dr_i
shift_dr_i
 
 
 
 
 
 
 
 
 
 
tck_i
tck_i
 
 
 
 
 
 
 
 
 
 
tdi_i
tdi_i
 
 
 
 
 
 
 
 
 
 
tdo_o
tdo_o
 
 
 
 
 
 
 
 
 
 
update_dr_i
update_dr_i
 
 
 
 
 
 
 
 
 
 
wb_ack_i
wb_ack_i
 
 
 
 
 
 
 
 
 
 
wb_adr_o
wb_adr_o
 
 
 
 
 
 
 
 
 
 
wb_bte_o
wb_bte_o
 
 
 
 
 
 
 
 
 
 
wb_cab_o
wb_cab_o
 
 
 
 
 
 
 
 
 
 
wb_clk_i
wb_clk_i
 
 
 
 
 
 
 
 
 
 
wb_cti_o
wb_cti_o
 
 
 
 
 
 
 
 
 
 
wb_cyc_o
wb_cyc_o
 
 
 
 
 
 
 
 
 
 
wb_dat_i
wb_dat_i
 
 
 
 
 
 
 
 
 
 
wb_dat_o
wb_dat_o
 
 
 
 
 
 
 
 
 
 
wb_err_i
wb_err_i
 
 
 
 
 
 
 
 
 
 
wb_rst_i
wb_rst_i
 
 
 
 
 
 
 
 
 
 
wb_sel_o
wb_sel_o
 
 
 
 
 
 
 
 
 
 
wb_stb_o
wb_stb_o
 
 
 
 
 
 
 
 
 
 
wb_we_o
wb_we_o
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
dut
dut
 
 
 
 
 
 
 
 
 
 
 
 
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.