OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [pad/] [rtl/] [xml/] [cde_pad_od_dig.xml] - Diff between revs 134 and 135

Show entire file | Details | Blame | View Log

Rev 134 Rev 135
Line 1... Line 1...
 
 
 
 
 
 
-->
-->
 
 
xmlns:spirit="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009"
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
xmlns:socgen="http://opencores.org"
xmlns:socgen="http://opencores.org"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
xsi:schemaLocation="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009/index.xsd">
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
 
 
opencores.org
opencores.org
cde
cde
pad
pad
od_dig  default
od_dig
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 pad_ring
 pad_ring
  
  
  
 
  
 
    
 
      
 
        PAD_io
 
        PAD
 
      
 
 
 
    
  
 
      
 
  
 
          
 
            
 
        PAD_io
 
        PAD
 
 
 
            
 
          
 
        
 
      
 
  
 
 
 
 
 
 
 pad
 
  
 
  
 
  
 
    
 
      
 
        pad_oe
 
        pad_oe
 
      
 
      
 
        pad_in
 
        pad_in
 
      
 
 
 
    
 
 
 
 
 
 
 pad
 
  
 
 
 
  
 
      
 
  
 
    
 
      
 
        pad_oe
 
        pad_oe
 
      
 
      
 
        pad_in
 
        pad_in
 
      
 
    
 
 
 
      
 
      
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
  gen_verilog_sim
 
  104.0
 
  none
 
  :*Simulation:*
 
  ./tools/verilog/gen_verilog
 
  
 
    
 
      destination
 
      pad_od_dig
 
    
 
  
 
 
 
 
 
 
 
 
 
 
 
  gen_verilog_syn
 
  104.0
 
  none
 
  :*Synthesis:*
 
  ./tools/verilog/gen_verilog
 
  
 
    
 
      destination
 
      pad_od_dig
 
    
 
  
 
 
 
 
 
 
 
 
 
 
 
 
  gen_verilog_sim
 
  104.0
 
  none
 
  :*Simulation:*
 
  tools/verilog/gen_verilog
 
  
 
    
 
      destination
 
      pad_od_dig
 
    
 
  
 
 
 
 
 
 
 
 
 
 
 
  gen_verilog_syn
 
  104.0
 
  none
 
  :*Synthesis:*
 
  tools/verilog/gen_verilog
 
  
 
    
 
      destination
 
      pad_od_dig
 
    
 
  
 
 
 
 
 
 
 
 
 
 
       
 
 
 
            
 
              verilog
 
              
 
              
 
                                   spirit:library="Testbench"
 
                                   spirit:name="toolflow"
 
                                   spirit:version="verilog"/>
 
              
 
              
 
 
 
 
 
 
 
 
 
 
 
 
       
 
 
 
            
 
              verilog
 
              
 
              
 
                                   ipxact:library="Testbench"
 
                                   ipxact:name="toolflow"
 
                                   ipxact:version="verilog"/>
 
              
 
              
 
 
              
 
              sim:*Simulation:*
 
              Verilog
 
              
 
                     
 
                            fs-sim
 
                     
 
              
 
 
 
              
 
              syn:*Synthesis:*
 
              Verilog
 
              
 
                     
 
                            fs-syn
 
                     
 
              
 
 
 
 
 
 
 
             
 
              doc
 
              
 
              
 
                                   spirit:library="Testbench"
 
                                   spirit:name="toolflow"
 
                                   spirit:version="documentation"/>
 
              
 
              :*Documentation:*
 
              Verilog
 
              
 
 
 
 
              
 
              sim:*Simulation:*
 
              Verilog
 
              
 
                     
 
                            fs-sim
 
                     
 
              
 
 
      
              
 
              syn:*Synthesis:*
 
              Verilog
 
              
 
                     
 
                            fs-syn
 
                     
 
              
 
 
 
 
 
 
 
             
 
              doc
 
              
 
              
 
                                   ipxact:library="Testbench"
 
                                   ipxact:name="toolflow"
 
                                   ipxact:version="documentation"/>
 
              
 
              :*Documentation:*
 
              Verilog
 
              
 
 
 
 
 
 
PAD
      
wire
 
inout
 
 
 
 
 
pad_in
 
wire
 
out
 
 
 
 
 
pad_oe
 
wire
 
in
 
 
 
 
 
 
 
 
 
 
 
 
PAD
 
wire
 
inout
 
 
 
 
 
pad_in
 
wire
 
out
 
 
 
 
 
pad_oe
 
wire
 
in
 
 
 
 
 
 
 
 
 
 
   
 
      fs-sim
 
 
 
     
 
        
 
        ../verilog/pad_od_sim
 
        verilogSourcefragment
 
      
 
 
 
  
 
        
 
        ../verilog/copyright
 
        verilogSourceinclude
 
      
 
 
 
      
 
        
 
        ../verilog/sim/pad_od_dig
 
        verilogSourcemodule
 
      
 
 
 
 
 
 
 
 
   
 
      fs-sim
 
 
      
     
        dest_dir
        
        ../views/sim/
        ../verilog/pad_od_sim
        verilogSourcelibraryDir
        verilogSourcefragment
      
      
 
 
  
  
 
        
 
        ../verilog/copyright
 
        verilogSourceinclude
 
      
 
 
 
      
 
        
 
        ../verilog/sim/pad_od_dig
 
        verilogSourcemodule
 
      
 
 
   
 
      fs-syn
 
 
 
     
 
        
 
        ../verilog/pad_od_syn
 
        verilogSourcefragment
 
      
 
 
 
  
      
        
        dest_dir
        ../verilog/copyright
        ../views/sim/
        verilogSourceinclude
        verilogSourcelibraryDir
      
      
 
 
      
  
        
 
        ../verilog/syn/pad_od_dig
 
        verilogSourcemodule
 
      
 
 
 
 
 
      
   
        dest_dir
      fs-syn
        ../views/syn/
 
        verilogSourcelibraryDir
 
      
 
 
 
 
     
 
        
 
        ../verilog/pad_od_syn
 
        verilogSourcefragment
 
      
 
 
 
  
 
        
 
        ../verilog/copyright
 
        verilogSourceinclude
 
      
 
 
   
      
 
        
 
        ../verilog/syn/pad_od_dig
 
        verilogSourcemodule
 
      
 
 
 
 
    
      
 
        dest_dir
 
        ../views/syn/
 
        verilogSourcelibraryDir
 
      
 
 
      fs-lint
 
      
 
        dest_dir
 
        ../views/syn/
 
        verilogSourcelibraryDir
 
      
 
 
 
    
 
 
 
 
   
 
 
 
 
 
    
 
 
 
      fs-lint
 
      
 
        dest_dir
 
        ../views/syn/
 
        verilogSourcelibraryDir
 
      
 
 
 
    
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
refdes
 
P?
 
800
 
1000
 
5
 
10
 
1
 
1
 
2
 
 
 
 
 
 
 
module_name
 
cde_pad_od_dig
 
400
 
0
 
5
 
10
 
0
 
1
 
2
 
 
 
 
 
 
 
vendor
 
opencores.org
 
0
 
-200
 
0
 
10
 
0
 
0
 
0
 
 
 
 
 
 
 
library
 
cde
 
0
 
-300
 
0
 
10
 
0
 
0
 
0
 
 
 
 
 
 
 
 
 
component
 
pad
 
0
 
-400
 
0
 
10
 
0
 
0
 
0
 
 
 
 
 
 
 
 
 
 
 
version
 
od_dig
 
0
 
-500
 
0
 
10
 
0
 
0
 
0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
cde_pad_od_dig
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pads
 
 def
 
 io_pad
 
 100
 
 00
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pads
 
 def
 
 oe_wire
 
 0
 
 600
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 out_wire
 
 1300
 
 600
 
 PAD
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 in_wire
 
 0
 
 900
 
 pad_oe
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 out_wire_m
 
 000
 
 200
 
 pad_in
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
vector
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pads
 
 def
 
 io_pad
 
 100
 
 00
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pads
 
 def
 
 oe_bus
 
 0
 
 600
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 out_bus
 
 1300
 
 600
 
 PAD
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 in_bus
 
 0
 
 900
 
 pad_oe
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 geda-project.org
 
 symbols
 
 pins
 
 def
 
 out_bus_m
 
 000
 
 200
 
 pad_in
 
 0
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.