OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [spi_interface/] [componentCfg.xml] - Rev 135

Compare with Previous | Blame | View Log

<?xml version="1.0" encoding="UTF-8"?>
<!--

-->
<socgen:componentConfiguration  
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"  
xmlns:socgen="http://opencores.org" 
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance">

<socgen:vendor>opencores.org</socgen:vendor>
<socgen:library>logic</socgen:library>
<socgen:component>spi_interface</socgen:component>


<socgen:ip_name_depth>2</socgen:ip_name_depth>
<socgen:ip_name_vendor_sep>_</socgen:ip_name_vendor_sep>
<socgen:ip_name_library_sep>_</socgen:ip_name_library_sep>
<socgen:ip_name_version_sep>_</socgen:ip_name_version_sep>
<socgen:ip_name_base_macro>VARIANT</socgen:ip_name_base_macro>

<socgen:systems>
  <socgen:system>
   <socgen:name>TestBenches</socgen:name>
   <socgen:level1>sim</socgen:level1>
   <socgen:level2>testbenches</socgen:level2>
   <socgen:level3>testbench</socgen:level3>
   <socgen:level4>version</socgen:level4>
  </socgen:system>
  <socgen:system>
   <socgen:name>Fpgas</socgen:name>
   <socgen:level1>syn</socgen:level1>
   <socgen:level2>ise</socgen:level2>
   <socgen:level3>chip</socgen:level3>
   <socgen:level4>variant</socgen:level4>
  </socgen:system>
</socgen:systems>



<socgen:doc>

<socgen:library_path>/doc</socgen:library_path>

</socgen:doc>

      <socgen:configurations>
         <socgen:configuration>
            <socgen:name>default</socgen:name>
            <socgen:version>def</socgen:version>
            <socgen:version>def_tb</socgen:version>
            <socgen:version>def_lint</socgen:version>
            <socgen:parameters>
            <socgen:parameter><socgen:name>FREQ</socgen:name><socgen:value>24</socgen:value></socgen:parameter>
           </socgen:parameters>
          </socgen:configuration>
      </socgen:configurations>


<socgen:sim>


<socgen:comp_path>spi_interface/sim</socgen:comp_path>




<socgen:testbenches>



<socgen:testbench>
<socgen:variant>spi_interface_def_tb</socgen:variant>
<socgen:version>def_tb</socgen:version>  
<socgen:parameters>
    <socgen:parameter><socgen:name>SPI_CLKCNT</socgen:name><socgen:value>8'h08</socgen:value></socgen:parameter>
    <socgen:parameter><socgen:name>SPI_SIZE</socgen:name><socgen:value>8</socgen:value></socgen:parameter>
    <socgen:parameter><socgen:name>PERIOD</socgen:name><socgen:value>40</socgen:value></socgen:parameter>  
    <socgen:parameter><socgen:name>TIMEOUT</socgen:name><socgen:value>100000</socgen:value></socgen:parameter>    
</socgen:parameters>
<socgen:code_coverage>
  <socgen:cover>
  <socgen:name>spi_interface_def</socgen:name><socgen:componentInstance>TB.test.dut</socgen:componentInstance>
  </socgen:cover>
</socgen:code_coverage>
<socgen:tools>
  <socgen:tool>icarus</socgen:tool><socgen:tool>coverage</socgen:tool>
</socgen:tools>
</socgen:testbench>


<socgen:testbench>
<socgen:variant>spi_interface_def_lint</socgen:variant>
<socgen:version>def_lint</socgen:version>  
<socgen:tools>
  <socgen:tool>rtl_check</socgen:tool>
</socgen:tools>
</socgen:testbench>



</socgen:testbenches>








<socgen:rtl_check>

<socgen:lint>
<socgen:name>default</socgen:name>
<socgen:variant>spi_interface_def_lint</socgen:variant>
</socgen:lint>

</socgen:rtl_check>







<socgen:icarus>

<socgen:test>
<socgen:name>default</socgen:name>
<socgen:variant>spi_interface_def_tb</socgen:variant>
</socgen:test>


</socgen:icarus>

</socgen:sim>

</socgen:componentConfiguration>

Compare with Previous | Blame | View Log

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.