OpenCores
URL https://opencores.org/ocsvn/gnextrapolator/gnextrapolator/trunk

Subversion Repositories gnextrapolator

[/] [gnextrapolator/] [trunk/] [QuartusII/] [gnextrapolator.fit.rpt] - Blame information for rev 5

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 5 pas.
Fitter report for gnextrapolator
2
Tue Aug 14 00:28:05 2012
3
Quartus II Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. I/O Assignment Warnings
13
  5. Incremental Compilation Preservation Summary
14
  6. Incremental Compilation Partition Settings
15
  7. Incremental Compilation Placement Preservation
16
  8. Pin-Out File
17
  9. Fitter Resource Usage Summary
18
 10. Input Pins
19
 11. Output Pins
20
 12. I/O Bank Usage
21
 13. All Package Pins
22
 14. Output Pin Default Load For Reported TCO
23
 15. Fitter Resource Utilization by Entity
24
 16. Delay Chain Summary
25
 17. Pad To Core Delay Chain Fanout
26
 18. Control Signals
27
 19. Global & Other Fast Signals
28
 20. Non-Global High Fan-Out Signals
29
 21. Fitter RAM Summary
30
 22. Interconnect Usage Summary
31
 23. LAB Logic Elements
32
 24. LAB-wide Signals
33
 25. LAB Signals Sourced
34
 26. LAB Signals Sourced Out
35
 27. LAB Distinct Inputs
36
 28. I/O Rules Summary
37
 29. I/O Rules Details
38
 30. I/O Rules Matrix
39
 31. Fitter Device Options
40
 32. Operating Settings and Conditions
41
 33. Estimated Delay Added for Hold Timing
42
 34. Fitter Messages
43
 
44
 
45
 
46
----------------
47
; Legal Notice ;
48
----------------
49
Copyright (C) 1991-2010 Altera Corporation
50
Your use of Altera Corporation's design tools, logic functions
51
and other software and tools, and its AMPP partner logic
52
functions, and any output files from any of the foregoing
53
(including device programming or simulation files), and any
54
associated documentation or information are expressly subject
55
to the terms and conditions of the Altera Program License
56
Subscription Agreement, Altera MegaCore Function License
57
Agreement, or other applicable license agreement, including,
58
without limitation, that your use is for the sole purpose of
59
programming logic devices manufactured by Altera and sold by
60
Altera or its authorized distributors.  Please refer to the
61
applicable agreement for further details.
62
 
63
 
64
 
65
+------------------------------------------------------------------------------+
66
; Fitter Summary                                                               ;
67
+-------------------------------+----------------------------------------------+
68
; Fitter Status                 ; Successful - Tue Aug 14 00:28:04 2012        ;
69
; Quartus II Version            ; 9.1 Build 350 03/24/2010 SP 2 SJ Web Edition ;
70
; Revision Name                 ; gnextrapolator                               ;
71
; Top-level Entity Name         ; gnextrapolator                               ;
72
; Family                        ; Stratix II                                   ;
73
; Device                        ; EP2S15F484C4                                 ;
74
; Timing Models                 ; Final                                        ;
75
; Logic utilization             ; 2 %                                          ;
76
;     Combinational ALUTs       ; 169 / 12,480 ( 1 % )                         ;
77
;     Dedicated logic registers ; 190 / 12,480 ( 2 % )                         ;
78
; Total registers               ; 190                                          ;
79
; Total pins                    ; 107 / 343 ( 31 % )                           ;
80
; Total virtual pins            ; 0                                            ;
81
; Total block memory bits       ; 512 / 419,328 ( < 1 % )                      ;
82
; DSP block 9-bit elements      ; 0 / 96 ( 0 % )                               ;
83
; Total PLLs                    ; 0 / 6 ( 0 % )                                ;
84
; Total DLLs                    ; 0 / 2 ( 0 % )                                ;
85
+-------------------------------+----------------------------------------------+
86
 
87
 
88
+----------------------------------------------------------------------------------------------------------------------------------------------+
89
; Fitter Settings                                                                                                                              ;
90
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
91
; Option                                                                     ; Setting                        ; Default Value                  ;
92
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
93
; Device                                                                     ; EP2S15F484C4                   ;                                ;
94
; Minimum Core Junction Temperature                                          ; 0                              ;                                ;
95
; Maximum Core Junction Temperature                                          ; 85                             ;                                ;
96
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
97
; Use smart compilation                                                      ; Off                            ; Off                            ;
98
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
99
; Enable compact report table                                                ; Off                            ; Off                            ;
100
; Use TimeQuest Timing Analyzer                                              ; Off                            ; Off                            ;
101
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
102
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
103
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
104
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
105
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
106
; Optimize Multi-Corner Timing                                               ; Off                            ; Off                            ;
107
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
108
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
109
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
110
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
111
; Optimize IOC Register Placement for Timing                                 ; On                             ; On                             ;
112
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
113
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
114
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
115
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
116
; PCI I/O                                                                    ; Off                            ; Off                            ;
117
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
118
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
119
; Auto Global Memory Control Signals                                         ; Off                            ; Off                            ;
120
; Auto Packed Registers                                                      ; Auto                           ; Auto                           ;
121
; Auto Delay Chains                                                          ; On                             ; On                             ;
122
; Auto Merge PLLs                                                            ; On                             ; On                             ;
123
; Perform Physical Synthesis for Combinational Logic for Fitting             ; Off                            ; Off                            ;
124
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
125
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
126
; Perform Logic to Memory Mapping for Fitting                                ; Off                            ; Off                            ;
127
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
128
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
129
; Fitter Effort                                                              ; Auto Fit                       ; Auto Fit                       ;
130
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
131
; Logic Cell Insertion - Logic Duplication                                   ; Auto                           ; Auto                           ;
132
; Auto Register Duplication                                                  ; Auto                           ; Auto                           ;
133
; Auto Global Clock                                                          ; On                             ; On                             ;
134
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
135
; Stop After Congestion Map Generation                                       ; Off                            ; Off                            ;
136
; Save Intermediate Fitting Results                                          ; Off                            ; Off                            ;
137
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
138
; Use Best Effort Settings for Compilation                                   ; Off                            ; Off                            ;
139
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
140
 
141
 
142
+------------------------------------------------+
143
; I/O Assignment Warnings                        ;
144
+----------------+-------------------------------+
145
; Pin Name       ; Reason                        ;
146
+----------------+-------------------------------+
147
; fxx_o[0]       ; Incomplete set of assignments ;
148
; fxx_o[1]       ; Incomplete set of assignments ;
149
; fxx_o[2]       ; Incomplete set of assignments ;
150
; fxx_o[3]       ; Incomplete set of assignments ;
151
; fxx_o[4]       ; Incomplete set of assignments ;
152
; fxx_o[5]       ; Incomplete set of assignments ;
153
; fxx_o[6]       ; Incomplete set of assignments ;
154
; fxx_o[7]       ; Incomplete set of assignments ;
155
; fxx_o[8]       ; Incomplete set of assignments ;
156
; fxx_o[9]       ; Incomplete set of assignments ;
157
; fxx_o[10]      ; Incomplete set of assignments ;
158
; fxx_o[11]      ; Incomplete set of assignments ;
159
; fxx_o[12]      ; Incomplete set of assignments ;
160
; fxx_o[13]      ; Incomplete set of assignments ;
161
; fxx_o[14]      ; Incomplete set of assignments ;
162
; fxx_o[15]      ; Incomplete set of assignments ;
163
; fxx1_o[0]      ; Incomplete set of assignments ;
164
; fxx1_o[1]      ; Incomplete set of assignments ;
165
; fxx1_o[2]      ; Incomplete set of assignments ;
166
; fxx1_o[3]      ; Incomplete set of assignments ;
167
; fxx1_o[4]      ; Incomplete set of assignments ;
168
; fxx1_o[5]      ; Incomplete set of assignments ;
169
; fxx1_o[6]      ; Incomplete set of assignments ;
170
; fxx1_o[7]      ; Incomplete set of assignments ;
171
; fxx1_o[8]      ; Incomplete set of assignments ;
172
; fxx1_o[9]      ; Incomplete set of assignments ;
173
; fxx1_o[10]     ; Incomplete set of assignments ;
174
; fxx1_o[11]     ; Incomplete set of assignments ;
175
; fxx1_o[12]     ; Incomplete set of assignments ;
176
; fxx1_o[13]     ; Incomplete set of assignments ;
177
; fxx1_o[14]     ; Incomplete set of assignments ;
178
; fxx1_o[15]     ; Incomplete set of assignments ;
179
; fxx2_o[0]      ; Incomplete set of assignments ;
180
; fxx2_o[1]      ; Incomplete set of assignments ;
181
; fxx2_o[2]      ; Incomplete set of assignments ;
182
; fxx2_o[3]      ; Incomplete set of assignments ;
183
; fxx2_o[4]      ; Incomplete set of assignments ;
184
; fxx2_o[5]      ; Incomplete set of assignments ;
185
; fxx2_o[6]      ; Incomplete set of assignments ;
186
; fxx2_o[7]      ; Incomplete set of assignments ;
187
; fxx2_o[8]      ; Incomplete set of assignments ;
188
; fxx2_o[9]      ; Incomplete set of assignments ;
189
; fxx2_o[10]     ; Incomplete set of assignments ;
190
; fxx2_o[11]     ; Incomplete set of assignments ;
191
; fxx2_o[12]     ; Incomplete set of assignments ;
192
; fxx2_o[13]     ; Incomplete set of assignments ;
193
; fxx2_o[14]     ; Incomplete set of assignments ;
194
; fxx2_o[15]     ; Incomplete set of assignments ;
195
; fxx3_o[0]      ; Incomplete set of assignments ;
196
; fxx3_o[1]      ; Incomplete set of assignments ;
197
; fxx3_o[2]      ; Incomplete set of assignments ;
198
; fxx3_o[3]      ; Incomplete set of assignments ;
199
; fxx3_o[4]      ; Incomplete set of assignments ;
200
; fxx3_o[5]      ; Incomplete set of assignments ;
201
; fxx3_o[6]      ; Incomplete set of assignments ;
202
; fxx3_o[7]      ; Incomplete set of assignments ;
203
; fxx3_o[8]      ; Incomplete set of assignments ;
204
; fxx3_o[9]      ; Incomplete set of assignments ;
205
; fxx3_o[10]     ; Incomplete set of assignments ;
206
; fxx3_o[11]     ; Incomplete set of assignments ;
207
; fxx3_o[12]     ; Incomplete set of assignments ;
208
; fxx3_o[13]     ; Incomplete set of assignments ;
209
; fxx3_o[14]     ; Incomplete set of assignments ;
210
; fxx3_o[15]     ; Incomplete set of assignments ;
211
; fxx4_o[0]      ; Incomplete set of assignments ;
212
; fxx4_o[1]      ; Incomplete set of assignments ;
213
; fxx4_o[2]      ; Incomplete set of assignments ;
214
; fxx4_o[3]      ; Incomplete set of assignments ;
215
; fxx4_o[4]      ; Incomplete set of assignments ;
216
; fxx4_o[5]      ; Incomplete set of assignments ;
217
; fxx4_o[6]      ; Incomplete set of assignments ;
218
; fxx4_o[7]      ; Incomplete set of assignments ;
219
; fxx4_o[8]      ; Incomplete set of assignments ;
220
; fxx4_o[9]      ; Incomplete set of assignments ;
221
; fxx4_o[10]     ; Incomplete set of assignments ;
222
; fxx4_o[11]     ; Incomplete set of assignments ;
223
; fxx4_o[12]     ; Incomplete set of assignments ;
224
; fxx4_o[13]     ; Incomplete set of assignments ;
225
; fxx4_o[14]     ; Incomplete set of assignments ;
226
; fxx4_o[15]     ; Incomplete set of assignments ;
227
; resul_o[0]     ; Incomplete set of assignments ;
228
; resul_o[1]     ; Incomplete set of assignments ;
229
; resul_o[2]     ; Incomplete set of assignments ;
230
; resul_o[3]     ; Incomplete set of assignments ;
231
; resul_o[4]     ; Incomplete set of assignments ;
232
; resul_o[5]     ; Incomplete set of assignments ;
233
; resul_o[6]     ; Incomplete set of assignments ;
234
; resul_o[7]     ; Incomplete set of assignments ;
235
; resul_o[8]     ; Incomplete set of assignments ;
236
; resul_o[9]     ; Incomplete set of assignments ;
237
; resul_o[10]    ; Incomplete set of assignments ;
238
; resul_o[11]    ; Incomplete set of assignments ;
239
; resul_o[12]    ; Incomplete set of assignments ;
240
; resul_o[13]    ; Incomplete set of assignments ;
241
; resul_o[14]    ; Incomplete set of assignments ;
242
; resul_o[15]    ; Incomplete set of assignments ;
243
; extrapolar_i   ; Incomplete set of assignments ;
244
; clk_i          ; Incomplete set of assignments ;
245
; rst_i          ; Incomplete set of assignments ;
246
; distancia_i[5] ; Incomplete set of assignments ;
247
; distancia_i[3] ; Incomplete set of assignments ;
248
; distancia_i[4] ; Incomplete set of assignments ;
249
; distancia_i[2] ; Incomplete set of assignments ;
250
; distancia_i[0] ; Incomplete set of assignments ;
251
; distancia_i[1] ; Incomplete set of assignments ;
252
; distancia_i[6] ; Incomplete set of assignments ;
253
; distancia_i[7] ; Incomplete set of assignments ;
254
+----------------+-------------------------------+
255
 
256
 
257
+----------------------------------------------+
258
; Incremental Compilation Preservation Summary ;
259
+-------------------------+--------------------+
260
; Type                    ; Value              ;
261
+-------------------------+--------------------+
262
; Placement               ;                    ;
263
;     -- Requested        ; 0 / 485 ( 0.00 % ) ;
264
;     -- Achieved         ; 0 / 485 ( 0.00 % ) ;
265
;                         ;                    ;
266
; Routing (by Connection) ;                    ;
267
;     -- Requested        ; 0 / 0 ( 0.00 % )   ;
268
;     -- Achieved         ; 0 / 0 ( 0.00 % )   ;
269
+-------------------------+--------------------+
270
 
271
 
272
+--------------------------------------------------------------------------------------------------------------------------------------------------+
273
; Incremental Compilation Partition Settings                                                                                                       ;
274
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
275
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
276
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
277
; Top            ; User-created   ; Source File       ; N/A                     ; Source File            ; N/A                          ;          ;
278
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
279
 
280
 
281
+--------------------------------------------------------------------------------------------+
282
; Incremental Compilation Placement Preservation                                             ;
283
+----------------+---------+-------------------+-------------------------+-------------------+
284
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
285
+----------------+---------+-------------------+-------------------------+-------------------+
286
; Top            ; 485     ; 0                 ; N/A                     ; Source File       ;
287
+----------------+---------+-------------------+-------------------------+-------------------+
288
 
289
 
290
+--------------+
291
; Pin-Out File ;
292
+--------------+
293
The pin-out file can be found in C:/Altera/qdesigns/gnextrapolator/gnextrapolator.pin.
294
 
295
 
296
+-------------------------------------------------------------------------------------------------------------+
297
; Fitter Resource Usage Summary                                                                               ;
298
+-----------------------------------------------------------------------------------+-------------------------+
299
; Resource                                                                          ; Usage                   ;
300
+-----------------------------------------------------------------------------------+-------------------------+
301
; Combinational ALUTs                                                               ; 169 / 12,480 ( 1 % )    ;
302
; Dedicated logic registers                                                         ; 190 / 12,480 ( 2 % )    ;
303
;                                                                                   ;                         ;
304
; Combinational ALUT usage by number of inputs                                      ;                         ;
305
;     -- 7 input functions                                                          ; 0                       ;
306
;     -- 6 input functions                                                          ; 4                       ;
307
;     -- 5 input functions                                                          ; 16                      ;
308
;     -- 4 input functions                                                          ; 32                      ;
309
;     -- <=3 input functions                                                        ; 117                     ;
310
;                                                                                   ;                         ;
311
; Combinational ALUTs by mode                                                       ;                         ;
312
;     -- normal mode                                                                ; 39                      ;
313
;     -- extended LUT mode                                                          ; 0                       ;
314
;     -- arithmetic mode                                                            ; 114                     ;
315
;     -- shared arithmetic mode                                                     ; 16                      ;
316
;                                                                                   ;                         ;
317
; Logic utilization                                                                 ; 232 / 12,480 ( 2 % )    ;
318
;     -- Difficulty Clustering Design                                               ; Low                     ;
319
;     -- Combinational ALUT/register pairs used in final Placement                  ; 233                     ;
320
;         -- Combinational with no register                                         ; 43                      ;
321
;         -- Register only                                                          ; 64                      ;
322
;         -- Combinational with a register                                          ; 126                     ;
323
;     -- Estimated pairs recoverable by pairing ALUTs and registers as design grows ; -1                      ;
324
;     -- Estimated Combinational ALUT/register pairs unavailable                    ; 0                       ;
325
;         -- Unavailable due to unpartnered 7 LUTs                                  ; 0                       ;
326
;         -- Unavailable due to unpartnered 6 LUTs                                  ; 0                       ;
327
;         -- Unavailable due to unpartnered 5 LUTs                                  ; 0                       ;
328
;         -- Unavailable due to LAB-wide signal conflicts                           ; 0                       ;
329
;         -- Unavailable due to LAB input limits                                    ; 0                       ;
330
;                                                                                   ;                         ;
331
; Total registers*                                                                  ; 190 / 14,410 ( 1 % )    ;
332
;     -- Dedicated logic registers                                                  ; 190 / 12,480 ( 2 % )    ;
333
;     -- I/O registers                                                              ; 0 / 1,930 ( 0 % )       ;
334
;                                                                                   ;                         ;
335
; ALMs:  partially or completely used                                               ; 117 / 6,240 ( 2 % )     ;
336
;                                                                                   ;                         ;
337
; Total LABs:  partially or completely used                                         ; 16 / 780 ( 2 % )        ;
338
;                                                                                   ;                         ;
339
; User inserted logic elements                                                      ; 0                       ;
340
; Virtual pins                                                                      ; 0                       ;
341
; I/O pins                                                                          ; 107 / 343 ( 31 % )      ;
342
;     -- Clock pins                                                                 ; 15 / 16 ( 94 % )        ;
343
; Global signals                                                                    ; 2                       ;
344
; M512s                                                                             ; 1 / 104 ( < 1 % )       ;
345
; M4Ks                                                                              ; 0 / 78 ( 0 % )          ;
346
; Total block memory bits                                                           ; 512 / 419,328 ( < 1 % ) ;
347
; Total block memory implementation bits                                            ; 576 / 419,328 ( < 1 % ) ;
348
; DSP block 9-bit elements                                                          ; 0 / 96 ( 0 % )          ;
349
; PLLs                                                                              ; 0 / 6 ( 0 % )           ;
350
; Global clocks                                                                     ; 2 / 16 ( 13 % )         ;
351
; Regional clocks                                                                   ; 0 / 32 ( 0 % )          ;
352
; SERDES transmitters                                                               ; 0 / 38 ( 0 % )          ;
353
; SERDES receivers                                                                  ; 0 / 42 ( 0 % )          ;
354
; JTAGs                                                                             ; 0 / 1 ( 0 % )           ;
355
; ASMI blocks                                                                       ; 0 / 1 ( 0 % )           ;
356
; CRC blocks                                                                        ; 0 / 1 ( 0 % )           ;
357
; Remote update blocks                                                              ; 0 / 1 ( 0 % )           ;
358
; Average interconnect usage (total/H/V)                                            ; 1% / 0% / 1%            ;
359
; Peak interconnect usage (total/H/V)                                               ; 3% / 2% / 3%            ;
360
; Maximum fan-out node                                                              ; clk_i~clkctrl           ;
361
; Maximum fan-out                                                                   ; 191                     ;
362
; Highest non-global fan-out signal                                                 ; rst_i                   ;
363
; Highest non-global fan-out                                                        ; 97                      ;
364
; Total fan-out                                                                     ; 1304                    ;
365
; Average fan-out                                                                   ; 2.63                    ;
366
+-----------------------------------------------------------------------------------+-------------------------+
367
*  Register count does not include registers inside block RAM or DSP blocks.
368
 
369
 
370
 
371
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
372
; Input Pins                                                                                                                                                                                                                                                           ;
373
+----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
374
; Name           ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
375
+----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
376
; clk_i          ; N20   ; 1        ; 0            ; 10           ; 1           ; 1                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
377
; distancia_i[0] ; R9    ; 7        ; 34           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
378
; distancia_i[1] ; P8    ; 6        ; 40           ; 7            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
379
; distancia_i[2] ; N3    ; 6        ; 40           ; 10           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
380
; distancia_i[3] ; AA8   ; 7        ; 26           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
381
; distancia_i[4] ; E7    ; 4        ; 37           ; 27           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
382
; distancia_i[5] ; B8    ; 4        ; 26           ; 27           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
383
; distancia_i[6] ; M2    ; 5        ; 40           ; 16           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
384
; distancia_i[7] ; K8    ; 5        ; 40           ; 18           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
385
; extrapolar_i   ; B9    ; 9        ; 26           ; 27           ; 2           ; 65                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
386
; rst_i          ; M21   ; 2        ; 0            ; 16           ; 2           ; 98                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
387
+----------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
388
 
389
 
390
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
391
; Output Pins                                                                                                                                                                                                                                                                                                                               ;
392
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
393
; Name        ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
394
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
395
; fxx1_o[0]   ; L2    ; 5        ; 40           ; 16           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
396
; fxx1_o[10]  ; Y10   ; 7        ; 22           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
397
; fxx1_o[11]  ; K4    ; 5        ; 40           ; 18           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
398
; fxx1_o[12]  ; K3    ; 5        ; 40           ; 18           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
399
; fxx1_o[13]  ; T9    ; 7        ; 34           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
400
; fxx1_o[14]  ; P6    ; 6        ; 40           ; 8            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
401
; fxx1_o[15]  ; K5    ; 5        ; 40           ; 19           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
402
; fxx1_o[1]   ; A7    ; 4        ; 29           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
403
; fxx1_o[2]   ; L20   ; 2        ; 0            ; 16           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
404
; fxx1_o[3]   ; P5    ; 6        ; 40           ; 8            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
405
; fxx1_o[4]   ; C11   ; 4        ; 22           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
406
; fxx1_o[5]   ; V2    ; 6        ; 40           ; 3            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
407
; fxx1_o[6]   ; P18   ; 1        ; 0            ; 8            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
408
; fxx1_o[7]   ; R1    ; 6        ; 40           ; 8            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
409
; fxx1_o[8]   ; J3    ; 5        ; 40           ; 19           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
410
; fxx1_o[9]   ; W9    ; 10       ; 26           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
411
; fxx2_o[0]   ; AB18  ; 8        ; 11           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
412
; fxx2_o[10]  ; T6    ; 6        ; 40           ; 5            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
413
; fxx2_o[11]  ; V12   ; 8        ; 17           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
414
; fxx2_o[12]  ; AB10  ; 10       ; 25           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
415
; fxx2_o[13]  ; AA10  ; 10       ; 25           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
416
; fxx2_o[14]  ; C9    ; 9        ; 26           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
417
; fxx2_o[15]  ; C10   ; 9        ; 25           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
418
; fxx2_o[1]   ; L3    ; 5        ; 40           ; 16           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
419
; fxx2_o[2]   ; N8    ; 6        ; 40           ; 9            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
420
; fxx2_o[3]   ; W1    ; 6        ; 40           ; 2            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
421
; fxx2_o[4]   ; N7    ; 6        ; 40           ; 9            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
422
; fxx2_o[5]   ; N2    ; 6        ; 40           ; 10           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
423
; fxx2_o[6]   ; C13   ; 3        ; 18           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
424
; fxx2_o[7]   ; L7    ; 5        ; 40           ; 17           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
425
; fxx2_o[8]   ; P16   ; 1        ; 0            ; 7            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
426
; fxx2_o[9]   ; B12   ; 4        ; 22           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
427
; fxx3_o[0]   ; B13   ; 3        ; 18           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
428
; fxx3_o[10]  ; AA9   ; 10       ; 25           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
429
; fxx3_o[11]  ; R4    ; 6        ; 40           ; 6            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
430
; fxx3_o[12]  ; C7    ; 4        ; 29           ; 27           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
431
; fxx3_o[13]  ; Y11   ; 7        ; 22           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
432
; fxx3_o[14]  ; J5    ; 5        ; 40           ; 20           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
433
; fxx3_o[15]  ; J6    ; 5        ; 40           ; 20           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
434
; fxx3_o[1]   ; U20   ; 1        ; 0            ; 4            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
435
; fxx3_o[2]   ; A10   ; 9        ; 25           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
436
; fxx3_o[3]   ; H1    ; 5        ; 40           ; 20           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
437
; fxx3_o[4]   ; Y12   ; 8        ; 18           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
438
; fxx3_o[5]   ; D12   ; 3        ; 17           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
439
; fxx3_o[6]   ; AA11  ; 7        ; 22           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
440
; fxx3_o[7]   ; A13   ; 3        ; 18           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
441
; fxx3_o[8]   ; R7    ; 6        ; 40           ; 3            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
442
; fxx3_o[9]   ; T3    ; 6        ; 40           ; 4            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
443
; fxx4_o[0]   ; R6    ; 6        ; 40           ; 6            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
444
; fxx4_o[10]  ; T18   ; 1        ; 0            ; 5            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
445
; fxx4_o[11]  ; R8    ; 6        ; 40           ; 3            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
446
; fxx4_o[12]  ; T4    ; 6        ; 40           ; 4            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
447
; fxx4_o[13]  ; U22   ; 1        ; 0            ; 6            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
448
; fxx4_o[14]  ; U1    ; 6        ; 40           ; 5            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
449
; fxx4_o[15]  ; R19   ; 1        ; 0            ; 6            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
450
; fxx4_o[1]   ; P2    ; 6        ; 40           ; 9            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
451
; fxx4_o[2]   ; V9    ; 10       ; 26           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
452
; fxx4_o[3]   ; Y9    ; 10       ; 25           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
453
; fxx4_o[4]   ; V8    ; 7        ; 33           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
454
; fxx4_o[5]   ; W10   ; 7        ; 22           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
455
; fxx4_o[6]   ; AB13  ; 8        ; 18           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
456
; fxx4_o[7]   ; U2    ; 6        ; 40           ; 5            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
457
; fxx4_o[8]   ; U5    ; 6        ; 40           ; 4            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
458
; fxx4_o[9]   ; T5    ; 6        ; 40           ; 5            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
459
; fxx_o[0]    ; K7    ; 5        ; 40           ; 18           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
460
; fxx_o[10]   ; B10   ; 9        ; 25           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
461
; fxx_o[11]   ; B7    ; 4        ; 29           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
462
; fxx_o[12]   ; T21   ; 1        ; 0            ; 7            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
463
; fxx_o[13]   ; T2    ; 6        ; 40           ; 7            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
464
; fxx_o[14]   ; P3    ; 6        ; 40           ; 9            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
465
; fxx_o[15]   ; T10   ; 7        ; 30           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
466
; fxx_o[1]    ; P17   ; 1        ; 0            ; 7            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
467
; fxx_o[2]    ; C12   ; 4        ; 22           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
468
; fxx_o[3]    ; D6    ; 4        ; 35           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
469
; fxx_o[4]    ; L8    ; 5        ; 40           ; 17           ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
470
; fxx_o[5]    ; D10   ; 9        ; 25           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
471
; fxx_o[6]    ; H11   ; 3        ; 17           ; 27           ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
472
; fxx_o[7]    ; P7    ; 6        ; 40           ; 7            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
473
; fxx_o[8]    ; A8    ; 4        ; 26           ; 27           ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
474
; fxx_o[9]    ; T1    ; 6        ; 40           ; 7            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
475
; resul_o[0]  ; AB8   ; 7        ; 26           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
476
; resul_o[10] ; R5    ; 6        ; 40           ; 6            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
477
; resul_o[11] ; B15   ; 3        ; 14           ; 27           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
478
; resul_o[12] ; AB6   ; 7        ; 30           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
479
; resul_o[13] ; T20   ; 1        ; 0            ; 5            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
480
; resul_o[14] ; T16   ; 8        ; 2            ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
481
; resul_o[15] ; U4    ; 6        ; 40           ; 4            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
482
; resul_o[1]  ; AA7   ; 7        ; 29           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
483
; resul_o[2]  ; Y7    ; 7        ; 29           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
484
; resul_o[3]  ; AB5   ; 7        ; 31           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
485
; resul_o[4]  ; T19   ; 1        ; 0            ; 5            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
486
; resul_o[5]  ; R2    ; 6        ; 40           ; 8            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
487
; resul_o[6]  ; U21   ; 1        ; 0            ; 6            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
488
; resul_o[7]  ; T22   ; 1        ; 0            ; 7            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
489
; resul_o[8]  ; T17   ; 1        ; 0            ; 5            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 12mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
490
; resul_o[9]  ; Y8    ; 7        ; 29           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
491
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
492
 
493
 
494
+------------------------------------------------------------+
495
; I/O Bank Usage                                             ;
496
+----------+------------------+---------------+--------------+
497
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
498
+----------+------------------+---------------+--------------+
499
; 1        ; 14 / 40 ( 35 % ) ; 3.3V          ; --           ;
500
; 2        ; 2 / 44 ( 5 % )   ; 3.3V          ; --           ;
501
; 3        ; 7 / 50 ( 14 % )  ; 3.3V          ; --           ;
502
; 4        ; 10 / 35 ( 29 % ) ; 3.3V          ; --           ;
503
; 5        ; 14 / 44 ( 32 % ) ; 3.3V          ; --           ;
504
; 6        ; 29 / 40 ( 73 % ) ; 3.3V          ; --           ;
505
; 7        ; 15 / 34 ( 44 % ) ; 3.3V          ; --           ;
506
; 8        ; 5 / 43 ( 12 % )  ; 3.3V          ; --           ;
507
; 9        ; 6 / 6 ( 100 % )  ; 3.3V          ; --           ;
508
; 10       ; 6 / 6 ( 100 % )  ; 3.3V          ; --           ;
509
+----------+------------------+---------------+--------------+
510
 
511
 
512
+--------------------------------------------------------------------------------------------------------------------------------------------------------+
513
; All Package Pins                                                                                                                                       ;
514
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
515
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
516
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
517
; A1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
518
; A2       ;            ;          ; TEMPDIODEp               ;        ;              ;         ; --         ;                 ; --       ; --           ;
519
; A3       ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
520
; A4       ; 277        ; 4        ; ^MSEL3                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
521
; A5       ; 307        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
522
; A6       ; 311        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
523
; A7       ; 315        ; 4        ; fxx1_o[1]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
524
; A8       ; 318        ; 4        ; fxx_o[8]                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
525
; A9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
526
; A10      ; 323        ; 9        ; fxx3_o[2]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
527
; A11      ;            ; 4        ; VCCIO4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
528
; A12      ;            ; 3        ; VCCIO3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
529
; A13      ; 329        ; 3        ; fxx3_o[7]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
530
; A14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
531
; A15      ; 343        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
532
; A16      ; 347        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
533
; A17      ; 351        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
534
; A18      ; 350        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
535
; A19      ; 375        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
536
; A20      ;            ; 3        ; VCCIO3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
537
; A21      ; 383        ; 3        ; ^nCE                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
538
; A22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
539
; AA1      ;            ; 6        ; VCCIO6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
540
; AA2      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
541
; AA3      ; 191        ; 7        ; ^nCEO                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
542
; AA4      ; 181        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
543
; AA5      ; 163        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
544
; AA6      ; 159        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
545
; AA7      ; 155        ; 7        ; resul_o[1]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
546
; AA8      ; 151        ; 7        ; distancia_i[3]           ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
547
; AA9      ; 144        ; 10       ; fxx3_o[10]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
548
; AA10     ; 147        ; 10       ; fxx2_o[13]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
549
; AA11     ; 141        ; 7        ; fxx3_o[6]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
550
; AA12     ; 138        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
551
; AA13     ; 137        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
552
; AA14     ;            ; 8        ; VREFB8                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
553
; AA15     ; 127        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
554
; AA16     ; 123        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
555
; AA17     ; 119        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
556
; AA18     ; 115        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
557
; AA19     ; 85         ; 8        ; #TCK                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
558
; AA20     ; 86         ; 8        ; #TMS                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
559
; AA21     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
560
; AA22     ;            ; 1        ; VCCIO1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
561
; AB1      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
562
; AB2      ; 190        ; 7        ; ^nIO_PULLUP              ;        ;              ;         ; --         ;                 ; --       ; --           ;
563
; AB3      ;            ; 7        ; VCCIO7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
564
; AB4      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
565
; AB5      ; 161        ; 7        ; resul_o[3]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
566
; AB6      ; 157        ; 7        ; resul_o[12]              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
567
; AB7      ; 153        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
568
; AB8      ; 150        ; 7        ; resul_o[0]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
569
; AB9      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
570
; AB10     ; 145        ; 10       ; fxx2_o[12]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
571
; AB11     ;            ; 7        ; VCCIO7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
572
; AB12     ;            ; 8        ; VCCIO8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
573
; AB13     ; 139        ; 8        ; fxx4_o[6]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
574
; AB14     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
575
; AB15     ; 125        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
576
; AB16     ; 124        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
577
; AB17     ; 117        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
578
; AB18     ; 118        ; 8        ; fxx2_o[0]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
579
; AB19     ; 87         ; 8        ; #TRST                    ; input  ;              ;         ; --         ;                 ; --       ; --           ;
580
; AB20     ;            ; 8        ; VCCIO8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
581
; AB21     ; 84         ; 8        ; #TDI                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
582
; AB22     ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
583
; B1       ;            ; 5        ; VCCIO5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
584
; B2       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
585
; B3       ; 276        ; 4        ; #TDO                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
586
; B4       ; 279        ; 4        ; ^MSEL2                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
587
; B5       ; 305        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
588
; B6       ; 309        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
589
; B7       ; 313        ; 4        ; fxx_o[11]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
590
; B8       ; 317        ; 4        ; distancia_i[5]           ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
591
; B9       ; 320        ; 9        ; extrapolar_i             ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
592
; B10      ; 321        ; 9        ; fxx_o[10]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
593
; B11      ; 327        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
594
; B12      ; 328        ; 4        ; fxx2_o[9]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
595
; B13      ; 331        ; 3        ; fxx3_o[0]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
596
; B14      ;            ; 3        ; VREFB3                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
597
; B15      ; 341        ; 3        ; resul_o[11]              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
598
; B16      ; 345        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
599
; B17      ; 349        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
600
; B18      ; 353        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
601
; B19      ; 377        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
602
; B20      ; 381        ; 3        ; ^nSTATUS                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
603
; B21      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
604
; B22      ;            ; 2        ; VCCIO2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
605
; C1       ; 275        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
606
; C2       ; 273        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
607
; C3       ;            ;          ; TEMPDIODEn               ;        ;              ;         ; --         ;                 ; --       ; --           ;
608
; C4       ; 285        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
609
; C5       ; 306        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
610
; C6       ; 308        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
611
; C7       ; 316        ; 4        ; fxx3_o[12]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
612
; C8       ; 314        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
613
; C9       ; 319        ; 9        ; fxx2_o[14]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
614
; C10      ; 324        ; 9        ; fxx2_o[15]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
615
; C11      ; 325        ; 4        ; fxx1_o[4]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
616
; C12      ; 326        ; 4        ; fxx_o[2]                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
617
; C13      ; 330        ; 3        ; fxx2_o[6]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
618
; C14      ; 354        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
619
; C15      ; 342        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
620
; C16      ; 344        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
621
; C17      ; 352        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
622
; C18      ; 355        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
623
; C19      ; 369        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
624
; C20      ; 384        ; 3        ; ^CONF_DONE               ;        ;              ;         ; --         ;                 ; --       ; --           ;
625
; C21      ; 2          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
626
; C22      ; 0          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
627
; D1       ; 271        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
628
; D2       ; 269        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
629
; D3       ; 287        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
630
; D4       ; 278        ; 4        ; ^MSEL1                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
631
; D5       ; 283        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
632
; D6       ; 293        ; 4        ; fxx_o[3]                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
633
; D7       ;            ; 4        ; VREFB4                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
634
; D8       ; 297        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
635
; D9       ;            ; 4        ; VREFB4                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
636
; D10      ; 322        ; 9        ; fxx_o[5]                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
637
; D11      ; 337        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
638
; D12      ; 333        ; 3        ; fxx3_o[5]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
639
; D13      ; 332        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
640
; D14      ; 356        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
641
; D15      ; 361        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
642
; D16      ;            ; 3        ; VREFB3                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
643
; D17      ; 373        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
644
; D18      ; 379        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
645
; D19      ; 382        ; 3        ; ^DCLK                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
646
; D20      ; 371        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
647
; D21      ; 6          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
648
; D22      ; 4          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
649
; E1       ; 267        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
650
; E2       ; 265        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
651
; E3       ; 274        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
652
; E4       ; 272        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
653
; E5       ; 280        ; 4        ; ^MSEL0                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
654
; E6       ; 281        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
655
; E7       ; 289        ; 4        ; distancia_i[4]           ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
656
; E8       ; 298        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
657
; E9       ; 301        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
658
; E10      ; 312        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
659
; E11      ; 335        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
660
; E12      ; 339        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
661
; E13      ; 338        ; 3        ; ~DATA0~ / RESERVED_INPUT ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
662
; E14      ; 357        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
663
; E15      ; 365        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
664
; E16      ; 374        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
665
; E17      ; 376        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
666
; E18      ; 380        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
667
; E19      ; 3          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
668
; E20      ; 1          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
669
; E21      ; 10         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
670
; E22      ; 8          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
671
; F1       ; 263        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
672
; F2       ; 261        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
673
; F3       ;            ; 5        ; VREFB5                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
674
; F4       ; 270        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
675
; F5       ; 268        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
676
; F6       ; 288        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
677
; F7       ; 296        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
678
; F8       ; 294        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
679
; F9       ; 300        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
680
; F10      ;            ;          ; GNDA_PLL5                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
681
; F11      ;            ;          ; GNDA_PLL5                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
682
; F12      ;            ;          ; VCCA_PLL5                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
683
; F13      ; 346        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
684
; F14      ; 358        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
685
; F15      ; 367        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
686
; F16      ; 362        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
687
; F17      ; 378        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
688
; F18      ;            ; 2        ; VREFB2                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
689
; F19      ; 11         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
690
; F20      ; 9          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
691
; F21      ; 14         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
692
; F22      ; 12         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
693
; G1       ; 255        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
694
; G2       ; 253        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
695
; G3       ; 262        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
696
; G4       ; 260        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
697
; G5       ; 266        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
698
; G6       ; 264        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
699
; G7       ; 286        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
700
; G8       ; 291        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
701
; G9       ; 302        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
702
; G10      ;            ; 9        ; VCC_PLL5_OUT             ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
703
; G11      ;            ;          ; VCCD_PLL5                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
704
; G12      ; 336        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
705
; G13      ; 348        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
706
; G14      ; 359        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
707
; G15      ; 366        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
708
; G16      ; 370        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
709
; G17      ; 7          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
710
; G18      ; 5          ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
711
; G19      ; 19         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
712
; G20      ; 17         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
713
; G21      ; 22         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
714
; G22      ; 20         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
715
; H1       ; 251        ; 5        ; fxx3_o[3]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
716
; H2       ; 249        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
717
; H3       ; 259        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
718
; H4       ; 257        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
719
; H5       ; 254        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
720
; H6       ; 252        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
721
; H7       ; 284        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
722
; H8       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
723
; H9       ; 304        ; 4        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
724
; H10      ;            ; 4        ; VCCPD4                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
725
; H11      ; 334        ; 3        ; fxx_o[6]                 ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
726
; H12      ; 340        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
727
; H13      ;            ; 3        ; VCCPD3                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
728
; H14      ; 360        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
729
; H15      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
730
; H16      ; 368        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
731
; H17      ; 15         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
732
; H18      ; 13         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
733
; H19      ; 18         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
734
; H20      ; 16         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
735
; H21      ; 26         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
736
; H22      ; 24         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
737
; J1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
738
; J2       ; 247        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
739
; J3       ; 245        ; 5        ; fxx1_o[8]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
740
; J4       ;            ; 5        ; VREFB5                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
741
; J5       ; 250        ; 5        ; fxx3_o[14]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
742
; J6       ; 248        ; 5        ; fxx3_o[15]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
743
; J7       ; 258        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
744
; J8       ; 256        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
745
; J9       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
746
; J10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
747
; J11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
748
; J12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
749
; J13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
750
; J14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
751
; J15      ; 364        ; 3        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
752
; J16      ; 23         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
753
; J17      ; 21         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
754
; J18      ; 27         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
755
; J19      ; 25         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
756
; J20      ; 30         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
757
; J21      ; 28         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
758
; J22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
759
; K1       ; 239        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
760
; K2       ; 237        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
761
; K3       ; 243        ; 5        ; fxx1_o[12]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
762
; K4       ; 241        ; 5        ; fxx1_o[11]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
763
; K5       ; 246        ; 5        ; fxx1_o[15]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
764
; K6       ; 244        ; 5        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
765
; K7       ; 242        ; 5        ; fxx_o[0]                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
766
; K8       ; 240        ; 5        ; distancia_i[7]           ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
767
; K9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
768
; K10      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
769
; K11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
770
; K12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
771
; K13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
772
; K14      ;            ; 2        ; VCCPD2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
773
; K15      ; 35         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
774
; K16      ; 33         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
775
; K17      ; 31         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
776
; K18      ; 29         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
777
; K19      ; 34         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
778
; K20      ; 32         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
779
; K21      ; 38         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
780
; K22      ; 36         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
781
; L1       ;            ; 5        ; VCCIO5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
782
; L2       ; 233        ; 5        ; fxx1_o[0]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
783
; L3       ; 235        ; 5        ; fxx2_o[1]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
784
; L4       ;            ;          ; GNDA_PLL4                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
785
; L5       ;            ;          ; GNDA_PLL4                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
786
; L6       ;            ;          ; VCCD_PLL4                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
787
; L7       ; 238        ; 5        ; fxx2_o[7]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
788
; L8       ; 236        ; 5        ; fxx_o[4]                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
789
; L9       ;            ; 5        ; VCCPD5                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
790
; L10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
791
; L11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
792
; L12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
793
; L13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
794
; L14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
795
; L15      ; 39         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
796
; L16      ; 37         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
797
; L17      ;            ;          ; GNDA_PLL1                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
798
; L18      ;            ;          ; GNDA_PLL1                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
799
; L19      ;            ; 2        ; VREFB2                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
800
; L20      ; 40         ; 2        ; fxx1_o[2]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
801
; L21      ; 42         ; 2        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
802
; L22      ;            ; 2        ; VCCIO2                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
803
; M1       ;            ; 6        ; VCCIO6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
804
; M2       ; 232        ; 5        ; distancia_i[6]           ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
805
; M3       ; 234        ; 5        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
806
; M4       ;            ;          ; VCCA_PLL3                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
807
; M5       ;            ;          ; VCCD_PLL3                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
808
; M6       ;            ;          ; VCCA_PLL4                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
809
; M7       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
810
; M8       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
811
; M9       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
812
; M10      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
813
; M11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
814
; M12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
815
; M13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
816
; M14      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
817
; M15      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
818
; M16      ;            ;          ; VCCD_PLL1                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
819
; M17      ;            ;          ; VCCA_PLL1                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
820
; M18      ;            ;          ; VCCD_PLL2                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
821
; M19      ;            ;          ; VCCA_PLL2                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
822
; M20      ; 41         ; 2        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
823
; M21      ; 43         ; 2        ; rst_i                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
824
; M22      ;            ; 1        ; VCCIO1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
825
; N1       ; 231        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
826
; N2       ; 229        ; 6        ; fxx2_o[5]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
827
; N3       ; 230        ; 6        ; distancia_i[2]           ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
828
; N4       ; 228        ; 6        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
829
; N5       ;            ;          ; GNDA_PLL3                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
830
; N6       ;            ;          ; GNDA_PLL3                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
831
; N7       ; 226        ; 6        ; fxx2_o[4]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
832
; N8       ; 224        ; 6        ; fxx2_o[2]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
833
; N9       ;            ; 6        ; VCCPD6                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
834
; N10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
835
; N11      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
836
; N12      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
837
; N13      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
838
; N14      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
839
; N15      ; 51         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
840
; N16      ; 49         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
841
; N17      ;            ;          ; GNDA_PLL2                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
842
; N18      ;            ;          ; GNDA_PLL2                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
843
; N19      ; 47         ; 1        ; GND+                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
844
; N20      ; 45         ; 1        ; clk_i                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
845
; N21      ; 46         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
846
; N22      ; 44         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
847
; P1       ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
848
; P2       ; 227        ; 6        ; fxx4_o[1]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
849
; P3       ; 225        ; 6        ; fxx_o[14]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
850
; P4       ;            ; 6        ; VREFB6                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
851
; P5       ; 222        ; 6        ; fxx1_o[3]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
852
; P6       ; 220        ; 6        ; fxx1_o[14]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
853
; P7       ; 218        ; 6        ; fxx_o[7]                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
854
; P8       ; 216        ; 6        ; distancia_i[1]           ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
855
; P9       ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
856
; P10      ;            ; 7        ; VCCPD7                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
857
; P11      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
858
; P12      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
859
; P13      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
860
; P14      ;            ;          ; VCCINT                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
861
; P15      ;            ; 1        ; VCCPD1                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
862
; P16      ; 59         ; 1        ; fxx2_o[8]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
863
; P17      ; 57         ; 1        ; fxx_o[1]                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
864
; P18      ; 55         ; 1        ; fxx1_o[6]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
865
; P19      ; 53         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
866
; P20      ; 50         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
867
; P21      ; 48         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
868
; P22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
869
; R1       ; 223        ; 6        ; fxx1_o[7]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
870
; R2       ; 221        ; 6        ; resul_o[5]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
871
; R3       ; 215        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
872
; R4       ; 213        ; 6        ; fxx3_o[11]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
873
; R5       ; 214        ; 6        ; resul_o[10]              ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
874
; R6       ; 212        ; 6        ; fxx4_o[0]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
875
; R7       ; 202        ; 6        ; fxx3_o[8]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
876
; R8       ; 200        ; 6        ; fxx4_o[11]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
877
; R9       ; 168        ; 7        ; distancia_i[0]           ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
878
; R10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
879
; R11      ;            ; 10       ; VCC_PLL6_OUT             ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
880
; R12      ;            ;          ; VCCA_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
881
; R13      ;            ; 8        ; VCCPD8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
882
; R14      ; 106        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
883
; R15      ; 89         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
884
; R16      ; 83         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
885
; R17      ; 81         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
886
; R18      ; 63         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
887
; R19      ; 61         ; 1        ; fxx4_o[15]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
888
; R20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
889
; R21      ; 54         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
890
; R22      ; 52         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
891
; T1       ; 219        ; 6        ; fxx_o[9]                 ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
892
; T2       ; 217        ; 6        ; fxx_o[13]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
893
; T3       ; 207        ; 6        ; fxx3_o[9]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
894
; T4       ; 205        ; 6        ; fxx4_o[12]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
895
; T5       ; 210        ; 6        ; fxx4_o[9]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
896
; T6       ; 208        ; 6        ; fxx2_o[10]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
897
; T7       ; 186        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
898
; T8       ; 172        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
899
; T9       ; 170        ; 7        ; fxx1_o[13]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
900
; T10      ; 156        ; 7        ; fxx_o[15]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
901
; T11      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
902
; T12      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
903
; T13      ; 120        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
904
; T14      ; 108        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
905
; T15      ; 98         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
906
; T16      ; 92         ; 8        ; resul_o[14]              ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
907
; T17      ; 67         ; 1        ; resul_o[8]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
908
; T18      ; 65         ; 1        ; fxx4_o[10]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
909
; T19      ; 66         ; 1        ; resul_o[4]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
910
; T20      ; 64         ; 1        ; resul_o[13]              ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
911
; T21      ; 58         ; 1        ; fxx_o[12]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
912
; T22      ; 56         ; 1        ; resul_o[7]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
913
; U1       ; 211        ; 6        ; fxx4_o[14]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
914
; U2       ; 209        ; 6        ; fxx4_o[7]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
915
; U3       ;            ; 6        ; VREFB6                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
916
; U4       ; 206        ; 6        ; resul_o[15]              ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
917
; U5       ; 204        ; 6        ; fxx4_o[8]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
918
; U6       ; 179        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
919
; U7       ; 180        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
920
; U8       ; 173        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
921
; U9       ; 171        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
922
; U10      ; 158        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
923
; U11      ;            ;          ; VCCD_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
924
; U12      ; 130        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
925
; U13      ; 112        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
926
; U14      ; 103        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
927
; U15      ; 99         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
928
; U16      ; 94         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
929
; U17      ; 71         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
930
; U18      ; 69         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
931
; U19      ; 70         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
932
; U20      ; 68         ; 1        ; fxx3_o[1]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
933
; U21      ; 62         ; 1        ; resul_o[6]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
934
; U22      ; 60         ; 1        ; fxx4_o[13]               ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
935
; V1       ; 203        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
936
; V2       ; 201        ; 6        ; fxx1_o[5]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
937
; V3       ; 198        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
938
; V4       ; 196        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
939
; V5       ; 188        ; 7        ; ^PORSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
940
; V6       ; 185        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
941
; V7       ; 175        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
942
; V8       ; 166        ; 7        ; fxx4_o[4]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
943
; V9       ; 149        ; 10       ; fxx4_o[2]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
944
; V10      ; 165        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
945
; V11      ; 132        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
946
; V12      ; 134        ; 8        ; fxx2_o[11]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
947
; V13      ; 114        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
948
; V14      ; 105        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
949
; V15      ; 97         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
950
; V16      ; 93         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
951
; V17      ; 90         ; 8        ; ^VCCSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
952
; V18      ; 75         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
953
; V19      ; 73         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
954
; V20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
955
; V21      ; 74         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
956
; V22      ; 72         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
957
; W1       ; 199        ; 6        ; fxx2_o[3]                ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
958
; W2       ; 197        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
959
; W3       ; 194        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
960
; W4       ; 192        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
961
; W5       ; 182        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
962
; W6       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
963
; W7       ; 177        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
964
; W8       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
965
; W9       ; 148        ; 10       ; fxx1_o[9]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
966
; W10      ; 142        ; 7        ; fxx4_o[5]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
967
; W11      ; 133        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
968
; W12      ; 135        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
969
; W13      ; 128        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
970
; W14      ; 109        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
971
; W15      ; 102        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
972
; W16      ; 101        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
973
; W17      ; 95         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
974
; W18      ; 88         ; 8        ; ^nCONFIG                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
975
; W19      ; 79         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
976
; W20      ; 77         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
977
; W21      ; 78         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
978
; W22      ; 76         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
979
; Y1       ; 195        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
980
; Y2       ; 193        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
981
; Y3       ; 184        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
982
; Y4       ; 189        ; 7        ; PLL_ENA                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
983
; Y5       ; 162        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
984
; Y6       ; 160        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
985
; Y7       ; 154        ; 7        ; resul_o[2]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
986
; Y8       ; 152        ; 7        ; resul_o[9]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
987
; Y9       ; 146        ; 10       ; fxx4_o[3]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
988
; Y10      ; 140        ; 7        ; fxx1_o[10]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
989
; Y11      ; 143        ; 7        ; fxx3_o[13]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
990
; Y12      ; 136        ; 8        ; fxx3_o[4]                ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
991
; Y13      ; 131        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
992
; Y14      ; 110        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
993
; Y15      ; 126        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
994
; Y16      ; 121        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
995
; Y17      ; 116        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
996
; Y18      ; 113        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
997
; Y19      ;            ; 8        ; VREFB8                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
998
; Y20      ; 91         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
999
; Y21      ; 82         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
1000
; Y22      ; 80         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
1001
+----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
1002
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
1003
 
1004
 
1005
+-------------------------------------------------------------------------------+
1006
; Output Pin Default Load For Reported TCO                                      ;
1007
+----------------------------------+-------+------------------------------------+
1008
; I/O Standard                     ; Load  ; Termination Resistance             ;
1009
+----------------------------------+-------+------------------------------------+
1010
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
1011
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
1012
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
1013
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
1014
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
1015
; HyperTransport                   ; 0 pF  ; 100 Ohm (Differential)             ;
1016
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
1017
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
1018
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
1019
; 2.5 V                            ; 0 pF  ; Not Available                      ;
1020
; 1.8 V                            ; 0 pF  ; Not Available                      ;
1021
; 1.5 V                            ; 0 pF  ; Not Available                      ;
1022
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
1023
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
1024
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
1025
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
1026
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
1027
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
1028
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
1029
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
1030
; 1.2-V HSTL                       ; 0 pF  ; Not Available                      ;
1031
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
1032
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
1033
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
1034
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
1035
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
1036
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
1037
; Differential 1.2-V HSTL          ; 0 pF  ; Not Available                      ;
1038
+----------------------------------+-------+------------------------------------+
1039
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
1040
 
1041
 
1042
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1043
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                              ;
1044
+----------------------------------------+---------------------+-----------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------------------------------------------------------+--------------+
1045
; Compilation Hierarchy Node             ; Combinational ALUTs ; ALMs      ; Dedicated Logic Registers ; I/O Registers ; Block Memory Bits ; M512s ; M4Ks ; M-RAMs ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; Combinational with no register ; Register-Only      ; Combinational with a register ; Full Hierarchy Name                                                 ; Library Name ;
1046
;                                        ;                     ;           ;                           ;               ;                   ;       ;      ;        ;              ;         ;           ;           ;      ;              ; ALUT/register pair             ; ALUT/register pair ; ALUT/register pair            ;                                                                     ;              ;
1047
+----------------------------------------+---------------------+-----------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------------------------------------------------------+--------------+
1048
; |gnextrapolator                        ; 169 (169)           ; 117 (117) ; 190 (190)                 ; 0 (0)         ; 512               ; 1     ; 0    ; 0      ; 0            ; 0       ; 0         ; 0         ; 107  ; 0            ; 43 (43)                        ; 64 (64)            ; 126 (126)                     ; |gnextrapolator                                                     ; work         ;
1049
;    |altsyncram:ram_rtl_0|              ; 0 (0)               ; 0 (0)     ; 0 (0)                     ; 0 (0)         ; 512               ; 1     ; 0    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)                          ; 0 (0)              ; 0 (0)                         ; |gnextrapolator|altsyncram:ram_rtl_0                                ;              ;
1050
;       |altsyncram_uv61:auto_generated| ; 0 (0)               ; 0 (0)     ; 0 (0)                     ; 0 (0)         ; 512               ; 1     ; 0    ; 0      ; 0            ; 0       ; 0         ; 0         ; 0    ; 0            ; 0 (0)                          ; 0 (0)              ; 0 (0)                         ; |gnextrapolator|altsyncram:ram_rtl_0|altsyncram_uv61:auto_generated ;              ;
1051
+----------------------------------------+---------------------+-----------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------------------------------------------------------+--------------+
1052
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
1053
 
1054
 
1055
+---------------------------------------------------------------------------------------------------------------------------------------+
1056
; Delay Chain Summary                                                                                                                   ;
1057
+----------------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
1058
; Name           ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ; TCOE      ; DQS bus ; NDQS bus ; DQS output ;
1059
+----------------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
1060
; fxx_o[0]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1061
; fxx_o[1]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1062
; fxx_o[2]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1063
; fxx_o[3]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1064
; fxx_o[4]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1065
; fxx_o[5]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1066
; fxx_o[6]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1067
; fxx_o[7]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1068
; fxx_o[8]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1069
; fxx_o[9]       ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1070
; fxx_o[10]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1071
; fxx_o[11]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1072
; fxx_o[12]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1073
; fxx_o[13]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1074
; fxx_o[14]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1075
; fxx_o[15]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1076
; fxx1_o[0]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1077
; fxx1_o[1]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1078
; fxx1_o[2]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1079
; fxx1_o[3]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1080
; fxx1_o[4]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1081
; fxx1_o[5]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1082
; fxx1_o[6]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1083
; fxx1_o[7]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1084
; fxx1_o[8]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1085
; fxx1_o[9]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1086
; fxx1_o[10]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1087
; fxx1_o[11]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1088
; fxx1_o[12]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1089
; fxx1_o[13]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1090
; fxx1_o[14]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1091
; fxx1_o[15]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1092
; fxx2_o[0]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1093
; fxx2_o[1]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1094
; fxx2_o[2]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1095
; fxx2_o[3]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1096
; fxx2_o[4]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1097
; fxx2_o[5]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1098
; fxx2_o[6]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1099
; fxx2_o[7]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1100
; fxx2_o[8]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1101
; fxx2_o[9]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1102
; fxx2_o[10]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1103
; fxx2_o[11]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1104
; fxx2_o[12]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1105
; fxx2_o[13]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1106
; fxx2_o[14]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1107
; fxx2_o[15]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1108
; fxx3_o[0]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1109
; fxx3_o[1]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1110
; fxx3_o[2]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1111
; fxx3_o[3]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1112
; fxx3_o[4]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1113
; fxx3_o[5]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1114
; fxx3_o[6]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1115
; fxx3_o[7]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1116
; fxx3_o[8]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1117
; fxx3_o[9]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1118
; fxx3_o[10]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1119
; fxx3_o[11]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1120
; fxx3_o[12]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1121
; fxx3_o[13]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1122
; fxx3_o[14]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1123
; fxx3_o[15]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1124
; fxx4_o[0]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1125
; fxx4_o[1]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1126
; fxx4_o[2]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1127
; fxx4_o[3]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1128
; fxx4_o[4]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1129
; fxx4_o[5]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1130
; fxx4_o[6]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1131
; fxx4_o[7]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1132
; fxx4_o[8]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1133
; fxx4_o[9]      ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1134
; fxx4_o[10]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1135
; fxx4_o[11]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1136
; fxx4_o[12]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1137
; fxx4_o[13]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1138
; fxx4_o[14]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1139
; fxx4_o[15]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1140
; resul_o[0]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1141
; resul_o[1]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1142
; resul_o[2]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1143
; resul_o[3]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1144
; resul_o[4]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1145
; resul_o[5]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1146
; resul_o[6]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1147
; resul_o[7]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1148
; resul_o[8]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1149
; resul_o[9]     ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1150
; resul_o[10]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1151
; resul_o[11]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1152
; resul_o[12]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1153
; resul_o[13]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1154
; resul_o[14]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1155
; resul_o[15]    ; Output   ; --            ; --            ; --                    ; --  ; (0) 59 ps ; --      ; --       ; --         ;
1156
; extrapolar_i   ; Input    ; (7) 3445 ps   ; (7) 3445 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1157
; clk_i          ; Input    ; (0) 236 ps    ; (0) 236 ps    ; --                    ; --  ; --        ; --      ; --       ; --         ;
1158
; rst_i          ; Input    ; (7) 3544 ps   ; (7) 3544 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1159
; distancia_i[5] ; Input    ; (7) 3445 ps   ; (7) 3445 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1160
; distancia_i[3] ; Input    ; (7) 3445 ps   ; (7) 3445 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1161
; distancia_i[4] ; Input    ; (7) 3445 ps   ; (7) 3445 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1162
; distancia_i[2] ; Input    ; (7) 3544 ps   ; (7) 3544 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1163
; distancia_i[0] ; Input    ; (7) 3445 ps   ; (7) 3445 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1164
; distancia_i[1] ; Input    ; (7) 3544 ps   ; (7) 3544 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1165
; distancia_i[6] ; Input    ; (7) 3544 ps   ; (7) 3544 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1166
; distancia_i[7] ; Input    ; (7) 3544 ps   ; (7) 3544 ps   ; --                    ; --  ; --        ; --      ; --       ; --         ;
1167
+----------------+----------+---------------+---------------+-----------------------+-----+-----------+---------+----------+------------+
1168
 
1169
 
1170
+------------------------------------------------------+
1171
; Pad To Core Delay Chain Fanout                       ;
1172
+------------------------+-------------------+---------+
1173
; Source Pin / Fanout    ; Pad To Core Index ; Setting ;
1174
+------------------------+-------------------+---------+
1175
; extrapolar_i           ;                   ;         ;
1176
;      - Add2~9          ; 0                 ; 7       ;
1177
;      - Add2~13         ; 0                 ; 7       ;
1178
;      - Add2~17         ; 0                 ; 7       ;
1179
;      - Add2~21         ; 0                 ; 7       ;
1180
;      - Add2~25         ; 0                 ; 7       ;
1181
;      - Add2~29         ; 0                 ; 7       ;
1182
;      - Add2~33         ; 0                 ; 7       ;
1183
;      - Add2~37         ; 0                 ; 7       ;
1184
;      - Add2~41         ; 0                 ; 7       ;
1185
;      - Add2~45         ; 0                 ; 7       ;
1186
;      - Add2~49         ; 0                 ; 7       ;
1187
;      - Add2~53         ; 0                 ; 7       ;
1188
;      - Add2~57         ; 0                 ; 7       ;
1189
;      - Add2~61         ; 0                 ; 7       ;
1190
;      - Add2~65         ; 0                 ; 7       ;
1191
;      - Add2~69         ; 0                 ; 7       ;
1192
;      - Add6~1          ; 0                 ; 7       ;
1193
;      - Add6~5          ; 0                 ; 7       ;
1194
;      - Add6~9          ; 0                 ; 7       ;
1195
;      - Add6~13         ; 0                 ; 7       ;
1196
;      - Add6~17         ; 0                 ; 7       ;
1197
;      - Add6~21         ; 0                 ; 7       ;
1198
;      - Add6~25         ; 0                 ; 7       ;
1199
;      - Add6~29         ; 0                 ; 7       ;
1200
;      - Add6~33         ; 0                 ; 7       ;
1201
;      - Add6~37         ; 0                 ; 7       ;
1202
;      - Add6~41         ; 0                 ; 7       ;
1203
;      - Add6~45         ; 0                 ; 7       ;
1204
;      - Add6~49         ; 0                 ; 7       ;
1205
;      - Add6~53         ; 0                 ; 7       ;
1206
;      - Add6~57         ; 0                 ; 7       ;
1207
;      - Add6~61         ; 0                 ; 7       ;
1208
;      - Add0~1          ; 0                 ; 7       ;
1209
;      - fx~0            ; 0                 ; 7       ;
1210
;      - fx~1            ; 0                 ; 7       ;
1211
;      - fx~2            ; 0                 ; 7       ;
1212
;      - fx~3            ; 0                 ; 7       ;
1213
;      - fx~4            ; 0                 ; 7       ;
1214
;      - fx~5            ; 0                 ; 7       ;
1215
;      - fx~6            ; 0                 ; 7       ;
1216
;      - fx~7            ; 0                 ; 7       ;
1217
;      - fx~8            ; 0                 ; 7       ;
1218
;      - fx~9            ; 0                 ; 7       ;
1219
;      - fx~10           ; 0                 ; 7       ;
1220
;      - fx~11           ; 0                 ; 7       ;
1221
;      - fx~12           ; 0                 ; 7       ;
1222
;      - fx~13           ; 0                 ; 7       ;
1223
;      - fx~14           ; 0                 ; 7       ;
1224
;      - fx~15           ; 0                 ; 7       ;
1225
;      - fx~16           ; 0                 ; 7       ;
1226
;      - fx~17           ; 0                 ; 7       ;
1227
;      - fx~18           ; 0                 ; 7       ;
1228
;      - fx~19           ; 0                 ; 7       ;
1229
;      - fx~20           ; 0                 ; 7       ;
1230
;      - fx~21           ; 0                 ; 7       ;
1231
;      - fx~22           ; 0                 ; 7       ;
1232
;      - fx~23           ; 0                 ; 7       ;
1233
;      - fx~24           ; 0                 ; 7       ;
1234
;      - fx~25           ; 0                 ; 7       ;
1235
;      - fx~26           ; 0                 ; 7       ;
1236
;      - fx~27           ; 0                 ; 7       ;
1237
;      - fx~28           ; 0                 ; 7       ;
1238
;      - fx~29           ; 0                 ; 7       ;
1239
;      - fx~30           ; 0                 ; 7       ;
1240
;      - fx~31           ; 0                 ; 7       ;
1241
; clk_i                  ;                   ;         ;
1242
; rst_i                  ;                   ;         ;
1243
;      - resultado[0]    ; 1                 ; 7       ;
1244
;      - fxx_o[15]~reg0  ; 1                 ; 7       ;
1245
;      - fxx_o[14]~reg0  ; 1                 ; 7       ;
1246
;      - fxx_o[13]~reg0  ; 1                 ; 7       ;
1247
;      - fxx_o[12]~reg0  ; 1                 ; 7       ;
1248
;      - fxx_o[11]~reg0  ; 1                 ; 7       ;
1249
;      - fxx_o[10]~reg0  ; 1                 ; 7       ;
1250
;      - fxx_o[9]~reg0   ; 1                 ; 7       ;
1251
;      - fxx_o[8]~reg0   ; 1                 ; 7       ;
1252
;      - fxx_o[7]~reg0   ; 1                 ; 7       ;
1253
;      - fxx_o[6]~reg0   ; 1                 ; 7       ;
1254
;      - fxx_o[5]~reg0   ; 1                 ; 7       ;
1255
;      - fxx_o[4]~reg0   ; 1                 ; 7       ;
1256
;      - fxx_o[3]~reg0   ; 1                 ; 7       ;
1257
;      - fxx_o[2]~reg0   ; 1                 ; 7       ;
1258
;      - fxx_o[1]~reg0   ; 1                 ; 7       ;
1259
;      - fxx_o[0]~reg0   ; 1                 ; 7       ;
1260
;      - fxx1_o[14]~reg0 ; 1                 ; 7       ;
1261
;      - fxx1_o[11]~reg0 ; 1                 ; 7       ;
1262
;      - fxx1_o[9]~reg0  ; 1                 ; 7       ;
1263
;      - fxx1_o[7]~reg0  ; 1                 ; 7       ;
1264
;      - fxx1_o[6]~reg0  ; 1                 ; 7       ;
1265
;      - fxx1_o[5]~reg0  ; 1                 ; 7       ;
1266
;      - fxx1_o[4]~reg0  ; 1                 ; 7       ;
1267
;      - fxx1_o[3]~reg0  ; 1                 ; 7       ;
1268
;      - fxx1_o[2]~reg0  ; 1                 ; 7       ;
1269
;      - fxx1_o[1]~reg0  ; 1                 ; 7       ;
1270
;      - fxx1_o[0]~reg0  ; 1                 ; 7       ;
1271
;      - fxx2_o[15]~reg0 ; 1                 ; 7       ;
1272
;      - fxx2_o[14]~reg0 ; 1                 ; 7       ;
1273
;      - fxx2_o[13]~reg0 ; 1                 ; 7       ;
1274
;      - fxx2_o[12]~reg0 ; 1                 ; 7       ;
1275
;      - fxx2_o[11]~reg0 ; 1                 ; 7       ;
1276
;      - fxx2_o[10]~reg0 ; 1                 ; 7       ;
1277
;      - fxx2_o[9]~reg0  ; 1                 ; 7       ;
1278
;      - fxx2_o[8]~reg0  ; 1                 ; 7       ;
1279
;      - fxx2_o[7]~reg0  ; 1                 ; 7       ;
1280
;      - fxx2_o[6]~reg0  ; 1                 ; 7       ;
1281
;      - fxx2_o[5]~reg0  ; 1                 ; 7       ;
1282
;      - fxx2_o[4]~reg0  ; 1                 ; 7       ;
1283
;      - fxx2_o[3]~reg0  ; 1                 ; 7       ;
1284
;      - fxx2_o[2]~reg0  ; 1                 ; 7       ;
1285
;      - fxx2_o[1]~reg0  ; 1                 ; 7       ;
1286
;      - fxx2_o[0]~reg0  ; 1                 ; 7       ;
1287
;      - fxx3_o[15]~reg0 ; 1                 ; 7       ;
1288
;      - fxx3_o[14]~reg0 ; 1                 ; 7       ;
1289
;      - fxx3_o[13]~reg0 ; 1                 ; 7       ;
1290
;      - fxx3_o[12]~reg0 ; 1                 ; 7       ;
1291
;      - fxx3_o[11]~reg0 ; 1                 ; 7       ;
1292
;      - fxx3_o[10]~reg0 ; 1                 ; 7       ;
1293
;      - fxx3_o[9]~reg0  ; 1                 ; 7       ;
1294
;      - fxx3_o[8]~reg0  ; 1                 ; 7       ;
1295
;      - fxx3_o[7]~reg0  ; 1                 ; 7       ;
1296
;      - fxx3_o[6]~reg0  ; 1                 ; 7       ;
1297
;      - fxx3_o[5]~reg0  ; 1                 ; 7       ;
1298
;      - fxx3_o[4]~reg0  ; 1                 ; 7       ;
1299
;      - fxx3_o[3]~reg0  ; 1                 ; 7       ;
1300
;      - fxx3_o[2]~reg0  ; 1                 ; 7       ;
1301
;      - fxx3_o[1]~reg0  ; 1                 ; 7       ;
1302
;      - fxx3_o[0]~reg0  ; 1                 ; 7       ;
1303
;      - fxx4_o[15]~reg0 ; 1                 ; 7       ;
1304
;      - fxx4_o[14]~reg0 ; 1                 ; 7       ;
1305
;      - fxx4_o[13]~reg0 ; 1                 ; 7       ;
1306
;      - fxx4_o[12]~reg0 ; 1                 ; 7       ;
1307
;      - fxx4_o[11]~reg0 ; 1                 ; 7       ;
1308
;      - fxx4_o[10]~reg0 ; 1                 ; 7       ;
1309
;      - fxx4_o[9]~reg0  ; 1                 ; 7       ;
1310
;      - fxx4_o[8]~reg0  ; 1                 ; 7       ;
1311
;      - fxx4_o[7]~reg0  ; 1                 ; 7       ;
1312
;      - fxx4_o[6]~reg0  ; 1                 ; 7       ;
1313
;      - fxx4_o[5]~reg0  ; 1                 ; 7       ;
1314
;      - fxx4_o[4]~reg0  ; 1                 ; 7       ;
1315
;      - fxx4_o[3]~reg0  ; 1                 ; 7       ;
1316
;      - fxx4_o[2]~reg0  ; 1                 ; 7       ;
1317
;      - fxx4_o[1]~reg0  ; 1                 ; 7       ;
1318
;      - fxx4_o[0]~reg0  ; 1                 ; 7       ;
1319
;      - resultado[1]    ; 1                 ; 7       ;
1320
;      - resultado[2]    ; 1                 ; 7       ;
1321
;      - resultado[3]    ; 1                 ; 7       ;
1322
;      - resultado[4]    ; 1                 ; 7       ;
1323
;      - resultado[5]    ; 1                 ; 7       ;
1324
;      - resultado[6]    ; 1                 ; 7       ;
1325
;      - resultado[7]    ; 1                 ; 7       ;
1326
;      - resultado[8]    ; 1                 ; 7       ;
1327
;      - resultado[9]    ; 1                 ; 7       ;
1328
;      - resultado[10]   ; 1                 ; 7       ;
1329
;      - resultado[11]   ; 1                 ; 7       ;
1330
;      - resultado[12]   ; 1                 ; 7       ;
1331
;      - resultado[13]   ; 1                 ; 7       ;
1332
;      - resultado[14]   ; 1                 ; 7       ;
1333
;      - resul_o[15]~0   ; 1                 ; 7       ;
1334
; distancia_i[5]         ;                   ;         ;
1335
;      - Equal0~0        ; 0                 ; 7       ;
1336
; distancia_i[3]         ;                   ;         ;
1337
;      - Equal0~0        ; 0                 ; 7       ;
1338
; distancia_i[4]         ;                   ;         ;
1339
;      - Equal0~0        ; 0                 ; 7       ;
1340
; distancia_i[2]         ;                   ;         ;
1341
;      - Equal0~1        ; 1                 ; 7       ;
1342
; distancia_i[0]         ;                   ;         ;
1343
;      - Equal0~1        ; 1                 ; 7       ;
1344
; distancia_i[1]         ;                   ;         ;
1345
;      - Equal0~1        ; 0                 ; 7       ;
1346
; distancia_i[6]         ;                   ;         ;
1347
;      - Equal0~2        ; 0                 ; 7       ;
1348
;      - Equal0~3        ; 0                 ; 7       ;
1349
; distancia_i[7]         ;                   ;         ;
1350
;      - resul_o[15]~0   ; 0                 ; 7       ;
1351
;      - Equal0~3        ; 0                 ; 7       ;
1352
+------------------------+-------------------+---------+
1353
 
1354
 
1355
+-------------------------------------------------------------------------------------------------------------------------------------------+
1356
; Control Signals                                                                                                                           ;
1357
+---------------+-------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
1358
; Name          ; Location          ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
1359
+---------------+-------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
1360
; Equal0~3      ; LCCOMB_X27_Y5_N10 ; 8       ; Sync. clear  ; no     ; --                   ; --               ; --                        ;
1361
; clk_i         ; PIN_N20           ; 191     ; Clock        ; yes    ; Global Clock         ; GCLK3            ; --                        ;
1362
; resul_o[15]~0 ; LCCOMB_X27_Y5_N14 ; 16      ; Clock enable ; no     ; --                   ; --               ; --                        ;
1363
; rst_i         ; PIN_M21           ; 98      ; Clock enable ; no     ; --                   ; --               ; --                        ;
1364
; rst_i         ; PIN_M21           ; 78      ; Async. clear ; yes    ; Global Clock         ; GCLK1            ; --                        ;
1365
+---------------+-------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
1366
 
1367
 
1368
+--------------------------------------------------------------------------------------------------+
1369
; Global & Other Fast Signals                                                                      ;
1370
+-------+----------+---------+----------------------+------------------+---------------------------+
1371
; Name  ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
1372
+-------+----------+---------+----------------------+------------------+---------------------------+
1373
; clk_i ; PIN_N20  ; 191     ; Global Clock         ; GCLK3            ; --                        ;
1374
; rst_i ; PIN_M21  ; 78      ; Global Clock         ; GCLK1            ; --                        ;
1375
+-------+----------+---------+----------------------+------------------+---------------------------+
1376
 
1377
 
1378
+---------------------------------+
1379
; Non-Global High Fan-Out Signals ;
1380
+---------------+-----------------+
1381
; Name          ; Fan-Out         ;
1382
+---------------+-----------------+
1383
; rst_i         ; 97              ;
1384
; extrapolar_i  ; 65              ;
1385
; resul_o[15]~0 ; 16              ;
1386
; i[0]          ; 16              ;
1387
; Equal0~3      ; 8               ;
1388
; resultado[15] ; 4               ;
1389
; resultado[14] ; 4               ;
1390
; resultado[13] ; 4               ;
1391
; resultado[12] ; 4               ;
1392
; resultado[11] ; 4               ;
1393
; resultado[10] ; 4               ;
1394
; resultado[9]  ; 4               ;
1395
; resultado[8]  ; 4               ;
1396
; resultado[7]  ; 4               ;
1397
; resultado[6]  ; 4               ;
1398
; resultado[5]  ; 4               ;
1399
; resultado[4]  ; 4               ;
1400
; resultado[3]  ; 4               ;
1401
; resultado[2]  ; 4               ;
1402
; resultado[1]  ; 4               ;
1403
; resultado[0]  ; 4               ;
1404
; Add4~69       ; 4               ;
1405
; Add4~65       ; 4               ;
1406
; Add4~61       ; 4               ;
1407
; Add4~57       ; 4               ;
1408
; Add4~53       ; 4               ;
1409
; Add4~49       ; 4               ;
1410
; Add4~45       ; 4               ;
1411
; Add4~41       ; 4               ;
1412
; Add4~37       ; 4               ;
1413
; Add4~33       ; 4               ;
1414
; Add4~29       ; 4               ;
1415
; Add4~25       ; 4               ;
1416
; Add4~21       ; 4               ;
1417
; Add4~17       ; 4               ;
1418
; Add4~13       ; 4               ;
1419
; Add4~9        ; 4               ;
1420
; Add3~65       ; 4               ;
1421
; Add3~61       ; 4               ;
1422
; Add3~57       ; 4               ;
1423
; Add3~53       ; 4               ;
1424
; Add3~49       ; 4               ;
1425
; Add3~45       ; 4               ;
1426
; Add3~41       ; 4               ;
1427
; Add3~37       ; 4               ;
1428
; Add3~33       ; 4               ;
1429
; Add3~29       ; 4               ;
1430
; Add3~25       ; 4               ;
1431
; Add3~21       ; 4               ;
1432
; Add3~17       ; 4               ;
1433
+---------------+-----------------+
1434
 
1435
 
1436
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1437
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                            ;
1438
+----------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+--------------------+-------------+
1439
; Name                                                           ; Type ; Mode ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M512s ; M4Ks ; M-RAMs ; MIF                ; Location    ;
1440
+----------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+--------------------+-------------+
1441
; altsyncram:ram_rtl_0|altsyncram_uv61:auto_generated|ALTSYNCRAM ; M512 ; ROM  ; Single Clock ; 32           ; 16           ; --           ; --           ; yes                    ; no                      ; --                     ; --                      ; 512  ; 32                          ; 16                          ; --                          ; --                          ; 512                 ; 1     ; 0    ; 0      ; gnextrapolator.mif ; M512_X24_Y8 ;
1442
+----------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+-------+------+--------+--------------------+-------------+
1443
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
1444
 
1445
 
1446
+--------------------------------------------------------------------+
1447
; Interconnect Usage Summary                                         ;
1448
+-------------------------------------------+------------------------+
1449
; Interconnect Resource Type                ; Usage                  ;
1450
+-------------------------------------------+------------------------+
1451
; Block interconnects                       ; 453 / 51,960 ( < 1 % ) ;
1452
; C16 interconnects                         ; 18 / 1,680 ( 1 % )     ;
1453
; C4 interconnects                          ; 379 / 38,400 ( < 1 % ) ;
1454
; DPA clocks                                ; 0 / 4 ( 0 % )          ;
1455
; DQS bus muxes                             ; 0 / 18 ( 0 % )         ;
1456
; DQS-18 I/O buses                          ; 0 / 4 ( 0 % )          ;
1457
; DQS-4 I/O buses                           ; 0 / 18 ( 0 % )         ;
1458
; DQS-9 I/O buses                           ; 0 / 8 ( 0 % )          ;
1459
; Differential I/O clocks                   ; 0 / 32 ( 0 % )         ;
1460
; Direct links                              ; 54 / 51,960 ( < 1 % )  ;
1461
; Global clocks                             ; 2 / 16 ( 13 % )        ;
1462
; Local interconnects                       ; 58 / 12,480 ( < 1 % )  ;
1463
; NDQS bus muxes                            ; 0 / 18 ( 0 % )         ;
1464
; NDQS-18 I/O buses                         ; 0 / 4 ( 0 % )          ;
1465
; NDQS-4 I/O buses                          ; 0 / 18 ( 0 % )         ;
1466
; NDQS-9 I/O buses                          ; 0 / 8 ( 0 % )          ;
1467
; PLL transmitter or receiver load enables  ; 0 / 8 ( 0 % )          ;
1468
; PLL transmitter or receiver synch. clocks ; 0 / 8 ( 0 % )          ;
1469
; R24 interconnects                         ; 16 / 1,664 ( < 1 % )   ;
1470
; R24/C16 interconnect drivers              ; 23 / 4,160 ( < 1 % )   ;
1471
; R4 interconnects                          ; 524 / 59,488 ( < 1 % ) ;
1472
; Regional clocks                           ; 0 / 32 ( 0 % )         ;
1473
+-------------------------------------------+------------------------+
1474
 
1475
 
1476
+-----------------------------------------------------------------+
1477
; LAB Logic Elements                                              ;
1478
+----------------------------------+------------------------------+
1479
; Number of ALMs  (Average = 7.31) ; Number of LABs  (Total = 16) ;
1480
+----------------------------------+------------------------------+
1481
; 1                                ; 0                            ;
1482
; 2                                ; 0                            ;
1483
; 3                                ; 1                            ;
1484
; 4                                ; 1                            ;
1485
; 5                                ; 0                            ;
1486
; 6                                ; 1                            ;
1487
; 7                                ; 0                            ;
1488
; 8                                ; 13                           ;
1489
+----------------------------------+------------------------------+
1490
 
1491
 
1492
+-------------------------------------------------------------------+
1493
; LAB-wide Signals                                                  ;
1494
+------------------------------------+------------------------------+
1495
; LAB-wide Signals  (Average = 2.63) ; Number of LABs  (Total = 16) ;
1496
+------------------------------------+------------------------------+
1497
; 1 Async. clear                     ; 11                           ;
1498
; 1 Clock                            ; 16                           ;
1499
; 1 Clock enable                     ; 13                           ;
1500
; 1 Sync. clear                      ; 1                            ;
1501
; 2 Clock enables                    ; 1                            ;
1502
+------------------------------------+------------------------------+
1503
 
1504
 
1505
+-----------------------------------------------------------------------------+
1506
; LAB Signals Sourced                                                         ;
1507
+----------------------------------------------+------------------------------+
1508
; Number of Signals Sourced  (Average = 15.94) ; Number of LABs  (Total = 16) ;
1509
+----------------------------------------------+------------------------------+
1510
; 0                                            ; 0                            ;
1511
; 1                                            ; 0                            ;
1512
; 2                                            ; 0                            ;
1513
; 3                                            ; 0                            ;
1514
; 4                                            ; 0                            ;
1515
; 5                                            ; 0                            ;
1516
; 6                                            ; 1                            ;
1517
; 7                                            ; 1                            ;
1518
; 8                                            ; 1                            ;
1519
; 9                                            ; 0                            ;
1520
; 10                                           ; 0                            ;
1521
; 11                                           ; 1                            ;
1522
; 12                                           ; 0                            ;
1523
; 13                                           ; 1                            ;
1524
; 14                                           ; 0                            ;
1525
; 15                                           ; 1                            ;
1526
; 16                                           ; 1                            ;
1527
; 17                                           ; 1                            ;
1528
; 18                                           ; 0                            ;
1529
; 19                                           ; 3                            ;
1530
; 20                                           ; 2                            ;
1531
; 21                                           ; 2                            ;
1532
; 22                                           ; 0                            ;
1533
; 23                                           ; 1                            ;
1534
+----------------------------------------------+------------------------------+
1535
 
1536
 
1537
+---------------------------------------------------------------------------------+
1538
; LAB Signals Sourced Out                                                         ;
1539
+--------------------------------------------------+------------------------------+
1540
; Number of Signals Sourced Out  (Average = 10.75) ; Number of LABs  (Total = 16) ;
1541
+--------------------------------------------------+------------------------------+
1542
; 0                                                ; 1                            ;
1543
; 1                                                ; 0                            ;
1544
; 2                                                ; 0                            ;
1545
; 3                                                ; 0                            ;
1546
; 4                                                ; 1                            ;
1547
; 5                                                ; 1                            ;
1548
; 6                                                ; 0                            ;
1549
; 7                                                ; 0                            ;
1550
; 8                                                ; 2                            ;
1551
; 9                                                ; 1                            ;
1552
; 10                                               ; 2                            ;
1553
; 11                                               ; 0                            ;
1554
; 12                                               ; 1                            ;
1555
; 13                                               ; 2                            ;
1556
; 14                                               ; 2                            ;
1557
; 15                                               ; 0                            ;
1558
; 16                                               ; 1                            ;
1559
; 17                                               ; 1                            ;
1560
; 18                                               ; 0                            ;
1561
; 19                                               ; 1                            ;
1562
+--------------------------------------------------+------------------------------+
1563
 
1564
 
1565
+-----------------------------------------------------------------------------+
1566
; LAB Distinct Inputs                                                         ;
1567
+----------------------------------------------+------------------------------+
1568
; Number of Distinct Inputs  (Average = 23.31) ; Number of LABs  (Total = 16) ;
1569
+----------------------------------------------+------------------------------+
1570
; 0                                            ; 0                            ;
1571
; 1                                            ; 0                            ;
1572
; 2                                            ; 1                            ;
1573
; 3                                            ; 0                            ;
1574
; 4                                            ; 1                            ;
1575
; 5                                            ; 0                            ;
1576
; 6                                            ; 0                            ;
1577
; 7                                            ; 0                            ;
1578
; 8                                            ; 0                            ;
1579
; 9                                            ; 0                            ;
1580
; 10                                           ; 0                            ;
1581
; 11                                           ; 0                            ;
1582
; 12                                           ; 0                            ;
1583
; 13                                           ; 0                            ;
1584
; 14                                           ; 0                            ;
1585
; 15                                           ; 1                            ;
1586
; 16                                           ; 1                            ;
1587
; 17                                           ; 0                            ;
1588
; 18                                           ; 2                            ;
1589
; 19                                           ; 0                            ;
1590
; 20                                           ; 0                            ;
1591
; 21                                           ; 0                            ;
1592
; 22                                           ; 0                            ;
1593
; 23                                           ; 0                            ;
1594
; 24                                           ; 0                            ;
1595
; 25                                           ; 0                            ;
1596
; 26                                           ; 1                            ;
1597
; 27                                           ; 0                            ;
1598
; 28                                           ; 2                            ;
1599
; 29                                           ; 1                            ;
1600
; 30                                           ; 3                            ;
1601
; 31                                           ; 1                            ;
1602
; 32                                           ; 0                            ;
1603
; 33                                           ; 1                            ;
1604
; 34                                           ; 0                            ;
1605
; 35                                           ; 1                            ;
1606
+----------------------------------------------+------------------------------+
1607
 
1608
 
1609
+------------------------------------------+
1610
; I/O Rules Summary                        ;
1611
+----------------------------------+-------+
1612
; I/O Rules Statistic              ; Total ;
1613
+----------------------------------+-------+
1614
; Total I/O Rules                  ; 31    ;
1615
; Number of I/O Rules Passed       ; 4     ;
1616
; Number of I/O Rules Failed       ; 0     ;
1617
; Number of I/O Rules Unchecked    ; 0     ;
1618
; Number of I/O Rules Inapplicable ; 27    ;
1619
+----------------------------------+-------+
1620
 
1621
 
1622
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1623
; I/O Rules Details                                                                                                                                                                                                                                                                          ;
1624
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1625
; Status       ; ID        ; Category                                ; Rule Description                                                                                     ; Severity ; Information                                                              ; Area ; Extra Information ;
1626
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1627
; Inapplicable ; IO_000001 ; Capacity Checks                         ; Number of pins in an I/O bank should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1628
; Inapplicable ; IO_000002 ; Capacity Checks                         ; Number of clocks in an I/O bank should not exceed the number of clocks available.                    ; Critical ; No Global Signal assignments found.                                      ; I/O  ;                   ;
1629
; Inapplicable ; IO_000003 ; Capacity Checks                         ; Number of pins in a Vrefgroup should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1630
; Inapplicable ; IO_000004 ; Voltage Compatibility Checks            ; The I/O bank should support the requested VCCIO.                                                     ; Critical ; No IOBANK_VCCIO assignments found.                                       ; I/O  ;                   ;
1631
; Inapplicable ; IO_000005 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VREF values.                                                  ; Critical ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
1632
; Pass         ; IO_000006 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VCCIO values.                                                 ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1633
; Inapplicable ; IO_000007 ; Valid Location Checks                   ; Checks for unavailable locations.                                                                    ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
1634
; Inapplicable ; IO_000008 ; Valid Location Checks                   ; Checks for reserved locations.                                                                       ; Critical ; No reserved LogicLock region found.                                      ; I/O  ;                   ;
1635
; Pass         ; IO_000009 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O standard.                                              ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1636
; Pass         ; IO_000010 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O direction.                                             ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1637
; Inapplicable ; IO_000011 ; I/O Properties Checks for One I/O       ; The location should support the requested Current Strength.                                          ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
1638
; Inapplicable ; IO_000012 ; I/O Properties Checks for One I/O       ; The location should support the requested On Chip Termination value.                                 ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1639
; Inapplicable ; IO_000013 ; I/O Properties Checks for One I/O       ; The location should support the requested Bus Hold value.                                            ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
1640
; Inapplicable ; IO_000014 ; I/O Properties Checks for One I/O       ; The location should support the requested Weak Pull Up value.                                        ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
1641
; Inapplicable ; IO_000015 ; I/O Properties Checks for One I/O       ; The location should support the requested PCI Clamp Diode.                                           ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
1642
; Inapplicable ; IO_000018 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Current Strength.                                      ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
1643
; Inapplicable ; IO_000019 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested On Chip Termination value.                             ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1644
; Inapplicable ; IO_000020 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested PCI Clamp Diode.                                       ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
1645
; Inapplicable ; IO_000021 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Weak Pull Up value.                                    ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
1646
; Inapplicable ; IO_000022 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Bus Hold value.                                        ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
1647
; Inapplicable ; IO_000023 ; I/O Properties Checks for One I/O       ; The I/O standard should support the Open Drain value.                                                ; Critical ; No open drain assignments found.                                         ; I/O  ;                   ;
1648
; Inapplicable ; IO_000024 ; I/O Properties Checks for One I/O       ; The I/O direction should support the On Chip Termination value.                                      ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
1649
; Inapplicable ; IO_000026 ; I/O Properties Checks for One I/O       ; On Chip Termination and Current Strength should not be used at the same time.                        ; Critical ; No Current Strength or Termination assignments found.                    ; I/O  ;                   ;
1650
; Inapplicable ; IO_000027 ; I/O Properties Checks for One I/O       ; Weak Pull Up and Bus Hold should not be used at the same time.                                       ; Critical ; No Enable Bus-Hold Circuitry or Weak Pull-Up Resistor assignments found. ; I/O  ;                   ;
1651
; Inapplicable ; IO_000032 ; I/O Properties Checks for Multiple I/Os ; I/O registers and SERDES should not be used at the same XY location.                                 ; Critical ; No I/O Registers or Differential I/O Standard assignments found.         ; I/O  ;                   ;
1652
; Pass         ; IO_000033 ; Electromigration Checks                 ; Current density for consecutive I/Os should not exceed 250mA for row I/Os and 250mA for column I/Os. ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
1653
; Inapplicable ; IO_000034 ; SI Related Distance Checks              ; Single-ended outputs should be 1 LAB row(s) away from a differential I/O.                            ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
1654
; Inapplicable ; IO_000037 ; SI Related Distance Checks              ; Single-ended I/O and differential I/O should not coexist in a PLL output I/O bank.                   ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
1655
; Inapplicable ; IO_000038 ; SI Related SSO Limit Checks             ; Single-ended outputs and High-speed LVDS should not coexist in an I/O bank.                          ; High     ; No High-speed LVDS found.                                                ; I/O  ;                   ;
1656
; Inapplicable ; IO_000042 ; SI Related SSO Limit Checks             ; No more than 20 outputs are allowed in a VREF group when VREF is being read from.                    ; High     ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
1657
; Inapplicable ; IO_000040 ; SI Related SSO Limit Checks             ; The total drive strength of single ended outputs in a DPA bank should not exceed 120mA.              ; High     ; No DPA found.                                                            ; I/O  ;                   ;
1658
+--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
1659
 
1660
 
1661
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
1662
; I/O Rules Matrix                                                                                                                                                                                                                                                                                                                                                                                                                                                                        ;
1663
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1664
; Pin/Rules          ; IO_000001    ; IO_000002    ; IO_000003    ; IO_000004    ; IO_000005    ; IO_000006 ; IO_000007    ; IO_000008    ; IO_000009 ; IO_000010 ; IO_000011    ; IO_000012    ; IO_000013    ; IO_000014    ; IO_000015    ; IO_000018    ; IO_000019    ; IO_000020    ; IO_000021    ; IO_000022    ; IO_000023    ; IO_000024    ; IO_000026    ; IO_000027    ; IO_000032    ; IO_000033 ; IO_000034    ; IO_000037    ; IO_000038    ; IO_000042    ; IO_000040    ;
1665
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1666
; Total Pass         ; 0            ; 0            ; 0            ; 0            ; 0            ; 107       ; 0            ; 0            ; 107       ; 107       ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 107       ; 0            ; 0            ; 0            ; 0            ; 0            ;
1667
; Total Unchecked    ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
1668
; Total Inapplicable ; 107          ; 107          ; 107          ; 107          ; 107          ; 0         ; 107          ; 107          ; 0         ; 0         ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 107          ; 0         ; 107          ; 107          ; 107          ; 107          ; 107          ;
1669
; Total Fail         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
1670
; fxx_o[0]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1671
; fxx_o[1]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1672
; fxx_o[2]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1673
; fxx_o[3]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1674
; fxx_o[4]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1675
; fxx_o[5]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1676
; fxx_o[6]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1677
; fxx_o[7]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1678
; fxx_o[8]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1679
; fxx_o[9]           ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1680
; fxx_o[10]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1681
; fxx_o[11]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1682
; fxx_o[12]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1683
; fxx_o[13]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1684
; fxx_o[14]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1685
; fxx_o[15]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1686
; fxx1_o[0]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1687
; fxx1_o[1]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1688
; fxx1_o[2]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1689
; fxx1_o[3]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1690
; fxx1_o[4]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1691
; fxx1_o[5]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1692
; fxx1_o[6]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1693
; fxx1_o[7]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1694
; fxx1_o[8]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1695
; fxx1_o[9]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1696
; fxx1_o[10]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1697
; fxx1_o[11]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1698
; fxx1_o[12]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1699
; fxx1_o[13]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1700
; fxx1_o[14]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1701
; fxx1_o[15]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1702
; fxx2_o[0]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1703
; fxx2_o[1]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1704
; fxx2_o[2]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1705
; fxx2_o[3]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1706
; fxx2_o[4]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1707
; fxx2_o[5]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1708
; fxx2_o[6]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1709
; fxx2_o[7]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1710
; fxx2_o[8]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1711
; fxx2_o[9]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1712
; fxx2_o[10]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1713
; fxx2_o[11]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1714
; fxx2_o[12]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1715
; fxx2_o[13]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1716
; fxx2_o[14]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1717
; fxx2_o[15]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1718
; fxx3_o[0]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1719
; fxx3_o[1]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1720
; fxx3_o[2]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1721
; fxx3_o[3]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1722
; fxx3_o[4]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1723
; fxx3_o[5]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1724
; fxx3_o[6]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1725
; fxx3_o[7]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1726
; fxx3_o[8]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1727
; fxx3_o[9]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1728
; fxx3_o[10]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1729
; fxx3_o[11]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1730
; fxx3_o[12]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1731
; fxx3_o[13]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1732
; fxx3_o[14]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1733
; fxx3_o[15]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1734
; fxx4_o[0]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1735
; fxx4_o[1]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1736
; fxx4_o[2]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1737
; fxx4_o[3]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1738
; fxx4_o[4]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1739
; fxx4_o[5]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1740
; fxx4_o[6]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1741
; fxx4_o[7]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1742
; fxx4_o[8]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1743
; fxx4_o[9]          ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1744
; fxx4_o[10]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1745
; fxx4_o[11]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1746
; fxx4_o[12]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1747
; fxx4_o[13]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1748
; fxx4_o[14]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1749
; fxx4_o[15]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1750
; resul_o[0]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1751
; resul_o[1]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1752
; resul_o[2]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1753
; resul_o[3]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1754
; resul_o[4]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1755
; resul_o[5]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1756
; resul_o[6]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1757
; resul_o[7]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1758
; resul_o[8]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1759
; resul_o[9]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1760
; resul_o[10]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1761
; resul_o[11]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1762
; resul_o[12]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1763
; resul_o[13]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1764
; resul_o[14]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1765
; resul_o[15]        ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1766
; extrapolar_i       ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1767
; clk_i              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1768
; rst_i              ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1769
; distancia_i[5]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1770
; distancia_i[3]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1771
; distancia_i[4]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1772
; distancia_i[2]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1773
; distancia_i[0]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1774
; distancia_i[1]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1775
; distancia_i[6]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1776
; distancia_i[7]     ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
1777
+--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
1778
 
1779
 
1780
+-------------------------------------------------------------------------+
1781
; Fitter Device Options                                                   ;
1782
+----------------------------------------------+--------------------------+
1783
; Option                                       ; Setting                  ;
1784
+----------------------------------------------+--------------------------+
1785
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
1786
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
1787
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
1788
; Enable INIT_DONE output                      ; Off                      ;
1789
; Configuration scheme                         ; Passive Serial           ;
1790
; Error detection CRC                          ; Off                      ;
1791
; Configuration Voltage Level                  ; Auto                     ;
1792
; Force Configuration Voltage Level            ; Off                      ;
1793
; nWS, nRS, nCS, CS                            ; Unreserved               ;
1794
; RDYnBUSY                                     ; Unreserved               ;
1795
; Data[7..1]                                   ; Unreserved               ;
1796
; Data[0]                                      ; As input tri-stated      ;
1797
; ASDO,nCSO                                    ; Unreserved               ;
1798
; Reserve all unused pins                      ; As output driving ground ;
1799
; Base pin-out file on sameframe device        ; Off                      ;
1800
+----------------------------------------------+--------------------------+
1801
 
1802
 
1803
+------------------------------------+
1804
; Operating Settings and Conditions  ;
1805
+---------------------------+--------+
1806
; Setting                   ; Value  ;
1807
+---------------------------+--------+
1808
; Nominal Core Voltage      ; 1.20 V ;
1809
; Low Junction Temperature  ; 0 °C   ;
1810
; High Junction Temperature ; 85 °C  ;
1811
+---------------------------+--------+
1812
 
1813
 
1814
+------------------------------------------------------------+
1815
; Estimated Delay Added for Hold Timing                      ;
1816
+-----------------+----------------------+-------------------+
1817
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
1818
+-----------------+----------------------+-------------------+
1819
 
1820
 
1821
+-----------------+
1822
; Fitter Messages ;
1823
+-----------------+
1824
Info: *******************************************************************
1825
Info: Running Quartus II Fitter
1826
    Info: Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
1827
    Info: Processing started: Tue Aug 14 00:27:38 2012
1828
Info: Command: quartus_fit --read_settings_files=on --write_settings_files=off gnextrapolator -c gnextrapolator
1829
Info: Selected device EP2S15F484C4 for design "gnextrapolator"
1830
Info: Low junction temperature is 0 degrees C
1831
Info: High junction temperature is 85 degrees C
1832
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
1833
Warning: Feature LogicLock is only available with a valid subscription license. Please purchase a software subscription to gain full access to this feature.
1834
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
1835
    Info: Device EP2S15F484I4 is compatible
1836
Info: Fitter converted 1 user pins into dedicated programming pins
1837
    Info: Pin ~DATA0~ is reserved at location E13
1838
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1839
Critical Warning: No exact pin location assignment(s) for 107 pins of 107 total pins
1840
    Info: Pin fxx_o[0] not assigned to an exact location on the device
1841
    Info: Pin fxx_o[1] not assigned to an exact location on the device
1842
    Info: Pin fxx_o[2] not assigned to an exact location on the device
1843
    Info: Pin fxx_o[3] not assigned to an exact location on the device
1844
    Info: Pin fxx_o[4] not assigned to an exact location on the device
1845
    Info: Pin fxx_o[5] not assigned to an exact location on the device
1846
    Info: Pin fxx_o[6] not assigned to an exact location on the device
1847
    Info: Pin fxx_o[7] not assigned to an exact location on the device
1848
    Info: Pin fxx_o[8] not assigned to an exact location on the device
1849
    Info: Pin fxx_o[9] not assigned to an exact location on the device
1850
    Info: Pin fxx_o[10] not assigned to an exact location on the device
1851
    Info: Pin fxx_o[11] not assigned to an exact location on the device
1852
    Info: Pin fxx_o[12] not assigned to an exact location on the device
1853
    Info: Pin fxx_o[13] not assigned to an exact location on the device
1854
    Info: Pin fxx_o[14] not assigned to an exact location on the device
1855
    Info: Pin fxx_o[15] not assigned to an exact location on the device
1856
    Info: Pin fxx1_o[0] not assigned to an exact location on the device
1857
    Info: Pin fxx1_o[1] not assigned to an exact location on the device
1858
    Info: Pin fxx1_o[2] not assigned to an exact location on the device
1859
    Info: Pin fxx1_o[3] not assigned to an exact location on the device
1860
    Info: Pin fxx1_o[4] not assigned to an exact location on the device
1861
    Info: Pin fxx1_o[5] not assigned to an exact location on the device
1862
    Info: Pin fxx1_o[6] not assigned to an exact location on the device
1863
    Info: Pin fxx1_o[7] not assigned to an exact location on the device
1864
    Info: Pin fxx1_o[8] not assigned to an exact location on the device
1865
    Info: Pin fxx1_o[9] not assigned to an exact location on the device
1866
    Info: Pin fxx1_o[10] not assigned to an exact location on the device
1867
    Info: Pin fxx1_o[11] not assigned to an exact location on the device
1868
    Info: Pin fxx1_o[12] not assigned to an exact location on the device
1869
    Info: Pin fxx1_o[13] not assigned to an exact location on the device
1870
    Info: Pin fxx1_o[14] not assigned to an exact location on the device
1871
    Info: Pin fxx1_o[15] not assigned to an exact location on the device
1872
    Info: Pin fxx2_o[0] not assigned to an exact location on the device
1873
    Info: Pin fxx2_o[1] not assigned to an exact location on the device
1874
    Info: Pin fxx2_o[2] not assigned to an exact location on the device
1875
    Info: Pin fxx2_o[3] not assigned to an exact location on the device
1876
    Info: Pin fxx2_o[4] not assigned to an exact location on the device
1877
    Info: Pin fxx2_o[5] not assigned to an exact location on the device
1878
    Info: Pin fxx2_o[6] not assigned to an exact location on the device
1879
    Info: Pin fxx2_o[7] not assigned to an exact location on the device
1880
    Info: Pin fxx2_o[8] not assigned to an exact location on the device
1881
    Info: Pin fxx2_o[9] not assigned to an exact location on the device
1882
    Info: Pin fxx2_o[10] not assigned to an exact location on the device
1883
    Info: Pin fxx2_o[11] not assigned to an exact location on the device
1884
    Info: Pin fxx2_o[12] not assigned to an exact location on the device
1885
    Info: Pin fxx2_o[13] not assigned to an exact location on the device
1886
    Info: Pin fxx2_o[14] not assigned to an exact location on the device
1887
    Info: Pin fxx2_o[15] not assigned to an exact location on the device
1888
    Info: Pin fxx3_o[0] not assigned to an exact location on the device
1889
    Info: Pin fxx3_o[1] not assigned to an exact location on the device
1890
    Info: Pin fxx3_o[2] not assigned to an exact location on the device
1891
    Info: Pin fxx3_o[3] not assigned to an exact location on the device
1892
    Info: Pin fxx3_o[4] not assigned to an exact location on the device
1893
    Info: Pin fxx3_o[5] not assigned to an exact location on the device
1894
    Info: Pin fxx3_o[6] not assigned to an exact location on the device
1895
    Info: Pin fxx3_o[7] not assigned to an exact location on the device
1896
    Info: Pin fxx3_o[8] not assigned to an exact location on the device
1897
    Info: Pin fxx3_o[9] not assigned to an exact location on the device
1898
    Info: Pin fxx3_o[10] not assigned to an exact location on the device
1899
    Info: Pin fxx3_o[11] not assigned to an exact location on the device
1900
    Info: Pin fxx3_o[12] not assigned to an exact location on the device
1901
    Info: Pin fxx3_o[13] not assigned to an exact location on the device
1902
    Info: Pin fxx3_o[14] not assigned to an exact location on the device
1903
    Info: Pin fxx3_o[15] not assigned to an exact location on the device
1904
    Info: Pin fxx4_o[0] not assigned to an exact location on the device
1905
    Info: Pin fxx4_o[1] not assigned to an exact location on the device
1906
    Info: Pin fxx4_o[2] not assigned to an exact location on the device
1907
    Info: Pin fxx4_o[3] not assigned to an exact location on the device
1908
    Info: Pin fxx4_o[4] not assigned to an exact location on the device
1909
    Info: Pin fxx4_o[5] not assigned to an exact location on the device
1910
    Info: Pin fxx4_o[6] not assigned to an exact location on the device
1911
    Info: Pin fxx4_o[7] not assigned to an exact location on the device
1912
    Info: Pin fxx4_o[8] not assigned to an exact location on the device
1913
    Info: Pin fxx4_o[9] not assigned to an exact location on the device
1914
    Info: Pin fxx4_o[10] not assigned to an exact location on the device
1915
    Info: Pin fxx4_o[11] not assigned to an exact location on the device
1916
    Info: Pin fxx4_o[12] not assigned to an exact location on the device
1917
    Info: Pin fxx4_o[13] not assigned to an exact location on the device
1918
    Info: Pin fxx4_o[14] not assigned to an exact location on the device
1919
    Info: Pin fxx4_o[15] not assigned to an exact location on the device
1920
    Info: Pin resul_o[0] not assigned to an exact location on the device
1921
    Info: Pin resul_o[1] not assigned to an exact location on the device
1922
    Info: Pin resul_o[2] not assigned to an exact location on the device
1923
    Info: Pin resul_o[3] not assigned to an exact location on the device
1924
    Info: Pin resul_o[4] not assigned to an exact location on the device
1925
    Info: Pin resul_o[5] not assigned to an exact location on the device
1926
    Info: Pin resul_o[6] not assigned to an exact location on the device
1927
    Info: Pin resul_o[7] not assigned to an exact location on the device
1928
    Info: Pin resul_o[8] not assigned to an exact location on the device
1929
    Info: Pin resul_o[9] not assigned to an exact location on the device
1930
    Info: Pin resul_o[10] not assigned to an exact location on the device
1931
    Info: Pin resul_o[11] not assigned to an exact location on the device
1932
    Info: Pin resul_o[12] not assigned to an exact location on the device
1933
    Info: Pin resul_o[13] not assigned to an exact location on the device
1934
    Info: Pin resul_o[14] not assigned to an exact location on the device
1935
    Info: Pin resul_o[15] not assigned to an exact location on the device
1936
    Info: Pin extrapolar_i not assigned to an exact location on the device
1937
    Info: Pin clk_i not assigned to an exact location on the device
1938
    Info: Pin rst_i not assigned to an exact location on the device
1939
    Info: Pin distancia_i[5] not assigned to an exact location on the device
1940
    Info: Pin distancia_i[3] not assigned to an exact location on the device
1941
    Info: Pin distancia_i[4] not assigned to an exact location on the device
1942
    Info: Pin distancia_i[2] not assigned to an exact location on the device
1943
    Info: Pin distancia_i[0] not assigned to an exact location on the device
1944
    Info: Pin distancia_i[1] not assigned to an exact location on the device
1945
    Info: Pin distancia_i[6] not assigned to an exact location on the device
1946
    Info: Pin distancia_i[7] not assigned to an exact location on the device
1947
Warning: Some pins have incomplete I/O assignments. Refer to the I/O Assignment Warnings report for details
1948
Info: Timing-driven compilation is using the Classic Timing Analyzer
1949
Info: Timing requirements not specified -- quality metrics such as performance and power consumption may be sacrificed to reduce compilation time.
1950
Info: Automatically promoted node clk_i (placed in PIN N20 (CLK3p, Input))
1951
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G3
1952
Info: Automatically promoted node rst_i (placed in PIN M21 (CLK1p, Input))
1953
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G1
1954
    Info: Following destination nodes may be non-global or may not use global or regional clocks
1955
        Info: Destination node resultado[0]
1956
        Info: Destination node fxx_o[15]~reg0
1957
        Info: Destination node fxx_o[14]~reg0
1958
        Info: Destination node fxx_o[13]~reg0
1959
        Info: Destination node fxx_o[12]~reg0
1960
        Info: Destination node fxx_o[11]~reg0
1961
        Info: Destination node fxx_o[10]~reg0
1962
        Info: Destination node fxx_o[9]~reg0
1963
        Info: Destination node fxx_o[8]~reg0
1964
        Info: Destination node fxx_o[7]~reg0
1965
        Info: Non-global destination nodes limited to 10 nodes
1966
Info: Starting register packing
1967
Extra Info: Performing register packing on registers with non-logic cell location assignments
1968
Extra Info: Completed register packing on registers with non-logic cell location assignments
1969
Extra Info: Started Fast Input/Output/OE register processing
1970
Extra Info: Finished Fast Input/Output/OE register processing
1971
Extra Info: Moving registers into I/O cells, DSP blocks, and RAM blocks to improve timing and density
1972
Extra Info: Finished moving registers into I/O cells, DSP blocks, and RAM blocks
1973
Info: Finished register packing
1974
    Extra Info: No registers were packed into other blocks
1975
Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
1976
    Info: Number of I/O pins in group: 105 (unused VREF, 3.3V VCCIO, 9 input, 96 output, 0 bidirectional)
1977
        Info: I/O standards used: 3.3-V LVTTL.
1978
Info: I/O bank details before I/O pin placement
1979
    Info: Statistics of I/O banks
1980
        Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  39 pins available
1981
        Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  43 pins available
1982
        Info: I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  49 pins available
1983
        Info: I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  35 pins available
1984
        Info: I/O bank number 5 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  44 pins available
1985
        Info: I/O bank number 6 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  40 pins available
1986
        Info: I/O bank number 7 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  34 pins available
1987
        Info: I/O bank number 8 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  43 pins available
1988
        Info: I/O bank number 9 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
1989
        Info: I/O bank number 10 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
1990
Info: Fitter preparation operations ending: elapsed time is 00:00:03
1991
Info: Fitter placement preparation operations beginning
1992
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
1993
Info: Fitter placement operations beginning
1994
Info: Fitter placement was successful
1995
Info: Fitter placement operations ending: elapsed time is 00:00:03
1996
Info: Estimated most critical path is memory to register delay of 10.924 ns
1997
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = M512_X24_Y8; Fanout = 1; MEM Node = 'altsyncram:ram_rtl_0|altsyncram_uv61:auto_generated|ram_block1a7~porta_address_reg4'
1998
    Info: 2: + IC(0.000 ns) + CELL(2.061 ns) = 2.061 ns; Loc. = M512_X24_Y8; Fanout = 6; MEM Node = 'altsyncram:ram_rtl_0|altsyncram_uv61:auto_generated|ram_block1a7'
1999
    Info: 3: + IC(0.821 ns) + CELL(0.313 ns) = 3.195 ns; Loc. = LAB_X27_Y5; Fanout = 2; COMB Node = 'fx~23'
2000
    Info: 4: + IC(0.879 ns) + CELL(0.480 ns) = 4.554 ns; Loc. = LAB_X23_Y8; Fanout = 6; COMB Node = 'Add2~37'
2001
    Info: 5: + IC(0.580 ns) + CELL(0.480 ns) = 5.614 ns; Loc. = LAB_X22_Y7; Fanout = 7; COMB Node = 'Add3~33'
2002
    Info: 6: + IC(0.833 ns) + CELL(0.426 ns) = 6.873 ns; Loc. = LAB_X22_Y6; Fanout = 7; COMB Node = 'Add4~37'
2003
    Info: 7: + IC(0.775 ns) + CELL(0.480 ns) = 8.128 ns; Loc. = LAB_X25_Y6; Fanout = 2; COMB Node = 'Add8~29'
2004
    Info: 8: + IC(0.580 ns) + CELL(0.403 ns) = 9.111 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~30'
2005
    Info: 9: + IC(0.102 ns) + CELL(0.041 ns) = 9.254 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~34'
2006
    Info: 10: + IC(0.000 ns) + CELL(0.041 ns) = 9.295 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~38'
2007
    Info: 11: + IC(0.000 ns) + CELL(0.041 ns) = 9.336 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~42'
2008
    Info: 12: + IC(0.000 ns) + CELL(0.041 ns) = 9.377 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~46'
2009
    Info: 13: + IC(0.000 ns) + CELL(0.041 ns) = 9.418 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~50'
2010
    Info: 14: + IC(0.000 ns) + CELL(0.041 ns) = 9.459 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~54'
2011
    Info: 15: + IC(0.000 ns) + CELL(0.041 ns) = 9.500 ns; Loc. = LAB_X26_Y5; Fanout = 1; COMB Node = 'Add9~58'
2012
    Info: 16: + IC(0.000 ns) + CELL(0.144 ns) = 9.644 ns; Loc. = LAB_X26_Y5; Fanout = 2; COMB Node = 'Add9~61'
2013
    Info: 17: + IC(1.102 ns) + CELL(0.178 ns) = 10.924 ns; Loc. = LAB_X23_Y7; Fanout = 4; REG Node = 'resultado[15]'
2014
    Info: Total cell delay = 5.252 ns ( 48.08 % )
2015
    Info: Total interconnect delay = 5.672 ns ( 51.92 % )
2016
Info: Fitter routing operations beginning
2017
Info: Average interconnect usage is 0% of the available device resources
2018
    Info: Peak interconnect usage is 2% of the available device resources in the region that extends from location X13_Y0 to location X26_Y13
2019
Info: Fitter routing operations ending: elapsed time is 00:00:02
2020
Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
2021
    Info: Optimizations that may affect the design's routability were skipped
2022
    Info: Optimizations that may affect the design's timing were skipped
2023
Info: Started post-fitting delay annotation
2024
Warning: Found 96 output pins without output pin load capacitance assignment
2025
    Info: Pin "fxx_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2026
    Info: Pin "fxx_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2027
    Info: Pin "fxx_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2028
    Info: Pin "fxx_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2029
    Info: Pin "fxx_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2030
    Info: Pin "fxx_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2031
    Info: Pin "fxx_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2032
    Info: Pin "fxx_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2033
    Info: Pin "fxx_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2034
    Info: Pin "fxx_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2035
    Info: Pin "fxx_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2036
    Info: Pin "fxx_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2037
    Info: Pin "fxx_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2038
    Info: Pin "fxx_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2039
    Info: Pin "fxx_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2040
    Info: Pin "fxx_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2041
    Info: Pin "fxx1_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2042
    Info: Pin "fxx1_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2043
    Info: Pin "fxx1_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2044
    Info: Pin "fxx1_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2045
    Info: Pin "fxx1_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2046
    Info: Pin "fxx1_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2047
    Info: Pin "fxx1_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2048
    Info: Pin "fxx1_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2049
    Info: Pin "fxx1_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2050
    Info: Pin "fxx1_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2051
    Info: Pin "fxx1_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2052
    Info: Pin "fxx1_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2053
    Info: Pin "fxx1_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2054
    Info: Pin "fxx1_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2055
    Info: Pin "fxx1_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2056
    Info: Pin "fxx1_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2057
    Info: Pin "fxx2_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2058
    Info: Pin "fxx2_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2059
    Info: Pin "fxx2_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2060
    Info: Pin "fxx2_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2061
    Info: Pin "fxx2_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2062
    Info: Pin "fxx2_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2063
    Info: Pin "fxx2_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2064
    Info: Pin "fxx2_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2065
    Info: Pin "fxx2_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2066
    Info: Pin "fxx2_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2067
    Info: Pin "fxx2_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2068
    Info: Pin "fxx2_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2069
    Info: Pin "fxx2_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2070
    Info: Pin "fxx2_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2071
    Info: Pin "fxx2_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2072
    Info: Pin "fxx2_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2073
    Info: Pin "fxx3_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2074
    Info: Pin "fxx3_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2075
    Info: Pin "fxx3_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2076
    Info: Pin "fxx3_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2077
    Info: Pin "fxx3_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2078
    Info: Pin "fxx3_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2079
    Info: Pin "fxx3_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2080
    Info: Pin "fxx3_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2081
    Info: Pin "fxx3_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2082
    Info: Pin "fxx3_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2083
    Info: Pin "fxx3_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2084
    Info: Pin "fxx3_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2085
    Info: Pin "fxx3_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2086
    Info: Pin "fxx3_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2087
    Info: Pin "fxx3_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2088
    Info: Pin "fxx3_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2089
    Info: Pin "fxx4_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2090
    Info: Pin "fxx4_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2091
    Info: Pin "fxx4_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2092
    Info: Pin "fxx4_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2093
    Info: Pin "fxx4_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2094
    Info: Pin "fxx4_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2095
    Info: Pin "fxx4_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2096
    Info: Pin "fxx4_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2097
    Info: Pin "fxx4_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2098
    Info: Pin "fxx4_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2099
    Info: Pin "fxx4_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2100
    Info: Pin "fxx4_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2101
    Info: Pin "fxx4_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2102
    Info: Pin "fxx4_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2103
    Info: Pin "fxx4_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2104
    Info: Pin "fxx4_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2105
    Info: Pin "resul_o[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2106
    Info: Pin "resul_o[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2107
    Info: Pin "resul_o[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2108
    Info: Pin "resul_o[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2109
    Info: Pin "resul_o[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2110
    Info: Pin "resul_o[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2111
    Info: Pin "resul_o[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2112
    Info: Pin "resul_o[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2113
    Info: Pin "resul_o[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2114
    Info: Pin "resul_o[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2115
    Info: Pin "resul_o[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2116
    Info: Pin "resul_o[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2117
    Info: Pin "resul_o[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2118
    Info: Pin "resul_o[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2119
    Info: Pin "resul_o[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2120
    Info: Pin "resul_o[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
2121
Info: Delay annotation completed successfully
2122
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
2123
Info: Quartus II Fitter was successful. 0 errors, 5 warnings
2124
    Info: Peak virtual memory: 233 megabytes
2125
    Info: Processing ended: Tue Aug 14 00:28:05 2012
2126
    Info: Elapsed time: 00:00:27
2127
    Info: Total CPU time (on all processors): 00:00:27
2128
 
2129
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.