OpenCores
URL https://opencores.org/ocsvn/light8080/light8080/trunk

Subversion Repositories light8080

[/] [light8080/] [trunk/] [verilog/] [syn/] [altera_c2/] [l80soc.fit.rpt] - Blame information for rev 65

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 65 motilito
Fitter report for l80soc
2
Tue Feb 21 12:01:11 2012
3
Quartus II Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Parallel Compilation
13
  5. Incremental Compilation Preservation Summary
14
  6. Incremental Compilation Partition Settings
15
  7. Incremental Compilation Placement Preservation
16
  8. Pin-Out File
17
  9. Fitter Resource Usage Summary
18
 10. Input Pins
19
 11. Output Pins
20
 12. Bidir Pins
21
 13. I/O Bank Usage
22
 14. All Package Pins
23
 15. Output Pin Default Load For Reported TCO
24
 16. Fitter Resource Utilization by Entity
25
 17. Delay Chain Summary
26
 18. Pad To Core Delay Chain Fanout
27
 19. Control Signals
28
 20. Global & Other Fast Signals
29
 21. Non-Global High Fan-Out Signals
30
 22. Fitter RAM Summary
31
 23. Interconnect Usage Summary
32
 24. LAB Logic Elements
33
 25. LAB-wide Signals
34
 26. LAB Signals Sourced
35
 27. LAB Signals Sourced Out
36
 28. LAB Distinct Inputs
37
 29. Fitter Device Options
38
 30. Operating Settings and Conditions
39
 31. Estimated Delay Added for Hold Timing
40
 32. Fitter Messages
41
 
42
 
43
 
44
----------------
45
; Legal Notice ;
46
----------------
47
Copyright (C) 1991-2010 Altera Corporation
48
Your use of Altera Corporation's design tools, logic functions
49
and other software and tools, and its AMPP partner logic
50
functions, and any output files from any of the foregoing
51
(including device programming or simulation files), and any
52
associated documentation or information are expressly subject
53
to the terms and conditions of the Altera Program License
54
Subscription Agreement, Altera MegaCore Function License
55
Agreement, or other applicable license agreement, including,
56
without limitation, that your use is for the sole purpose of
57
programming logic devices manufactured by Altera and sold by
58
Altera or its authorized distributors.  Please refer to the
59
applicable agreement for further details.
60
 
61
 
62
 
63
+-----------------------------------------------------------------------------------+
64
; Fitter Summary                                                                    ;
65
+------------------------------------+----------------------------------------------+
66
; Fitter Status                      ; Successful - Tue Feb 21 12:01:11 2012        ;
67
; Quartus II Version                 ; 9.1 Build 350 03/24/2010 SP 2 SJ Web Edition ;
68
; Revision Name                      ; l80soc                                       ;
69
; Top-level Entity Name              ; l80soc                                       ;
70
; Family                             ; Cyclone II                                   ;
71
; Device                             ; EP2C8Q208C8                                  ;
72
; Timing Models                      ; Final                                        ;
73
; Total logic elements               ; 596 / 8,256 ( 7 % )                          ;
74
;     Total combinational functions  ; 452 / 8,256 ( 5 % )                          ;
75
;     Dedicated logic registers      ; 339 / 8,256 ( 4 % )                          ;
76
; Total registers                    ; 339                                          ;
77
; Total pins                         ; 20 / 138 ( 14 % )                            ;
78
; Total virtual pins                 ; 0                                            ;
79
; Total memory bits                  ; 47,616 / 165,888 ( 29 % )                    ;
80
; Embedded Multiplier 9-bit elements ; 0 / 36 ( 0 % )                               ;
81
; Total PLLs                         ; 0 / 2 ( 0 % )                                ;
82
+------------------------------------+----------------------------------------------+
83
 
84
 
85
+----------------------------------------------------------------------------------------------------------------------------------------------+
86
; Fitter Settings                                                                                                                              ;
87
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
88
; Option                                                                     ; Setting                        ; Default Value                  ;
89
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
90
; Device                                                                     ; EP2C8Q208C8                    ;                                ;
91
; Minimum Core Junction Temperature                                          ; 0                              ;                                ;
92
; Maximum Core Junction Temperature                                          ; 85                             ;                                ;
93
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
94
; Use smart compilation                                                      ; Off                            ; Off                            ;
95
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
96
; Enable compact report table                                                ; Off                            ; Off                            ;
97
; Use TimeQuest Timing Analyzer                                              ; Off                            ; Off                            ;
98
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
99
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
100
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
101
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
102
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
103
; Optimize Multi-Corner Timing                                               ; Off                            ; Off                            ;
104
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
105
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
106
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
107
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
108
; Optimize IOC Register Placement for Timing                                 ; On                             ; On                             ;
109
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
110
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
111
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
112
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
113
; PCI I/O                                                                    ; Off                            ; Off                            ;
114
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
115
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
116
; Auto Global Memory Control Signals                                         ; Off                            ; Off                            ;
117
; Auto Packed Registers                                                      ; Auto                           ; Auto                           ;
118
; Auto Delay Chains                                                          ; On                             ; On                             ;
119
; Auto Merge PLLs                                                            ; On                             ; On                             ;
120
; Ignore PLL Mode When Merging PLLs                                          ; Off                            ; Off                            ;
121
; Perform Physical Synthesis for Combinational Logic for Fitting             ; Off                            ; Off                            ;
122
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
123
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
124
; Perform Logic to Memory Mapping for Fitting                                ; Off                            ; Off                            ;
125
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
126
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
127
; Fitter Effort                                                              ; Auto Fit                       ; Auto Fit                       ;
128
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
129
; Auto Global Clock                                                          ; On                             ; On                             ;
130
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
131
; Stop After Congestion Map Generation                                       ; Off                            ; Off                            ;
132
; Save Intermediate Fitting Results                                          ; Off                            ; Off                            ;
133
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
134
; Use Best Effort Settings for Compilation                                   ; Off                            ; Off                            ;
135
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
136
 
137
 
138
Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time.
139
+-------------------------------------+
140
; Parallel Compilation                ;
141
+----------------------------+--------+
142
; Processors                 ; Number ;
143
+----------------------------+--------+
144
; Number detected on machine ; 2      ;
145
; Maximum allowed            ; 1      ;
146
+----------------------------+--------+
147
 
148
 
149
+----------------------------------------------+
150
; Incremental Compilation Preservation Summary ;
151
+-------------------------+--------------------+
152
; Type                    ; Value              ;
153
+-------------------------+--------------------+
154
; Placement               ;                    ;
155
;     -- Requested        ; 0 / 854 ( 0.00 % ) ;
156
;     -- Achieved         ; 0 / 854 ( 0.00 % ) ;
157
;                         ;                    ;
158
; Routing (by Connection) ;                    ;
159
;     -- Requested        ; 0 / 0 ( 0.00 % )   ;
160
;     -- Achieved         ; 0 / 0 ( 0.00 % )   ;
161
+-------------------------+--------------------+
162
 
163
 
164
+--------------------------------------------------------------------------------------------------------------------------------------------------+
165
; Incremental Compilation Partition Settings                                                                                                       ;
166
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
167
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
168
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
169
; Top            ; User-created   ; Source File       ; N/A                     ; Source File            ; N/A                          ;          ;
170
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
171
 
172
 
173
+--------------------------------------------------------------------------------------------+
174
; Incremental Compilation Placement Preservation                                             ;
175
+----------------+---------+-------------------+-------------------------+-------------------+
176
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
177
+----------------+---------+-------------------+-------------------------+-------------------+
178
; Top            ; 854     ; 0                 ; N/A                     ; Source File       ;
179
+----------------+---------+-------------------+-------------------------+-------------------+
180
 
181
 
182
+--------------+
183
; Pin-Out File ;
184
+--------------+
185
The pin-out file can be found in C:/Projects/WiCores/light8080/dev/trunk/verilog/syn/altera_c2/l80soc.pin.
186
 
187
 
188
+-------------------------------------------------------------------------+
189
; Fitter Resource Usage Summary                                           ;
190
+---------------------------------------------+---------------------------+
191
; Resource                                    ; Usage                     ;
192
+---------------------------------------------+---------------------------+
193
; Total logic elements                        ; 596 / 8,256 ( 7 % )       ;
194
;     -- Combinational with no register       ; 257                       ;
195
;     -- Register only                        ; 144                       ;
196
;     -- Combinational with a register        ; 195                       ;
197
;                                             ;                           ;
198
; Logic element usage by number of LUT inputs ;                           ;
199
;     -- 4 input functions                    ; 275                       ;
200
;     -- 3 input functions                    ; 68                        ;
201
;     -- <=2 input functions                  ; 109                       ;
202
;     -- Register only                        ; 144                       ;
203
;                                             ;                           ;
204
; Logic elements by mode                      ;                           ;
205
;     -- normal mode                          ; 406                       ;
206
;     -- arithmetic mode                      ; 46                        ;
207
;                                             ;                           ;
208
; Total registers*                            ; 339 / 8,646 ( 4 % )       ;
209
;     -- Dedicated logic registers            ; 339 / 8,256 ( 4 % )       ;
210
;     -- I/O registers                        ; 0 / 390 ( 0 % )           ;
211
;                                             ;                           ;
212
; Total LABs:  partially or completely used   ; 47 / 516 ( 9 % )          ;
213
; User inserted logic elements                ; 0                         ;
214
; Virtual pins                                ; 0                         ;
215
; I/O pins                                    ; 20 / 138 ( 14 % )         ;
216
;     -- Clock pins                           ; 2 / 4 ( 50 % )            ;
217
; Global signals                              ; 2                         ;
218
; M4Ks                                        ; 12 / 36 ( 33 % )          ;
219
; Total block memory bits                     ; 47,616 / 165,888 ( 29 % ) ;
220
; Total block memory implementation bits      ; 55,296 / 165,888 ( 33 % ) ;
221
; Embedded Multiplier 9-bit elements          ; 0 / 36 ( 0 % )            ;
222
; PLLs                                        ; 0 / 2 ( 0 % )             ;
223
; Global clocks                               ; 2 / 8 ( 25 % )            ;
224
; JTAGs                                       ; 0 / 1 ( 0 % )             ;
225
; ASMI blocks                                 ; 0 / 1 ( 0 % )             ;
226
; CRC blocks                                  ; 0 / 1 ( 0 % )             ;
227
; Average interconnect usage (total/H/V)      ; 2% / 2% / 3%              ;
228
; Peak interconnect usage (total/H/V)         ; 6% / 6% / 7%              ;
229
; Maximum fan-out node                        ; clock~clkctrl             ;
230
; Maximum fan-out                             ; 351                       ;
231
; Highest non-global fan-out signal           ; reset                     ;
232
; Highest non-global fan-out                  ; 50                        ;
233
; Total fan-out                               ; 2865                      ;
234
; Average fan-out                             ; 3.16                      ;
235
+---------------------------------------------+---------------------------+
236
*  Register count does not include registers inside RAM blocks or DSP blocks.
237
 
238
 
239
 
240
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
241
; Input Pins                                                                                                                                                                                                                                                  ;
242
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
243
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
244
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
245
; clock ; 23    ; 1        ; 0            ; 9            ; 0           ; 1                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
246
; reset ; 24    ; 1        ; 0            ; 9            ; 1           ; 51                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
247
; rxd   ; 27    ; 1        ; 0            ; 9            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
248
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
249
 
250
 
251
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
252
; Output Pins                                                                                                                                                                                                                                                                                                                        ;
253
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
254
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
255
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
256
; txd  ; 61    ; 4        ; 3            ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; -                    ; -                   ;
257
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
258
 
259
 
260
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
261
; Bidir Pins                                                                                                                                                                                                                                                                                                                                                                                    ;
262
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
263
; Name     ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
264
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
265
; p1dio[0] ; 75    ; 4        ; 16           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[0]             ; -                   ;
266
; p1dio[1] ; 189   ; 2        ; 12           ; 19           ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[1]             ; -                   ;
267
; p1dio[2] ; 74    ; 4        ; 16           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[2]             ; -                   ;
268
; p1dio[3] ; 77    ; 4        ; 18           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[3]             ; -                   ;
269
; p1dio[4] ; 35    ; 1        ; 0            ; 7            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[4]             ; -                   ;
270
; p1dio[5] ; 70    ; 4        ; 14           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[5]             ; -                   ;
271
; p1dio[6] ; 76    ; 4        ; 18           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[6]             ; -                   ;
272
; p1dio[7] ; 187   ; 2        ; 14           ; 19           ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p1dir[7]             ; -                   ;
273
; p2dio[0] ; 34    ; 1        ; 0            ; 7            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[0]             ; -                   ;
274
; p2dio[1] ; 60    ; 4        ; 3            ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[1]             ; -                   ;
275
; p2dio[2] ; 37    ; 1        ; 0            ; 6            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[2]             ; -                   ;
276
; p2dio[3] ; 68    ; 4        ; 12           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[3]             ; -                   ;
277
; p2dio[4] ; 69    ; 4        ; 12           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[4]             ; -                   ;
278
; p2dio[5] ; 67    ; 4        ; 9            ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[5]             ; -                   ;
279
; p2dio[6] ; 64    ; 4        ; 5            ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[6]             ; -                   ;
280
; p2dio[7] ; 72    ; 4        ; 16           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ; p2dir[7]             ; -                   ;
281
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
282
 
283
 
284
+------------------------------------------------------------+
285
; I/O Bank Usage                                             ;
286
+----------+------------------+---------------+--------------+
287
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
288
+----------+------------------+---------------+--------------+
289
; 1        ; 8 / 32 ( 25 % )  ; 3.3V          ; --           ;
290
; 2        ; 2 / 35 ( 6 % )   ; 3.3V          ; --           ;
291
; 3        ; 1 / 35 ( 3 % )   ; 3.3V          ; --           ;
292
; 4        ; 12 / 36 ( 33 % ) ; 3.3V          ; --           ;
293
+----------+------------------+---------------+--------------+
294
 
295
 
296
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
297
; All Package Pins                                                                                                                                                       ;
298
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
299
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
300
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
301
; 1        ; 0          ; 1        ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
302
; 2        ; 1          ; 1        ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
303
; 3        ; 2          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
304
; 4        ; 3          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
305
; 5        ; 4          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
306
; 6        ; 5          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
307
; 7        ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
308
; 8        ; 6          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
309
; 9        ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
310
; 10       ; 7          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
311
; 11       ; 8          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
312
; 12       ; 9          ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
313
; 13       ; 10         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
314
; 14       ; 18         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
315
; 15       ; 19         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
316
; 16       ; 20         ; 1        ; #TDO                                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
317
; 17       ; 21         ; 1        ; #TMS                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
318
; 18       ; 22         ; 1        ; #TCK                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
319
; 19       ; 23         ; 1        ; #TDI                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
320
; 20       ; 24         ; 1        ; ^DATA0                                   ; input  ;              ;         ; --         ;                 ; --       ; --           ;
321
; 21       ; 25         ; 1        ; ^DCLK                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
322
; 22       ; 26         ; 1        ; ^nCE                                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
323
; 23       ; 27         ; 1        ; clock                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
324
; 24       ; 28         ; 1        ; reset                                    ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
325
; 25       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
326
; 26       ; 29         ; 1        ; ^nCONFIG                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
327
; 27       ; 30         ; 1        ; rxd                                      ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
328
; 28       ; 31         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
329
; 29       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
330
; 30       ; 32         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
331
; 31       ; 33         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
332
; 32       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
333
; 33       ; 35         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
334
; 34       ; 36         ; 1        ; p2dio[0]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
335
; 35       ; 37         ; 1        ; p1dio[4]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
336
; 36       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
337
; 37       ; 39         ; 1        ; p2dio[2]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
338
; 38       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
339
; 39       ; 43         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
340
; 40       ; 44         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
341
; 41       ; 45         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
342
; 42       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
343
; 43       ; 48         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
344
; 44       ; 49         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
345
; 45       ; 50         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
346
; 46       ; 51         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
347
; 47       ; 52         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
348
; 48       ; 53         ; 1        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
349
; 49       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
350
; 50       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
351
; 51       ;            ;          ; VCCD_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
352
; 52       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
353
; 53       ;            ;          ; VCCA_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
354
; 54       ;            ;          ; GNDA_PLL1                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
355
; 55       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
356
; 56       ; 54         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
357
; 57       ; 55         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
358
; 58       ; 56         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
359
; 59       ; 57         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
360
; 60       ; 58         ; 4        ; p2dio[1]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
361
; 61       ; 59         ; 4        ; txd                                      ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
362
; 62       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
363
; 63       ; 60         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
364
; 64       ; 61         ; 4        ; p2dio[6]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
365
; 65       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
366
; 66       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
367
; 67       ; 69         ; 4        ; p2dio[5]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
368
; 68       ; 70         ; 4        ; p2dio[3]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
369
; 69       ; 71         ; 4        ; p2dio[4]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
370
; 70       ; 74         ; 4        ; p1dio[5]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
371
; 71       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
372
; 72       ; 75         ; 4        ; p2dio[7]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
373
; 73       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
374
; 74       ; 76         ; 4        ; p1dio[2]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
375
; 75       ; 77         ; 4        ; p1dio[0]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
376
; 76       ; 78         ; 4        ; p1dio[6]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
377
; 77       ; 79         ; 4        ; p1dio[3]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
378
; 78       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
379
; 79       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
380
; 80       ; 82         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
381
; 81       ; 83         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
382
; 82       ; 84         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
383
; 83       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
384
; 84       ; 85         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
385
; 85       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
386
; 86       ; 86         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
387
; 87       ; 87         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
388
; 88       ; 88         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
389
; 89       ; 89         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
390
; 90       ; 90         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
391
; 91       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
392
; 92       ; 91         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
393
; 93       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
394
; 94       ; 92         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
395
; 95       ; 93         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
396
; 96       ; 94         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
397
; 97       ; 95         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
398
; 98       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
399
; 99       ; 96         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
400
; 100      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
401
; 101      ; 97         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
402
; 102      ; 98         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
403
; 103      ; 99         ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
404
; 104      ; 100        ; 4        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
405
; 105      ; 101        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
406
; 106      ; 102        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
407
; 107      ; 105        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
408
; 108      ; 106        ; 3        ; ~LVDS54p/nCEO~                           ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
409
; 109      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
410
; 110      ; 107        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
411
; 111      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
412
; 112      ; 108        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
413
; 113      ; 109        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
414
; 114      ; 110        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
415
; 115      ; 112        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
416
; 116      ; 113        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
417
; 117      ; 114        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
418
; 118      ; 117        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
419
; 119      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
420
; 120      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
421
; 121      ; 121        ; 3        ; ^nSTATUS                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
422
; 122      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
423
; 123      ; 122        ; 3        ; ^CONF_DONE                               ;        ;              ;         ; --         ;                 ; --       ; --           ;
424
; 124      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
425
; 125      ; 123        ; 3        ; ^MSEL1                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
426
; 126      ; 124        ; 3        ; ^MSEL0                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
427
; 127      ; 125        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
428
; 128      ; 126        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
429
; 129      ; 127        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
430
; 130      ; 128        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
431
; 131      ; 129        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
432
; 132      ; 130        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
433
; 133      ; 131        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
434
; 134      ; 132        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
435
; 135      ; 133        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
436
; 136      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
437
; 137      ; 134        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
438
; 138      ; 135        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
439
; 139      ; 136        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
440
; 140      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
441
; 141      ; 137        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
442
; 142      ; 138        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
443
; 143      ; 141        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
444
; 144      ; 142        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
445
; 145      ; 143        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
446
; 146      ; 149        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
447
; 147      ; 150        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
448
; 148      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
449
; 149      ; 151        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
450
; 150      ; 152        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
451
; 151      ; 153        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
452
; 152      ; 154        ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
453
; 153      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
454
; 154      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
455
; 155      ;            ;          ; VCCD_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
456
; 156      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
457
; 157      ;            ;          ; VCCA_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
458
; 158      ;            ;          ; GNDA_PLL2                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
459
; 159      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
460
; 160      ; 155        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
461
; 161      ; 156        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
462
; 162      ; 157        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
463
; 163      ; 158        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
464
; 164      ; 159        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
465
; 165      ; 160        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
466
; 166      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
467
; 167      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
468
; 168      ; 161        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
469
; 169      ; 162        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
470
; 170      ; 163        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
471
; 171      ; 164        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
472
; 172      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
473
; 173      ; 165        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
474
; 174      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
475
; 175      ; 168        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
476
; 176      ; 169        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
477
; 177      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
478
; 178      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
479
; 179      ; 173        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
480
; 180      ; 174        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
481
; 181      ; 175        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
482
; 182      ; 176        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
483
; 183      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
484
; 184      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
485
; 185      ; 180        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
486
; 186      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
487
; 187      ; 181        ; 2        ; p1dio[7]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
488
; 188      ; 182        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
489
; 189      ; 183        ; 2        ; p1dio[1]                                 ; bidir  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
490
; 190      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
491
; 191      ; 184        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
492
; 192      ; 185        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
493
; 193      ; 186        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
494
; 194      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
495
; 195      ; 187        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
496
; 196      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
497
; 197      ; 191        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
498
; 198      ; 192        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
499
; 199      ; 195        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
500
; 200      ; 196        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
501
; 201      ; 197        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
502
; 202      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
503
; 203      ; 198        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
504
; 204      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
505
; 205      ; 199        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
506
; 206      ; 200        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
507
; 207      ; 201        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
508
; 208      ; 202        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
509
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
510
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
511
 
512
 
513
+-------------------------------------------------------------------------------+
514
; Output Pin Default Load For Reported TCO                                      ;
515
+----------------------------------+-------+------------------------------------+
516
; I/O Standard                     ; Load  ; Termination Resistance             ;
517
+----------------------------------+-------+------------------------------------+
518
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
519
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
520
; 2.5 V                            ; 0 pF  ; Not Available                      ;
521
; 1.8 V                            ; 0 pF  ; Not Available                      ;
522
; 1.5 V                            ; 0 pF  ; Not Available                      ;
523
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
524
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
525
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
526
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
527
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
528
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
529
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
530
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
531
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
532
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
533
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
534
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
535
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
536
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
537
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
538
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
539
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
540
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
541
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
542
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
543
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
544
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
545
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
546
+----------------------------------+-------+------------------------------------+
547
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
548
 
549
 
550
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
551
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                  ;
552
+----------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+--------------+
553
; Compilation Hierarchy Node                   ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                      ; Library Name ;
554
+----------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+--------------+
555
; |l80soc                                      ; 596 (90)    ; 339 (58)                  ; 0 (0)         ; 47616       ; 12   ; 0            ; 0       ; 0         ; 20   ; 0            ; 257 (32)     ; 144 (37)          ; 195 (15)         ; |l80soc                                                                                  ; work         ;
556
;    |light8080:cpu|                           ; 422 (422)   ; 218 (218)                 ; 0 (0)         ; 14848       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 204 (204)    ; 89 (89)           ; 129 (129)        ; |l80soc|light8080:cpu                                                                    ;              ;
557
;       |micro_rom:rom|                        ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 14848       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|light8080:cpu|micro_rom:rom                                                      ;              ;
558
;          |altsyncram:Ram0_rtl_0|             ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 14848       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0                                ;              ;
559
;             |altsyncram_ts61:auto_generated| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 14848       ; 4    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0|altsyncram_ts61:auto_generated ;              ;
560
;    |ram_image:ram|                           ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 32768       ; 8    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|ram_image:ram                                                                    ; work         ;
561
;       |altsyncram:ram_rtl_1|                 ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 32768       ; 8    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|ram_image:ram|altsyncram:ram_rtl_1                                               ;              ;
562
;          |altsyncram_9il1:auto_generated|    ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 32768       ; 8    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |l80soc|ram_image:ram|altsyncram:ram_rtl_1|altsyncram_9il1:auto_generated                ;              ;
563
;    |uart:uart|                               ; 91 (91)     ; 63 (63)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 21 (21)      ; 18 (18)           ; 52 (52)          ; |l80soc|uart:uart                                                                        ;              ;
564
+----------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+--------------+
565
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
566
 
567
 
568
+-----------------------------------------------------------------------------------+
569
; Delay Chain Summary                                                               ;
570
+----------+----------+---------------+---------------+-----------------------+-----+
571
; Name     ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
572
+----------+----------+---------------+---------------+-----------------------+-----+
573
; p1dio[0] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
574
; p1dio[1] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
575
; p1dio[2] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
576
; p1dio[3] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
577
; p1dio[4] ; Bidir    ; (6) 4641 ps   ; (6) 4641 ps   ; --                    ; --  ;
578
; p1dio[5] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
579
; p1dio[6] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
580
; p1dio[7] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
581
; p2dio[0] ; Bidir    ; (6) 4641 ps   ; (6) 4641 ps   ; --                    ; --  ;
582
; p2dio[1] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
583
; p2dio[2] ; Bidir    ; (6) 4641 ps   ; (6) 4641 ps   ; --                    ; --  ;
584
; p2dio[3] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
585
; p2dio[4] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
586
; p2dio[5] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
587
; p2dio[6] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
588
; p2dio[7] ; Bidir    ; (6) 4686 ps   ; (6) 4686 ps   ; --                    ; --  ;
589
; txd      ; Output   ; --            ; --            ; --                    ; --  ;
590
; clock    ; Input    ; (0) 351 ps    ; (0) 351 ps    ; --                    ; --  ;
591
; reset    ; Input    ; (0) 351 ps    ; (0) 351 ps    ; --                    ; --  ;
592
; rxd      ; Input    ; (0) 351 ps    ; (0) 351 ps    ; --                    ; --  ;
593
+----------+----------+---------------+---------------+-----------------------+-----+
594
 
595
 
596
+---------------------------------------------------+
597
; Pad To Core Delay Chain Fanout                    ;
598
+---------------------+-------------------+---------+
599
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
600
+---------------------+-------------------+---------+
601
; p1dio[0]            ;                   ;         ;
602
;      - io_dout~3    ; 0                 ; 6       ;
603
; p1dio[1]            ;                   ;         ;
604
;      - io_dout~7    ; 0                 ; 6       ;
605
; p1dio[2]            ;                   ;         ;
606
;      - io_dout~9    ; 0                 ; 6       ;
607
; p1dio[3]            ;                   ;         ;
608
;      - io_dout~11   ; 0                 ; 6       ;
609
; p1dio[4]            ;                   ;         ;
610
;      - io_dout~14   ; 1                 ; 6       ;
611
; p1dio[5]            ;                   ;         ;
612
;      - io_dout~15   ; 0                 ; 6       ;
613
; p1dio[6]            ;                   ;         ;
614
;      - io_dout~17   ; 0                 ; 6       ;
615
; p1dio[7]            ;                   ;         ;
616
;      - io_dout~19   ; 0                 ; 6       ;
617
; p2dio[0]            ;                   ;         ;
618
;      - io_dout~2    ; 0                 ; 6       ;
619
; p2dio[1]            ;                   ;         ;
620
;      - io_dout~7    ; 1                 ; 6       ;
621
; p2dio[2]            ;                   ;         ;
622
;      - io_dout~9    ; 0                 ; 6       ;
623
; p2dio[3]            ;                   ;         ;
624
;      - io_dout~11   ; 0                 ; 6       ;
625
; p2dio[4]            ;                   ;         ;
626
;      - io_dout~13   ; 0                 ; 6       ;
627
; p2dio[5]            ;                   ;         ;
628
;      - io_dout~15   ; 0                 ; 6       ;
629
; p2dio[6]            ;                   ;         ;
630
;      - io_dout~17   ; 1                 ; 6       ;
631
; p2dio[7]            ;                   ;         ;
632
;      - io_dout~19   ; 0                 ; 6       ;
633
; clock               ;                   ;         ;
634
; reset               ;                   ;         ;
635
; rxd                 ;                   ;         ;
636
+---------------------+-------------------+---------+
637
 
638
 
639
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
640
; Control Signals                                                                                                                                                          ;
641
+--------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
642
; Name                           ; Location           ; Fan-Out ; Usage                     ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
643
+--------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
644
; clock                          ; PIN_23             ; 351     ; Clock                     ; yes    ; Global Clock         ; GCLK2            ; --                        ;
645
; comb~0                         ; LCCOMB_X12_Y8_N22  ; 8       ; Write enable              ; no     ; --                   ; --               ; --                        ;
646
; io_dout[0]~5                   ; LCCOMB_X13_Y6_N6   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
647
; light8080:cpu|Equal18~0        ; LCCOMB_X14_Y12_N0  ; 4       ; Sync. load                ; no     ; --                   ; --               ; --                        ;
648
; light8080:cpu|T1[2]~3          ; LCCOMB_X15_Y12_N16 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
649
; light8080:cpu|T2[0]~3          ; LCCOMB_X15_Y12_N26 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
650
; light8080:cpu|addr_low[1]~1    ; LCCOMB_X12_Y8_N2   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
651
; light8080:cpu|flag_reg[2]~8    ; LCCOMB_X15_Y8_N6   ; 3       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
652
; light8080:cpu|rbank~209        ; LCCOMB_X14_Y9_N16  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
653
; light8080:cpu|rbank~211        ; LCCOMB_X14_Y9_N12  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
654
; light8080:cpu|rbank~213        ; LCCOMB_X12_Y13_N0  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
655
; light8080:cpu|rbank~215        ; LCCOMB_X16_Y11_N2  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
656
; light8080:cpu|rbank~217        ; LCCOMB_X13_Y10_N26 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
657
; light8080:cpu|rbank~219        ; LCCOMB_X16_Y11_N18 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
658
; light8080:cpu|rbank~221        ; LCCOMB_X14_Y9_N0   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
659
; light8080:cpu|rbank~223        ; LCCOMB_X13_Y10_N10 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
660
; light8080:cpu|rbank~225        ; LCCOMB_X16_Y11_N26 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
661
; light8080:cpu|rbank~227        ; LCCOMB_X14_Y9_N28  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
662
; light8080:cpu|rbank~229        ; LCCOMB_X14_Y9_N8   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
663
; light8080:cpu|rbank~231        ; LCCOMB_X16_Y11_N30 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
664
; light8080:cpu|rbank~233        ; LCCOMB_X13_Y11_N4  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
665
; light8080:cpu|rbank~235        ; LCCOMB_X13_Y11_N6  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
666
; light8080:cpu|rbank~237        ; LCCOMB_X16_Y11_N10 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
667
; light8080:cpu|rbank~239        ; LCCOMB_X16_Y11_N14 ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
668
; light8080:cpu|uc_decode~0      ; LCCOMB_X16_Y9_N26  ; 21      ; Clock enable              ; no     ; --                   ; --               ; --                        ;
669
; light8080:cpu|uc_ret_addr[4]~1 ; LCCOMB_X16_Y7_N18  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
670
; light8080:cpu|ucode_field2[7]  ; LCFF_X17_Y9_N17    ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
671
; p1dir[0]                       ; LCFF_X14_Y7_N31    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
672
; p1dir[0]~1                     ; LCCOMB_X14_Y7_N30  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
673
; p1dir[1]                       ; LCFF_X14_Y7_N11    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
674
; p1dir[2]                       ; LCFF_X14_Y7_N23    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
675
; p1dir[3]                       ; LCFF_X14_Y7_N15    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
676
; p1dir[4]                       ; LCFF_X14_Y7_N7     ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
677
; p1dir[5]                       ; LCFF_X14_Y7_N19    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
678
; p1dir[6]                       ; LCFF_X14_Y7_N3     ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
679
; p1dir[7]                       ; LCFF_X14_Y7_N27    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
680
; p1reg[0]~0                     ; LCCOMB_X14_Y7_N4   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
681
; p2dir[0]                       ; LCFF_X13_Y7_N7     ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
682
; p2dir[0]~0                     ; LCCOMB_X13_Y7_N6   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
683
; p2dir[1]                       ; LCFF_X13_Y7_N13    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
684
; p2dir[2]                       ; LCFF_X13_Y7_N11    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
685
; p2dir[3]                       ; LCFF_X13_Y7_N21    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
686
; p2dir[4]                       ; LCFF_X13_Y7_N23    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
687
; p2dir[5]                       ; LCFF_X13_Y7_N29    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
688
; p2dir[6]                       ; LCFF_X13_Y7_N27    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
689
; p2dir[7]                       ; LCFF_X13_Y7_N25    ; 1       ; Output enable             ; no     ; --                   ; --               ; --                        ;
690
; p2reg[0]~0                     ; LCCOMB_X12_Y7_N20  ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
691
; reset                          ; PIN_24             ; 51      ; Clock enable, Sync. clear ; no     ; --                   ; --               ; --                        ;
692
; reset                          ; PIN_24             ; 120     ; Async. clear              ; yes    ; Global Clock         ; GCLK1            ; --                        ;
693
; uart:uart|Equal5~10            ; LCCOMB_X9_Y6_N2    ; 17      ; Sync. clear               ; no     ; --                   ; --               ; --                        ;
694
; uart:uart|rxBaudCnt[3]~1       ; LCCOMB_X8_Y6_N22   ; 4       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
695
; uart:uart|rxBitCnt[0]~12       ; LCCOMB_X9_Y6_N4    ; 4       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
696
; uart:uart|rxBusy               ; LCFF_X8_Y6_N29     ; 13      ; Sync. clear               ; no     ; --                   ; --               ; --                        ;
697
; uart:uart|rxData[0]~0          ; LCCOMB_X9_Y6_N16   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
698
; uart:uart|rxShiftReg[0]~0      ; LCCOMB_X9_Y6_N14   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
699
; uart:uart|txBitCnt[0]~6        ; LCCOMB_X8_Y8_N26   ; 4       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
700
; uart:uart|txBusy               ; LCFF_X9_Y8_N15     ; 24      ; Sync. clear               ; no     ; --                   ; --               ; --                        ;
701
; uart:uart|txShiftReg[3]~6      ; LCCOMB_X10_Y8_N20  ; 7       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
702
; uart:uart|txShiftReg~14        ; LCCOMB_X10_Y8_N10  ; 2       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
703
; uartbaud[15]~1                 ; LCCOMB_X10_Y7_N8   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
704
; uartbaud[7]~0                  ; LCCOMB_X10_Y7_N4   ; 8       ; Clock enable              ; no     ; --                   ; --               ; --                        ;
705
+--------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
706
 
707
 
708
+--------------------------------------------------------------------------------------------------+
709
; Global & Other Fast Signals                                                                      ;
710
+-------+----------+---------+----------------------+------------------+---------------------------+
711
; Name  ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
712
+-------+----------+---------+----------------------+------------------+---------------------------+
713
; clock ; PIN_23   ; 351     ; Global Clock         ; GCLK2            ; --                        ;
714
; reset ; PIN_24   ; 120     ; Global Clock         ; GCLK1            ; --                        ;
715
+-------+----------+---------+----------------------+------------------+---------------------------+
716
 
717
 
718
+----------------------------------------------------------------------------------------------------------+
719
; Non-Global High Fan-Out Signals                                                                          ;
720
+------------------------------------------------------------------------------------------------+---------+
721
; Name                                                                                           ; Fan-Out ;
722
+------------------------------------------------------------------------------------------------+---------+
723
; reset                                                                                          ; 50      ;
724
; light8080:cpu|Mux10~1                                                                          ; 31      ;
725
; light8080:cpu|Mux11~1                                                                          ; 31      ;
726
; light8080:cpu|Mux8~1                                                                           ; 31      ;
727
; light8080:cpu|Mux9~1                                                                           ; 31      ;
728
; light8080:cpu|addr_low[0]                                                                      ; 26      ;
729
; light8080:cpu|ucode_field2[4]                                                                  ; 25      ;
730
; uart:uart|txBusy                                                                               ; 24      ;
731
; light8080:cpu|addr_low[1]                                                                      ; 23      ;
732
; light8080:cpu|ucode_field2[0]                                                                  ; 21      ;
733
; light8080:cpu|ucode_field2[1]                                                                  ; 21      ;
734
; light8080:cpu|uc_decode~0                                                                      ; 21      ;
735
; light8080:cpu|addr_low[2]                                                                      ; 21      ;
736
; light8080:cpu|DO[4]~1                                                                          ; 21      ;
737
; light8080:cpu|Mux20~3                                                                          ; 20      ;
738
; light8080:cpu|Mux27~1                                                                          ; 20      ;
739
; light8080:cpu|ucode_field2[2]                                                                  ; 20      ;
740
; light8080:cpu|addr_low[3]                                                                      ; 20      ;
741
; light8080:cpu|Mux22~5                                                                          ; 19      ;
742
; light8080:cpu|Mux21~3                                                                          ; 19      ;
743
; light8080:cpu|rbank~207                                                                        ; 19      ;
744
; light8080:cpu|rbank~197                                                                        ; 19      ;
745
; light8080:cpu|rbank~187                                                                        ; 19      ;
746
; light8080:cpu|rbank~177                                                                        ; 19      ;
747
; light8080:cpu|DO[2]~0                                                                          ; 19      ;
748
; light8080:cpu|Mux24~7                                                                          ; 18      ;
749
; light8080:cpu|Mux26~8                                                                          ; 18      ;
750
; light8080:cpu|ucode_field2[18]                                                                 ; 17      ;
751
; light8080:cpu|ucode_field2[17]                                                                 ; 17      ;
752
; light8080:cpu|ucode_field2[16]                                                                 ; 17      ;
753
; light8080:cpu|ucode_field2[15]                                                                 ; 17      ;
754
; light8080:cpu|ucode_field2[6]                                                                  ; 17      ;
755
; uart:uart|Equal5~10                                                                            ; 17      ;
756
; light8080:cpu|addr_low[4]                                                                      ; 17      ;
757
; light8080:cpu|addr_low[5]                                                                      ; 17      ;
758
; light8080:cpu|addr_low[6]                                                                      ; 17      ;
759
; light8080:cpu|addr_low[7]                                                                      ; 17      ;
760
; uart:uart|rxBusy                                                                               ; 13      ;
761
; light8080:cpu|Equal13~0                                                                        ; 13      ;
762
; light8080:cpu|ucode_field2[3]                                                                  ; 12      ;
763
; uart:uart|baudCE16                                                                             ; 12      ;
764
; light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0|altsyncram_ts61:auto_generated|ram_block1a26 ; 11      ;
765
; io_dout[0]~0                                                                                   ; 9       ;
766
; light8080:cpu|T1[2]                                                                            ; 9       ;
767
; light8080:cpu|Equal19~1                                                                        ; 9       ;
768
; light8080:cpu|ucode_field2[5]                                                                  ; 9       ;
769
; light8080:cpu|T1[0]                                                                            ; 9       ;
770
; uart:uart|rxShiftReg[0]~0                                                                      ; 8       ;
771
; uart:uart|rxData[0]~0                                                                          ; 8       ;
772
; light8080:cpu|T2[0]~3                                                                          ; 8       ;
773
+------------------------------------------------------------------------------------------------+---------+
774
 
775
 
776
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
777
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    ;
778
+---------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+-------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------------------+-----------------------------------------------------------------------------------------------------+
779
; Name                                                                                        ; Type ; Mode             ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size  ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M4Ks ; MIF                                       ; Location                                                                                            ;
780
+---------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+-------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------------------+-----------------------------------------------------------------------------------------------------+
781
; light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0|altsyncram_ts61:auto_generated|ALTSYNCRAM ; AUTO ; ROM              ; Single Clock ; 512          ; 32           ; --           ; --           ; yes                    ; no                      ; --                     ; --                      ; 16384 ; 512                         ; 29                          ; --                          ; --                          ; 14848               ; 4    ; db/l80soc.rom0_micro_rom_cd0ab125.hdl.mif ; M4K_X11_Y9, M4K_X11_Y5, M4K_X27_Y9, M4K_X27_Y7                                                      ;
782
; ram_image:ram|altsyncram:ram_rtl_1|altsyncram_9il1:auto_generated|ALTSYNCRAM                ; AUTO ; Simple Dual Port ; Single Clock ; 4096         ; 8            ; 4096         ; 8            ; yes                    ; no                      ; yes                    ; no                      ; 32768 ; 4096                        ; 8                           ; 4096                        ; 8                           ; 32768               ; 8    ; db/l80soc.ram0_ram_image_778cd75f.hdl.mif ; M4K_X11_Y11, M4K_X11_Y14, M4K_X11_Y13, M4K_X11_Y6, M4K_X11_Y7, M4K_X11_Y12, M4K_X11_Y8, M4K_X11_Y10 ;
783
+---------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+-------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+-------------------------------------------+-----------------------------------------------------------------------------------------------------+
784
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
785
 
786
 
787
+-----------------------------------------------------+
788
; Interconnect Usage Summary                          ;
789
+----------------------------+------------------------+
790
; Interconnect Resource Type ; Usage                  ;
791
+----------------------------+------------------------+
792
; Block interconnects        ; 1,076 / 26,052 ( 4 % ) ;
793
; C16 interconnects          ; 8 / 1,156 ( < 1 % )    ;
794
; C4 interconnects           ; 558 / 17,952 ( 3 % )   ;
795
; Direct links               ; 135 / 26,052 ( < 1 % ) ;
796
; Global clocks              ; 2 / 8 ( 25 % )         ;
797
; Local interconnects        ; 275 / 8,256 ( 3 % )    ;
798
; R24 interconnects          ; 12 / 1,020 ( 1 % )     ;
799
; R4 interconnects           ; 533 / 22,440 ( 2 % )   ;
800
+----------------------------+------------------------+
801
 
802
 
803
+----------------------------------------------------------------------------+
804
; LAB Logic Elements                                                         ;
805
+---------------------------------------------+------------------------------+
806
; Number of Logic Elements  (Average = 12.68) ; Number of LABs  (Total = 47) ;
807
+---------------------------------------------+------------------------------+
808
; 1                                           ; 2                            ;
809
; 2                                           ; 0                            ;
810
; 3                                           ; 2                            ;
811
; 4                                           ; 1                            ;
812
; 5                                           ; 0                            ;
813
; 6                                           ; 1                            ;
814
; 7                                           ; 2                            ;
815
; 8                                           ; 2                            ;
816
; 9                                           ; 1                            ;
817
; 10                                          ; 1                            ;
818
; 11                                          ; 3                            ;
819
; 12                                          ; 1                            ;
820
; 13                                          ; 2                            ;
821
; 14                                          ; 1                            ;
822
; 15                                          ; 4                            ;
823
; 16                                          ; 24                           ;
824
+---------------------------------------------+------------------------------+
825
 
826
 
827
+-------------------------------------------------------------------+
828
; LAB-wide Signals                                                  ;
829
+------------------------------------+------------------------------+
830
; LAB-wide Signals  (Average = 1.98) ; Number of LABs  (Total = 47) ;
831
+------------------------------------+------------------------------+
832
; 1 Async. clear                     ; 13                           ;
833
; 1 Clock                            ; 47                           ;
834
; 1 Clock enable                     ; 13                           ;
835
; 1 Sync. clear                      ; 4                            ;
836
; 2 Clock enables                    ; 16                           ;
837
+------------------------------------+------------------------------+
838
 
839
 
840
+-----------------------------------------------------------------------------+
841
; LAB Signals Sourced                                                         ;
842
+----------------------------------------------+------------------------------+
843
; Number of Signals Sourced  (Average = 18.47) ; Number of LABs  (Total = 47) ;
844
+----------------------------------------------+------------------------------+
845
; 0                                            ; 0                            ;
846
; 1                                            ; 0                            ;
847
; 2                                            ; 2                            ;
848
; 3                                            ; 1                            ;
849
; 4                                            ; 0                            ;
850
; 5                                            ; 1                            ;
851
; 6                                            ; 1                            ;
852
; 7                                            ; 0                            ;
853
; 8                                            ; 0                            ;
854
; 9                                            ; 1                            ;
855
; 10                                           ; 1                            ;
856
; 11                                           ; 3                            ;
857
; 12                                           ; 0                            ;
858
; 13                                           ; 0                            ;
859
; 14                                           ; 2                            ;
860
; 15                                           ; 1                            ;
861
; 16                                           ; 1                            ;
862
; 17                                           ; 2                            ;
863
; 18                                           ; 4                            ;
864
; 19                                           ; 3                            ;
865
; 20                                           ; 3                            ;
866
; 21                                           ; 2                            ;
867
; 22                                           ; 4                            ;
868
; 23                                           ; 3                            ;
869
; 24                                           ; 3                            ;
870
; 25                                           ; 3                            ;
871
; 26                                           ; 1                            ;
872
; 27                                           ; 1                            ;
873
; 28                                           ; 2                            ;
874
; 29                                           ; 1                            ;
875
; 30                                           ; 0                            ;
876
; 31                                           ; 0                            ;
877
; 32                                           ; 1                            ;
878
+----------------------------------------------+------------------------------+
879
 
880
 
881
+--------------------------------------------------------------------------------+
882
; LAB Signals Sourced Out                                                        ;
883
+-------------------------------------------------+------------------------------+
884
; Number of Signals Sourced Out  (Average = 9.00) ; Number of LABs  (Total = 47) ;
885
+-------------------------------------------------+------------------------------+
886
; 0                                               ; 0                            ;
887
; 1                                               ; 4                            ;
888
; 2                                               ; 0                            ;
889
; 3                                               ; 2                            ;
890
; 4                                               ; 4                            ;
891
; 5                                               ; 0                            ;
892
; 6                                               ; 2                            ;
893
; 7                                               ; 5                            ;
894
; 8                                               ; 1                            ;
895
; 9                                               ; 5                            ;
896
; 10                                              ; 2                            ;
897
; 11                                              ; 7                            ;
898
; 12                                              ; 5                            ;
899
; 13                                              ; 6                            ;
900
; 14                                              ; 1                            ;
901
; 15                                              ; 0                            ;
902
; 16                                              ; 3                            ;
903
+-------------------------------------------------+------------------------------+
904
 
905
 
906
+-----------------------------------------------------------------------------+
907
; LAB Distinct Inputs                                                         ;
908
+----------------------------------------------+------------------------------+
909
; Number of Distinct Inputs  (Average = 18.77) ; Number of LABs  (Total = 47) ;
910
+----------------------------------------------+------------------------------+
911
; 0                                            ; 0                            ;
912
; 1                                            ; 0                            ;
913
; 2                                            ; 1                            ;
914
; 3                                            ; 2                            ;
915
; 4                                            ; 0                            ;
916
; 5                                            ; 3                            ;
917
; 6                                            ; 1                            ;
918
; 7                                            ; 1                            ;
919
; 8                                            ; 1                            ;
920
; 9                                            ; 2                            ;
921
; 10                                           ; 0                            ;
922
; 11                                           ; 1                            ;
923
; 12                                           ; 1                            ;
924
; 13                                           ; 0                            ;
925
; 14                                           ; 2                            ;
926
; 15                                           ; 1                            ;
927
; 16                                           ; 0                            ;
928
; 17                                           ; 4                            ;
929
; 18                                           ; 2                            ;
930
; 19                                           ; 0                            ;
931
; 20                                           ; 1                            ;
932
; 21                                           ; 2                            ;
933
; 22                                           ; 1                            ;
934
; 23                                           ; 3                            ;
935
; 24                                           ; 2                            ;
936
; 25                                           ; 1                            ;
937
; 26                                           ; 4                            ;
938
; 27                                           ; 1                            ;
939
; 28                                           ; 5                            ;
940
; 29                                           ; 0                            ;
941
; 30                                           ; 2                            ;
942
; 31                                           ; 3                            ;
943
+----------------------------------------------+------------------------------+
944
 
945
 
946
+-------------------------------------------------------------------------+
947
; Fitter Device Options                                                   ;
948
+----------------------------------------------+--------------------------+
949
; Option                                       ; Setting                  ;
950
+----------------------------------------------+--------------------------+
951
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
952
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
953
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
954
; Enable INIT_DONE output                      ; Off                      ;
955
; Configuration scheme                         ; Active Serial            ;
956
; Error detection CRC                          ; Off                      ;
957
; nCEO                                         ; As output driving ground ;
958
; ASDO,nCSO                                    ; As input tri-stated      ;
959
; Reserve all unused pins                      ; As output driving ground ;
960
; Base pin-out file on sameframe device        ; Off                      ;
961
+----------------------------------------------+--------------------------+
962
 
963
 
964
+------------------------------------+
965
; Operating Settings and Conditions  ;
966
+---------------------------+--------+
967
; Setting                   ; Value  ;
968
+---------------------------+--------+
969
; Nominal Core Voltage      ; 1.20 V ;
970
; Low Junction Temperature  ; 0 °C   ;
971
; High Junction Temperature ; 85 °C  ;
972
+---------------------------+--------+
973
 
974
 
975
+------------------------------------------------------------+
976
; Estimated Delay Added for Hold Timing                      ;
977
+-----------------+----------------------+-------------------+
978
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
979
+-----------------+----------------------+-------------------+
980
 
981
 
982
+-----------------+
983
; Fitter Messages ;
984
+-----------------+
985
Info: *******************************************************************
986
Info: Running Quartus II Fitter
987
    Info: Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
988
    Info: Processing started: Tue Feb 21 12:01:04 2012
989
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off l80soc -c l80soc
990
Info: Selected device EP2C8Q208C8 for design "l80soc"
991
Info: Low junction temperature is 0 degrees C
992
Info: High junction temperature is 85 degrees C
993
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
994
Warning: Feature LogicLock is only available with a valid subscription license. Please purchase a software subscription to gain full access to this feature.
995
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
996
    Info: Device EP2C5Q208C8 is compatible
997
    Info: Device EP2C5Q208I8 is compatible
998
    Info: Device EP2C8Q208I8 is compatible
999
Info: Fitter converted 3 user pins into dedicated programming pins
1000
    Info: Pin ~ASDO~ is reserved at location 1
1001
    Info: Pin ~nCSO~ is reserved at location 2
1002
    Info: Pin ~LVDS54p/nCEO~ is reserved at location 108
1003
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1004
Critical Warning: No exact pin location assignment(s) for 20 pins of 20 total pins
1005
    Info: Pin p1dio[0] not assigned to an exact location on the device
1006
    Info: Pin p1dio[1] not assigned to an exact location on the device
1007
    Info: Pin p1dio[2] not assigned to an exact location on the device
1008
    Info: Pin p1dio[3] not assigned to an exact location on the device
1009
    Info: Pin p1dio[4] not assigned to an exact location on the device
1010
    Info: Pin p1dio[5] not assigned to an exact location on the device
1011
    Info: Pin p1dio[6] not assigned to an exact location on the device
1012
    Info: Pin p1dio[7] not assigned to an exact location on the device
1013
    Info: Pin p2dio[0] not assigned to an exact location on the device
1014
    Info: Pin p2dio[1] not assigned to an exact location on the device
1015
    Info: Pin p2dio[2] not assigned to an exact location on the device
1016
    Info: Pin p2dio[3] not assigned to an exact location on the device
1017
    Info: Pin p2dio[4] not assigned to an exact location on the device
1018
    Info: Pin p2dio[5] not assigned to an exact location on the device
1019
    Info: Pin p2dio[6] not assigned to an exact location on the device
1020
    Info: Pin p2dio[7] not assigned to an exact location on the device
1021
    Info: Pin txd not assigned to an exact location on the device
1022
    Info: Pin clock not assigned to an exact location on the device
1023
    Info: Pin reset not assigned to an exact location on the device
1024
    Info: Pin rxd not assigned to an exact location on the device
1025
Info: Timing-driven compilation is using the Classic Timing Analyzer
1026
Info: Detected fmax, tsu, tco, and/or tpd requirements -- optimizing circuit to achieve only the specified requirements
1027
Info: Automatically promoted node clock (placed in PIN 23 (CLK0, LVDSCLK0p, Input))
1028
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G2
1029
Info: Automatically promoted node reset (placed in PIN 24 (CLK1, LVDSCLK0n, Input))
1030
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G1
1031
    Info: Following destination nodes may be non-global or may not use global or regional clocks
1032
        Info: Destination node light8080:cpu|condition_reg
1033
        Info: Destination node light8080:cpu|flag_reg[0]
1034
        Info: Destination node light8080:cpu|flag_reg[6]
1035
        Info: Destination node light8080:cpu|flag_reg[2]
1036
        Info: Destination node light8080:cpu|daa_res9[1]
1037
        Info: Destination node light8080:cpu|daa_res9[2]
1038
        Info: Destination node light8080:cpu|daa_res9[3]
1039
        Info: Destination node light8080:cpu|daa_res9[4]
1040
        Info: Destination node light8080:cpu|flag_reg[4]
1041
        Info: Destination node light8080:cpu|daa_res9[5]
1042
        Info: Non-global destination nodes limited to 10 nodes
1043
Info: Starting register packing
1044
Extra Info: Performing register packing on registers with non-logic cell location assignments
1045
Extra Info: Completed register packing on registers with non-logic cell location assignments
1046
Extra Info: Started Fast Input/Output/OE register processing
1047
Extra Info: Finished Fast Input/Output/OE register processing
1048
Extra Info: Moving registers into I/O cells, Multiplier Blocks, and RAM blocks to improve timing and density
1049
Extra Info: Finished moving registers into I/O cells, Multiplier Blocks, and RAM blocks
1050
Info: Finished register packing
1051
    Extra Info: No registers were packed into other blocks
1052
Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
1053
    Info: Number of I/O pins in group: 18 (unused VREF, 3.3V VCCIO, 1 input, 1 output, 16 bidirectional)
1054
        Info: I/O standards used: 3.3-V LVTTL.
1055
Info: I/O bank details before I/O pin placement
1056
    Info: Statistics of I/O banks
1057
        Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 4 total pin(s) used --  28 pins available
1058
        Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  35 pins available
1059
        Info: I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  34 pins available
1060
        Info: I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  36 pins available
1061
Info: Fitter preparation operations ending: elapsed time is 00:00:01
1062
Info: Fitter placement preparation operations beginning
1063
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
1064
Info: Fitter placement operations beginning
1065
Info: Fitter placement was successful
1066
Info: Fitter placement operations ending: elapsed time is 00:00:02
1067
Info: Estimated most critical path is memory to register delay of 13.149 ns
1068
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = M4K_X11_Y5; Fanout = 1; MEM Node = 'light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0|altsyncram_ts61:auto_generated|ram_block1a16~porta_address_reg8'
1069
    Info: 2: + IC(0.000 ns) + CELL(3.761 ns) = 3.761 ns; Loc. = M4K_X11_Y5; Fanout = 1; MEM Node = 'light8080:cpu|micro_rom:rom|altsyncram:Ram0_rtl_0|altsyncram_ts61:auto_generated|ram_block1a16'
1070
    Info: 3: + IC(0.892 ns) + CELL(0.624 ns) = 5.277 ns; Loc. = LAB_X12_Y9; Fanout = 1; COMB Node = 'light8080:cpu|Mux10~0'
1071
    Info: 4: + IC(0.160 ns) + CELL(0.651 ns) = 6.088 ns; Loc. = LAB_X12_Y9; Fanout = 31; COMB Node = 'light8080:cpu|Mux10~1'
1072
    Info: 5: + IC(1.157 ns) + CELL(0.370 ns) = 7.615 ns; Loc. = LAB_X12_Y10; Fanout = 1; COMB Node = 'light8080:cpu|rbank~172'
1073
    Info: 6: + IC(1.173 ns) + CELL(0.366 ns) = 9.154 ns; Loc. = LAB_X13_Y13; Fanout = 1; COMB Node = 'light8080:cpu|rbank~173'
1074
    Info: 7: + IC(1.337 ns) + CELL(0.206 ns) = 10.697 ns; Loc. = LAB_X12_Y10; Fanout = 1; COMB Node = 'light8080:cpu|rbank~174'
1075
    Info: 8: + IC(0.441 ns) + CELL(0.366 ns) = 11.504 ns; Loc. = LAB_X12_Y10; Fanout = 19; COMB Node = 'light8080:cpu|rbank~177'
1076
    Info: 9: + IC(0.887 ns) + CELL(0.650 ns) = 13.041 ns; Loc. = LAB_X13_Y12; Fanout = 1; COMB Node = 'light8080:cpu|T2~9'
1077
    Info: 10: + IC(0.000 ns) + CELL(0.108 ns) = 13.149 ns; Loc. = LAB_X13_Y12; Fanout = 3; REG Node = 'light8080:cpu|T2[2]'
1078
    Info: Total cell delay = 7.102 ns ( 54.01 % )
1079
    Info: Total interconnect delay = 6.047 ns ( 45.99 % )
1080
Info: Fitter routing operations beginning
1081
Info: Average interconnect usage is 2% of the available device resources
1082
    Info: Peak interconnect usage is 6% of the available device resources in the region that extends from location X11_Y0 to location X22_Y9
1083
Info: Fitter routing operations ending: elapsed time is 00:00:01
1084
Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
1085
    Info: Optimizations that may affect the design's routability were skipped
1086
    Info: Optimizations that may affect the design's timing were skipped
1087
Info: Started post-fitting delay annotation
1088
Warning: Found 17 output pins without output pin load capacitance assignment
1089
    Info: Pin "p1dio[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1090
    Info: Pin "p1dio[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1091
    Info: Pin "p1dio[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1092
    Info: Pin "p1dio[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1093
    Info: Pin "p1dio[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1094
    Info: Pin "p1dio[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1095
    Info: Pin "p1dio[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1096
    Info: Pin "p1dio[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1097
    Info: Pin "p2dio[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1098
    Info: Pin "p2dio[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1099
    Info: Pin "p2dio[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1100
    Info: Pin "p2dio[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1101
    Info: Pin "p2dio[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1102
    Info: Pin "p2dio[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1103
    Info: Pin "p2dio[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1104
    Info: Pin "p2dio[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1105
    Info: Pin "txd" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
1106
Info: Delay annotation completed successfully
1107
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1108
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
1109
Info: Quartus II Fitter was successful. 0 errors, 4 warnings
1110
    Info: Peak virtual memory: 208 megabytes
1111
    Info: Processing ended: Tue Feb 21 12:01:11 2012
1112
    Info: Elapsed time: 00:00:07
1113
    Info: Total CPU time (on all processors): 00:00:06
1114
 
1115
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.