OpenCores
URL https://opencores.org/ocsvn/openjtag-project/openjtag-project/trunk

Subversion Repositories openjtag-project

[/] [openjtag-project/] [trunk/] [OpenJTAG/] [Quartus_II/] [Open_JTAG.fit.rpt] - Blame information for rev 18

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 18 rmileca
Fitter report for Open_JTAG
2
Wed Jun 02 16:01:11 2010
3
Quartus II Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Parallel Compilation
13
  5. Pin-Out File
14
  6. Fitter Resource Usage Summary
15
  7. Input Pins
16
  8. Output Pins
17
  9. Bidir Pins
18
 10. I/O Bank Usage
19
 11. All Package Pins
20
 12. Output Pin Default Load For Reported TCO
21
 13. Fitter Resource Utilization by Entity
22
 14. Delay Chain Summary
23
 15. Control Signals
24
 16. Global & Other Fast Signals
25
 17. Non-Global High Fan-Out Signals
26
 18. Interconnect Usage Summary
27
 19. LAB Logic Elements
28
 20. LAB-wide Signals
29
 21. LAB Signals Sourced
30
 22. LAB Signals Sourced Out
31
 23. LAB Distinct Inputs
32
 24. Fitter Device Options
33
 25. Estimated Delay Added for Hold Timing
34
 26. Fitter Messages
35
 
36
 
37
 
38
----------------
39
; Legal Notice ;
40
----------------
41
Copyright (C) 1991-2010 Altera Corporation
42
Your use of Altera Corporation's design tools, logic functions
43
and other software and tools, and its AMPP partner logic
44
functions, and any output files from any of the foregoing
45
(including device programming or simulation files), and any
46
associated documentation or information are expressly subject
47
to the terms and conditions of the Altera Program License
48
Subscription Agreement, Altera MegaCore Function License
49
Agreement, or other applicable license agreement, including,
50
without limitation, that your use is for the sole purpose of
51
programming logic devices manufactured by Altera and sold by
52
Altera or its authorized distributors.  Please refer to the
53
applicable agreement for further details.
54
 
55
 
56
 
57
+----------------------------------------------------------------------+
58
; Fitter Summary                                                       ;
59
+-----------------------+----------------------------------------------+
60
; Fitter Status         ; Successful - Wed Jun 02 16:01:11 2010        ;
61
; Quartus II Version    ; 9.1 Build 350 03/24/2010 SP 2 SJ Web Edition ;
62
; Revision Name         ; Open_JTAG                                    ;
63
; Top-level Entity Name ; Open_JTAG                                    ;
64
; Family                ; MAX II                                       ;
65
; Device                ; EPM570T100C5                                 ;
66
; Timing Models         ; Final                                        ;
67
; Total logic elements  ; 245 / 570 ( 43 % )                           ;
68
; Total pins            ; 29 / 76 ( 38 % )                             ;
69
; Total virtual pins    ; 0                                            ;
70
; UFM blocks            ; 0 / 1 ( 0 % )                                ;
71
+-----------------------+----------------------------------------------+
72
 
73
 
74
+----------------------------------------------------------------------------------------------------------------------------------------------+
75
; Fitter Settings                                                                                                                              ;
76
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
77
; Option                                                                     ; Setting                        ; Default Value                  ;
78
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
79
; Device                                                                     ; EPM570T100C5                   ;                                ;
80
; Minimum Core Junction Temperature                                          ; 0                              ;                                ;
81
; Maximum Core Junction Temperature                                          ; 85                             ;                                ;
82
; Fit Attempts to Skip                                                       ; 0                              ; 0.0                            ;
83
; Use smart compilation                                                      ; Off                            ; Off                            ;
84
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                             ; On                             ;
85
; Enable compact report table                                                ; Off                            ; Off                            ;
86
; Use TimeQuest Timing Analyzer                                              ; Off                            ; Off                            ;
87
; Router Timing Optimization Level                                           ; Normal                         ; Normal                         ;
88
; Placement Effort Multiplier                                                ; 1.0                            ; 1.0                            ;
89
; Router Effort Multiplier                                                   ; 1.0                            ; 1.0                            ;
90
; Always Enable Input Buffers                                                ; Off                            ; Off                            ;
91
; Optimize Hold Timing                                                       ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
92
; Optimize Multi-Corner Timing                                               ; Off                            ; Off                            ;
93
; Guarantee I/O Paths Have Zero Hold Time at Fast Corner                     ; On                             ; On                             ;
94
; PowerPlay Power Optimization                                               ; Normal compilation             ; Normal compilation             ;
95
; Optimize Timing                                                            ; Normal compilation             ; Normal compilation             ;
96
; Optimize Timing for ECOs                                                   ; Off                            ; Off                            ;
97
; Regenerate full fit report during ECO compiles                             ; Off                            ; Off                            ;
98
; Optimize IOC Register Placement for Timing                                 ; On                             ; On                             ;
99
; Limit to One Fitting Attempt                                               ; Off                            ; Off                            ;
100
; Final Placement Optimizations                                              ; Automatically                  ; Automatically                  ;
101
; Fitter Aggressive Routability Optimizations                                ; Automatically                  ; Automatically                  ;
102
; Fitter Initial Placement Seed                                              ; 1                              ; 1                              ;
103
; Slow Slew Rate                                                             ; Off                            ; Off                            ;
104
; PCI I/O                                                                    ; Off                            ; Off                            ;
105
; Weak Pull-Up Resistor                                                      ; Off                            ; Off                            ;
106
; Enable Bus-Hold Circuitry                                                  ; Off                            ; Off                            ;
107
; Auto Delay Chains                                                          ; On                             ; On                             ;
108
; Perform Physical Synthesis for Combinational Logic for Performance         ; Off                            ; Off                            ;
109
; Perform Register Duplication for Performance                               ; Off                            ; Off                            ;
110
; Perform Register Retiming for Performance                                  ; Off                            ; Off                            ;
111
; Perform Asynchronous Signal Pipelining                                     ; Off                            ; Off                            ;
112
; Fitter Effort                                                              ; Auto Fit                       ; Auto Fit                       ;
113
; Physical Synthesis Effort Level                                            ; Normal                         ; Normal                         ;
114
; Logic Cell Insertion - Logic Duplication                                   ; Auto                           ; Auto                           ;
115
; Auto Register Duplication                                                  ; Auto                           ; Auto                           ;
116
; Auto Global Clock                                                          ; On                             ; On                             ;
117
; Auto Global Register Control Signals                                       ; On                             ; On                             ;
118
; Stop After Congestion Map Generation                                       ; Off                            ; Off                            ;
119
; Save Intermediate Fitting Results                                          ; Off                            ; Off                            ;
120
; Force Fitter to Avoid Periphery Placement Warnings                         ; Off                            ; Off                            ;
121
; Use Best Effort Settings for Compilation                                   ; Off                            ; Off                            ;
122
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
123
 
124
 
125
Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time.
126
+-------------------------------------+
127
; Parallel Compilation                ;
128
+----------------------------+--------+
129
; Processors                 ; Number ;
130
+----------------------------+--------+
131
; Number detected on machine ; 4      ;
132
; Maximum allowed            ; 1      ;
133
+----------------------------+--------+
134
 
135
 
136
+--------------+
137
; Pin-Out File ;
138
+--------------+
139
The pin-out file can be found in C:/AlteraWorks/91/Open JTAG/Open_JTAG.pin.
140
 
141
 
142
+-----------------------------------------------------------------------+
143
; Fitter Resource Usage Summary                                         ;
144
+---------------------------------------------+-------------------------+
145
; Resource                                    ; Usage                   ;
146
+---------------------------------------------+-------------------------+
147
; Total logic elements                        ; 245 / 570 ( 43 % )      ;
148
;     -- Combinational with no register       ; 157                     ;
149
;     -- Register only                        ; 20                      ;
150
;     -- Combinational with a register        ; 68                      ;
151
;                                             ;                         ;
152
; Logic element usage by number of LUT inputs ;                         ;
153
;     -- 4 input functions                    ; 134                     ;
154
;     -- 3 input functions                    ; 50                      ;
155
;     -- 2 input functions                    ; 30                      ;
156
;     -- 1 input functions                    ; 11                      ;
157
;     -- 0 input functions                    ; 0                       ;
158
;                                             ;                         ;
159
; Logic elements by mode                      ;                         ;
160
;     -- normal mode                          ; 237                     ;
161
;     -- arithmetic mode                      ; 8                       ;
162
;     -- qfbk mode                            ; 12                      ;
163
;     -- register cascade mode                ; 0                       ;
164
;     -- synchronous clear/load mode          ; 23                      ;
165
;     -- asynchronous clear/load mode         ; 1                       ;
166
;                                             ;                         ;
167
; Total registers                             ; 88 / 570 ( 15 % )       ;
168
; Total LABs                                  ; 28 / 57 ( 49 % )        ;
169
; Logic elements in carry chains              ; 10                      ;
170
; User inserted logic elements                ; 0                       ;
171
; Virtual pins                                ; 0                       ;
172
; I/O pins                                    ; 29 / 76 ( 38 % )        ;
173
;     -- Clock pins                           ; 3 / 4 ( 75 % )          ;
174
; Global signals                              ; 2                       ;
175
; UFM blocks                                  ; 0 / 1 ( 0 % )           ;
176
; Global clocks                               ; 2 / 4 ( 50 % )          ;
177
; JTAGs                                       ; 0 / 1 ( 0 % )           ;
178
; Average interconnect usage (total/H/V)      ; 20% / 24% / 15%         ;
179
; Peak interconnect usage (total/H/V)         ; 20% / 24% / 15%         ;
180
; Maximum fan-out node                        ; clock_mux:inst1|wcks    ;
181
; Maximum fan-out                             ; 75                      ;
182
; Highest non-global fan-out signal           ; serializer:inst2|ssm[3] ;
183
; Highest non-global fan-out                  ; 34                      ;
184
; Total fan-out                               ; 962                     ;
185
; Average fan-out                             ; 3.51                    ;
186
+---------------------------------------------+-------------------------+
187
 
188
 
189
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
190
; Input Pins                                                                                                                                                                                                  ;
191
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
192
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
193
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
194
; clk  ; 12    ; 1        ; 0            ; 5            ; 0           ; 14                    ; 0                  ; yes    ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
195
; rst  ; 73    ; 2        ; 13           ; 7            ; 5           ; 0                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
196
; rxf  ; 71    ; 2        ; 13           ; 6            ; 2           ; 2                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
197
; tdo  ; 91    ; 2        ; 6            ; 8            ; 2           ; 2                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
198
; txe  ; 38    ; 1        ; 7            ; 3            ; 3           ; 3                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Fitter               ;
199
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
200
 
201
 
202
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
203
; Output Pins                                                                                                                                                                                                                                                                                                                    ;
204
+--------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
205
; Name         ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load  ; Output Enable Source ; Output Enable Group ;
206
+--------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
207
; new_state[0] ; 5     ; 1        ; 0            ; 7            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; Fitter               ; 10 pF ; -                    ; -                   ;
208
; new_state[1] ; 29    ; 1        ; 4            ; 3            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
209
; new_state[2] ; 33    ; 1        ; 6            ; 3            ; 3           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
210
; new_state[3] ; 8     ; 1        ; 0            ; 7            ; 5           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
211
; rd           ; 3     ; 1        ; 1            ; 8            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
212
; sm[0]        ; 17    ; 1        ; 0            ; 5            ; 4           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
213
; sm[1]        ; 30    ; 1        ; 4            ; 3            ; 1           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; Fitter               ; 10 pF ; -                    ; -                   ;
214
; sm[2]        ; 43    ; 1        ; 8            ; 3            ; 3           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
215
; sm[3]        ; 70    ; 2        ; 13           ; 6            ; 5           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
216
; tck          ; 97    ; 2        ; 5            ; 8            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
217
; tdi          ; 15    ; 1        ; 0            ; 5            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
218
; tms          ; 87    ; 2        ; 7            ; 8            ; 0           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
219
; trst         ; 4     ; 1        ; 0            ; 7            ; 0           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
220
; wcks         ; 44    ; 1        ; 8            ; 3            ; 2           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
221
; wr           ; 14    ; 1        ; 0            ; 5            ; 1           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; -                    ; -                   ;
222
; wrk          ; 1     ; 2        ; 3            ; 8            ; 3           ; no              ; no             ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; Fitter               ; 10 pF ; -                    ; -                   ;
223
+--------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
224
 
225
 
226
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
227
; Bidir Pins                                                                                                                                                                                                                                                                                                                                                         ;
228
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+---------------------------+---------------------+
229
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load  ; Output Enable Source      ; Output Enable Group ;
230
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+---------------------------+---------------------+
231
; db[0] ; 64    ; 2        ; 13           ; 4            ; 3           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[0]~en ; -                   ;
232
; db[1] ; 41    ; 1        ; 7            ; 3            ; 1           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; Fitter               ; 10 pF ; serializer:inst2|db[1]~en ; -                   ;
233
; db[2] ; 40    ; 1        ; 7            ; 3            ; 2           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; yes                    ; Fitter               ; 10 pF ; serializer:inst2|db[2]~en ; -                   ;
234
; db[3] ; 92    ; 2        ; 6            ; 8            ; 3           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[3]~en ; -                   ;
235
; db[4] ; 42    ; 1        ; 7            ; 3            ; 0           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[4]~en ; -                   ;
236
; db[5] ; 36    ; 1        ; 6            ; 3            ; 0           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[5]~en ; -                   ;
237
; db[6] ; 34    ; 1        ; 6            ; 3            ; 2           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[6]~en ; -                   ;
238
; db[7] ; 18    ; 1        ; 0            ; 5            ; 5           ; 1                     ; 0                  ; no     ; no              ; no             ; no              ; no         ; no       ; Off          ; 3.3-V LVTTL  ; 16mA             ; no                     ; Fitter               ; 10 pF ; serializer:inst2|db[7]~en ; -                   ;
239
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+---------------------------+---------------------+
240
 
241
 
242
+------------------------------------------------------------+
243
; I/O Bank Usage                                             ;
244
+----------+------------------+---------------+--------------+
245
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
246
+----------+------------------+---------------+--------------+
247
; 1        ; 20 / 36 ( 56 % ) ; 3.3V          ; --           ;
248
; 2        ; 9 / 40 ( 23 % )  ; 3.3V          ; --           ;
249
+----------+------------------+---------------+--------------+
250
 
251
 
252
+------------------------------------------------------------------------------------------------------------------------------------------------+
253
; All Package Pins                                                                                                                               ;
254
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
255
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage   ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
256
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
257
; 1        ; 161        ; 2        ; wrk            ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
258
; 2        ; 2          ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
259
; 3        ; 4          ; 1        ; rd             ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
260
; 4        ; 6          ; 1        ; trst           ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
261
; 5        ; 8          ; 1        ; new_state[0]   ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
262
; 6        ; 9          ; 1        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
263
; 7        ; 10         ; 1        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
264
; 8        ; 11         ; 1        ; new_state[3]   ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
265
; 9        ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
266
; 10       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
267
; 11       ;            ;          ; GNDINT         ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
268
; 12       ; 20         ; 1        ; clk            ; input  ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
269
; 13       ;            ;          ; VCCINT         ; power  ;              ; 2.5V/3.3V ; --         ;                 ; --       ; --           ;
270
; 14       ; 21         ; 1        ; wr             ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
271
; 15       ; 22         ; 1        ; tdi            ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
272
; 16       ; 23         ; 1        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
273
; 17       ; 24         ; 1        ; sm[0]          ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
274
; 18       ; 25         ; 1        ; db[7]          ; bidir  ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
275
; 19       ; 32         ; 1        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
276
; 20       ; 34         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
277
; 21       ; 36         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
278
; 22       ; 38         ; 1        ; #TMS           ; input  ;              ;           ; --         ;                 ; --       ; --           ;
279
; 23       ; 39         ; 1        ; #TDI           ; input  ;              ;           ; --         ;                 ; --       ; --           ;
280
; 24       ; 40         ; 1        ; #TCK           ; input  ;              ;           ; --         ;                 ; --       ; --           ;
281
; 25       ; 41         ; 1        ; #TDO           ; output ;              ;           ; --         ;                 ; --       ; --           ;
282
; 26       ; 47         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
283
; 27       ; 48         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
284
; 28       ; 50         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
285
; 29       ; 51         ; 1        ; new_state[1]   ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
286
; 30       ; 52         ; 1        ; sm[1]          ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
287
; 31       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
288
; 32       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
289
; 33       ; 58         ; 1        ; new_state[2]   ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
290
; 34       ; 59         ; 1        ; db[6]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
291
; 35       ; 60         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
292
; 36       ; 61         ; 1        ; db[5]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
293
; 37       ;            ;          ; GNDINT         ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
294
; 38       ; 62         ; 1        ; txe            ; input  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
295
; 39       ;            ;          ; VCCINT         ; power  ;              ; 2.5V/3.3V ; --         ;                 ; --       ; --           ;
296
; 40       ; 63         ; 1        ; db[2]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
297
; 41       ; 64         ; 1        ; db[1]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
298
; 42       ; 65         ; 1        ; db[4]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
299
; 43       ; 66         ; 1        ; sm[2]          ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
300
; 44       ; 67         ; 1        ; wcks           ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
301
; 45       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
302
; 46       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
303
; 47       ; 71         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
304
; 48       ; 72         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
305
; 49       ; 73         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
306
; 50       ; 75         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
307
; 51       ; 79         ; 1        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
308
; 52       ; 83         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
309
; 53       ; 84         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
310
; 54       ; 86         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
311
; 55       ; 89         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
312
; 56       ; 91         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
313
; 57       ; 92         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
314
; 58       ; 93         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
315
; 59       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
316
; 60       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
317
; 61       ; 98         ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
318
; 62       ; 101        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
319
; 63       ;            ;          ; VCCINT         ; power  ;              ; 2.5V/3.3V ; --         ;                 ; --       ; --           ;
320
; 64       ; 102        ; 2        ; db[0]          ; bidir  ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
321
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
322
; 66       ; 103        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
323
; 67       ; 104        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
324
; 68       ; 105        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
325
; 69       ; 111        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
326
; 70       ; 112        ; 2        ; sm[3]          ; output ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
327
; 71       ; 115        ; 2        ; rxf            ; input  ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
328
; 72       ; 116        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
329
; 73       ; 118        ; 2        ; rst            ; input  ; 3.3-V LVTTL  ;           ; Row I/O    ; N               ; no       ; Off          ;
330
; 74       ; 120        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
331
; 75       ; 122        ; 2        ; GND*           ;        ;              ;           ; Row I/O    ;                 ; no       ; Off          ;
332
; 76       ; 125        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
333
; 77       ; 126        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
334
; 78       ; 127        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
335
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
336
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
337
; 81       ; 135        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
338
; 82       ; 136        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
339
; 83       ; 139        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
340
; 84       ; 140        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
341
; 85       ; 141        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
342
; 86       ; 142        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
343
; 87       ; 143        ; 2        ; tms            ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
344
; 88       ;            ;          ; VCCINT         ; power  ;              ; 2.5V/3.3V ; --         ;                 ; --       ; --           ;
345
; 89       ; 144        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
346
; 90       ;            ;          ; GNDINT         ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
347
; 91       ; 149        ; 2        ; tdo            ; input  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
348
; 92       ; 150        ; 2        ; db[3]          ; bidir  ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
349
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;           ; --         ;                 ; --       ; --           ;
350
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V      ; --         ;                 ; --       ; --           ;
351
; 95       ; 151        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
352
; 96       ; 152        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
353
; 97       ; 153        ; 2        ; tck            ; output ; 3.3-V LVTTL  ;           ; Column I/O ; N               ; no       ; Off          ;
354
; 98       ; 155        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
355
; 99       ; 156        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
356
; 100      ; 158        ; 2        ; GND*           ;        ;              ;           ; Column I/O ;                 ; no       ; Off          ;
357
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
358
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
359
 
360
 
361
+-------------------------------------------------------------+
362
; Output Pin Default Load For Reported TCO                    ;
363
+----------------------------+-------+------------------------+
364
; I/O Standard               ; Load  ; Termination Resistance ;
365
+----------------------------+-------+------------------------+
366
; 3.3-V LVTTL                ; 10 pF ; Not Available          ;
367
; 3.3-V LVCMOS               ; 10 pF ; Not Available          ;
368
; 2.5 V                      ; 10 pF ; Not Available          ;
369
; 1.8 V                      ; 10 pF ; Not Available          ;
370
; 1.5 V                      ; 10 pF ; Not Available          ;
371
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
372
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
373
+----------------------------+-------+------------------------+
374
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
375
 
376
 
377
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
378
; Fitter Resource Utilization by Entity                                                                                                                                                                                        ;
379
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------+--------------+
380
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name         ; Library Name ;
381
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------+--------------+
382
; |Open_JTAG                 ; 245 (1)     ; 88           ; 0          ; 29   ; 0            ; 157 (1)      ; 20 (0)            ; 68 (0)           ; 10 (0)          ; 12 (1)     ; |Open_JTAG                  ; work         ;
383
;    |clock_mux:inst1|       ; 15 (15)     ; 14           ; 0          ; 0    ; 0            ; 1 (1)        ; 3 (3)             ; 11 (11)          ; 6 (6)           ; 6 (6)      ; |Open_JTAG|clock_mux:inst1  ; work         ;
384
;    |serializer:inst2|      ; 171 (171)   ; 58           ; 0          ; 0    ; 0            ; 113 (113)    ; 13 (13)           ; 45 (45)          ; 4 (4)           ; 1 (1)      ; |Open_JTAG|serializer:inst2 ; work         ;
385
;    |tap_sm:inst|           ; 58 (58)     ; 16           ; 0          ; 0    ; 0            ; 42 (42)      ; 4 (4)             ; 12 (12)          ; 0 (0)           ; 4 (4)      ; |Open_JTAG|tap_sm:inst      ; work         ;
386
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------+--------------+
387
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
388
 
389
 
390
+-----------------------------------------+
391
; Delay Chain Summary                     ;
392
+--------------+----------+---------------+
393
; Name         ; Pin Type ; Pad to Core 0 ;
394
+--------------+----------+---------------+
395
; rst          ; Input    ; (0)           ;
396
; rxf          ; Input    ; (1)           ;
397
; clk          ; Input    ; (1)           ;
398
; txe          ; Input    ; (1)           ;
399
; tdo          ; Input    ; (1)           ;
400
; tms          ; Output   ; --            ;
401
; tck          ; Output   ; --            ;
402
; wrk          ; Output   ; --            ;
403
; wr           ; Output   ; --            ;
404
; rd           ; Output   ; --            ;
405
; tdi          ; Output   ; --            ;
406
; trst         ; Output   ; --            ;
407
; wcks         ; Output   ; --            ;
408
; new_state[3] ; Output   ; --            ;
409
; new_state[2] ; Output   ; --            ;
410
; new_state[1] ; Output   ; --            ;
411
; new_state[0] ; Output   ; --            ;
412
; sm[3]        ; Output   ; --            ;
413
; sm[2]        ; Output   ; --            ;
414
; sm[1]        ; Output   ; --            ;
415
; sm[0]        ; Output   ; --            ;
416
; db[7]        ; Bidir    ; (1)           ;
417
; db[6]        ; Bidir    ; (1)           ;
418
; db[5]        ; Bidir    ; (1)           ;
419
; db[4]        ; Bidir    ; (1)           ;
420
; db[3]        ; Bidir    ; (1)           ;
421
; db[2]        ; Bidir    ; (1)           ;
422
; db[1]        ; Bidir    ; (1)           ;
423
; db[0]        ; Bidir    ; (1)           ;
424
+--------------+----------+---------------+
425
 
426
 
427
+----------------------------------------------------------------------------------------------------------------------------------------+
428
; Control Signals                                                                                                                        ;
429
+---------------------------------+-------------+---------+---------------------------+--------+----------------------+------------------+
430
; Name                            ; Location    ; Fan-Out ; Usage                     ; Global ; Global Resource Used ; Global Line Name ;
431
+---------------------------------+-------------+---------+---------------------------+--------+----------------------+------------------+
432
; clk                             ; PIN_12      ; 14      ; Clock                     ; yes    ; Global Clock         ; GCLK0            ;
433
; clock_mux:inst1|Equal0~1        ; LC_X7_Y5_N9 ; 14      ; Async. load, Clock enable ; no     ; --                   ; --               ;
434
; clock_mux:inst1|wcks            ; LC_X8_Y5_N5 ; 75      ; Clock                     ; yes    ; Global Clock         ; GCLK3            ;
435
; serializer:inst2|cks[0]~0       ; LC_X7_Y5_N4 ; 3       ; Clock enable              ; no     ; --                   ; --               ;
436
; serializer:inst2|count[1]~11    ; LC_X2_Y5_N3 ; 2       ; Clock enable              ; no     ; --                   ; --               ;
437
; serializer:inst2|db[0]~en       ; LC_X9_Y4_N1 ; 1       ; Output enable             ; no     ; --                   ; --               ;
438
; serializer:inst2|db[1]~en       ; LC_X7_Y4_N0 ; 1       ; Output enable             ; no     ; --                   ; --               ;
439
; serializer:inst2|db[2]~en       ; LC_X7_Y4_N9 ; 1       ; Output enable             ; no     ; --                   ; --               ;
440
; serializer:inst2|db[3]~en       ; LC_X6_Y5_N4 ; 1       ; Output enable             ; no     ; --                   ; --               ;
441
; serializer:inst2|db[4]~en       ; LC_X6_Y5_N5 ; 1       ; Output enable             ; no     ; --                   ; --               ;
442
; serializer:inst2|db[5]~en       ; LC_X6_Y5_N9 ; 1       ; Output enable             ; no     ; --                   ; --               ;
443
; serializer:inst2|db[6]~en       ; LC_X6_Y5_N6 ; 1       ; Output enable             ; no     ; --                   ; --               ;
444
; serializer:inst2|db[7]~8        ; LC_X5_Y4_N0 ; 16      ; Clock enable              ; no     ; --                   ; --               ;
445
; serializer:inst2|db[7]~en       ; LC_X6_Y5_N1 ; 1       ; Output enable             ; no     ; --                   ; --               ;
446
; serializer:inst2|instr          ; LC_X5_Y4_N8 ; 30      ; Sync. load                ; no     ; --                   ; --               ;
447
; serializer:inst2|new_state[3]~0 ; LC_X7_Y5_N6 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
448
; serializer:inst2|rbyte[1]~4     ; LC_X8_Y4_N3 ; 4       ; Clock enable              ; no     ; --                   ; --               ;
449
; serializer:inst2|rbyte[6]~11    ; LC_X7_Y7_N4 ; 2       ; Clock enable              ; no     ; --                   ; --               ;
450
; serializer:inst2|rtms~0         ; LC_X5_Y5_N0 ; 8       ; Clock enable              ; no     ; --                   ; --               ;
451
; serializer:inst2|shift[7]~0     ; LC_X6_Y4_N6 ; 8       ; Clock enable              ; no     ; --                   ; --               ;
452
; serializer:inst2|ssm[0]         ; LC_X5_Y7_N5 ; 30      ; Sync. load                ; no     ; --                   ; --               ;
453
; tap_sm:inst|Equal0~2            ; LC_X4_Y4_N2 ; 7       ; Clock enable              ; no     ; --                   ; --               ;
454
+---------------------------------+-------------+---------+---------------------------+--------+----------------------+------------------+
455
 
456
 
457
+----------------------------------------------------------------------------------------+
458
; Global & Other Fast Signals                                                            ;
459
+----------------------+-------------+---------+----------------------+------------------+
460
; Name                 ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
461
+----------------------+-------------+---------+----------------------+------------------+
462
; clk                  ; PIN_12      ; 14      ; Global Clock         ; GCLK0            ;
463
; clock_mux:inst1|wcks ; LC_X8_Y5_N5 ; 75      ; Global Clock         ; GCLK3            ;
464
+----------------------+-------------+---------+----------------------+------------------+
465
 
466
 
467
+-------------------------------------------+
468
; Non-Global High Fan-Out Signals           ;
469
+---------------------------------+---------+
470
; Name                            ; Fan-Out ;
471
+---------------------------------+---------+
472
; serializer:inst2|ssm[3]         ; 34      ;
473
; serializer:inst2|ssm[1]         ; 33      ;
474
; serializer:inst2|instr          ; 30      ;
475
; serializer:inst2|ssm[0]         ; 30      ;
476
; serializer:inst2|ssm[2]         ; 20      ;
477
; serializer:inst2|dir            ; 19      ;
478
; serializer:inst2|rbyte[2]       ; 19      ;
479
; serializer:inst2|rbyte[0]       ; 19      ;
480
; serializer:inst2|rbyte[1]       ; 19      ;
481
; tap_sm:inst|state[1]            ; 19      ;
482
; serializer:inst2|db[7]~8        ; 16      ;
483
; tap_sm:inst|state[2]            ; 16      ;
484
; tap_sm:inst|wrk                 ; 15      ;
485
; serializer:inst2|sclk           ; 15      ;
486
; clock_mux:inst1|Equal0~1        ; 14      ;
487
; tap_sm:inst|state[3]            ; 14      ;
488
; tap_sm:inst|rclk                ; 14      ;
489
; tap_sm:inst|astate[1]           ; 12      ;
490
; tap_sm:inst|state[0]            ; 12      ;
491
; serializer:inst2|rbyte[3]       ; 11      ;
492
; tap_sm:inst|astate[2]           ; 10      ;
493
; tap_sm:inst|astate[3]           ; 10      ;
494
; serializer:inst2|rbyte[7]       ; 9       ;
495
; serializer:inst2|LessThan0~0    ; 9       ;
496
; serializer:inst2|shift[7]~0     ; 8       ;
497
; serializer:inst2|Mux71~0        ; 8       ;
498
; serializer:inst2|state[0]       ; 8       ;
499
; serializer:inst2|rtms~0         ; 8       ;
500
; tap_sm:inst|astate[0]           ; 8       ;
501
; serializer:inst2|rbyte[4]       ; 7       ;
502
; serializer:inst2|rbyte[5]       ; 7       ;
503
; serializer:inst2|rbyte[6]       ; 7       ;
504
; serializer:inst2|count[3]       ; 7       ;
505
; tap_sm:inst|Equal0~2            ; 7       ;
506
; serializer:inst2|cks[1]         ; 6       ;
507
; serializer:inst2|Mux27~0        ; 6       ;
508
; serializer:inst2|count[0]       ; 6       ;
509
; serializer:inst2|Mux51~0        ; 5       ;
510
; serializer:inst2|rbyte[0]~0     ; 5       ;
511
; serializer:inst2|tms~3          ; 5       ;
512
; tap_sm:inst|Equal3~0            ; 5       ;
513
; tap_sm:inst|tms                 ; 5       ;
514
; serializer:inst2|Add0~16        ; 4       ;
515
; serializer:inst2|rbyte[1]~4     ; 4       ;
516
; tap_sm:inst|Equal3~1            ; 4       ;
517
; serializer:inst2|new_state[3]~0 ; 4       ;
518
; serializer:inst2|cks[0]         ; 4       ;
519
; txe                             ; 3       ;
520
; serializer:inst2|shift[1]       ; 3       ;
521
; serializer:inst2|shift[2]       ; 3       ;
522
+---------------------------------+---------+
523
 
524
 
525
+---------------------------------------------------+
526
; Interconnect Usage Summary                        ;
527
+----------------------------+----------------------+
528
; Interconnect Resource Type ; Usage                ;
529
+----------------------------+----------------------+
530
; C4s                        ; 220 / 1,624 ( 14 % ) ;
531
; Direct links               ; 44 / 1,930 ( 2 % )   ;
532
; Global clocks              ; 2 / 4 ( 50 % )       ;
533
; LAB clocks                 ; 13 / 56 ( 23 % )     ;
534
; LUT chains                 ; 16 / 513 ( 3 % )     ;
535
; Local interconnects        ; 427 / 1,930 ( 22 % ) ;
536
; R4s                        ; 288 / 1,472 ( 20 % ) ;
537
+----------------------------+----------------------+
538
 
539
 
540
+---------------------------------------------------------------------------+
541
; LAB Logic Elements                                                        ;
542
+--------------------------------------------+------------------------------+
543
; Number of Logic Elements  (Average = 8.75) ; Number of LABs  (Total = 28) ;
544
+--------------------------------------------+------------------------------+
545
; 1                                          ; 2                            ;
546
; 2                                          ; 0                            ;
547
; 3                                          ; 1                            ;
548
; 4                                          ; 0                            ;
549
; 5                                          ; 2                            ;
550
; 6                                          ; 0                            ;
551
; 7                                          ; 0                            ;
552
; 8                                          ; 0                            ;
553
; 9                                          ; 0                            ;
554
; 10                                         ; 23                           ;
555
+--------------------------------------------+------------------------------+
556
 
557
 
558
+-------------------------------------------------------------------+
559
; LAB-wide Signals                                                  ;
560
+------------------------------------+------------------------------+
561
; LAB-wide Signals  (Average = 1.54) ; Number of LABs  (Total = 28) ;
562
+------------------------------------+------------------------------+
563
; 1 Async. load                      ; 1                            ;
564
; 1 Clock                            ; 27                           ;
565
; 1 Clock enable                     ; 12                           ;
566
; 1 Sync. load                       ; 2                            ;
567
; 2 Clock enables                    ; 1                            ;
568
+------------------------------------+------------------------------+
569
 
570
 
571
+----------------------------------------------------------------------------+
572
; LAB Signals Sourced                                                        ;
573
+---------------------------------------------+------------------------------+
574
; Number of Signals Sourced  (Average = 8.96) ; Number of LABs  (Total = 28) ;
575
+---------------------------------------------+------------------------------+
576
; 0                                           ; 0                            ;
577
; 1                                           ; 2                            ;
578
; 2                                           ; 0                            ;
579
; 3                                           ; 1                            ;
580
; 4                                           ; 0                            ;
581
; 5                                           ; 2                            ;
582
; 6                                           ; 0                            ;
583
; 7                                           ; 0                            ;
584
; 8                                           ; 0                            ;
585
; 9                                           ; 1                            ;
586
; 10                                          ; 17                           ;
587
; 11                                          ; 3                            ;
588
; 12                                          ; 2                            ;
589
+---------------------------------------------+------------------------------+
590
 
591
 
592
+--------------------------------------------------------------------------------+
593
; LAB Signals Sourced Out                                                        ;
594
+-------------------------------------------------+------------------------------+
595
; Number of Signals Sourced Out  (Average = 5.57) ; Number of LABs  (Total = 28) ;
596
+-------------------------------------------------+------------------------------+
597
; 0                                               ; 0                            ;
598
; 1                                               ; 2                            ;
599
; 2                                               ; 0                            ;
600
; 3                                               ; 5                            ;
601
; 4                                               ; 3                            ;
602
; 5                                               ; 4                            ;
603
; 6                                               ; 4                            ;
604
; 7                                               ; 5                            ;
605
; 8                                               ; 2                            ;
606
; 9                                               ; 0                            ;
607
; 10                                              ; 1                            ;
608
; 11                                              ; 2                            ;
609
+-------------------------------------------------+------------------------------+
610
 
611
 
612
+-----------------------------------------------------------------------------+
613
; LAB Distinct Inputs                                                         ;
614
+----------------------------------------------+------------------------------+
615
; Number of Distinct Inputs  (Average = 12.14) ; Number of LABs  (Total = 28) ;
616
+----------------------------------------------+------------------------------+
617
; 0                                            ; 0                            ;
618
; 1                                            ; 0                            ;
619
; 2                                            ; 0                            ;
620
; 3                                            ; 2                            ;
621
; 4                                            ; 0                            ;
622
; 5                                            ; 1                            ;
623
; 6                                            ; 0                            ;
624
; 7                                            ; 0                            ;
625
; 8                                            ; 4                            ;
626
; 9                                            ; 3                            ;
627
; 10                                           ; 0                            ;
628
; 11                                           ; 0                            ;
629
; 12                                           ; 4                            ;
630
; 13                                           ; 2                            ;
631
; 14                                           ; 3                            ;
632
; 15                                           ; 2                            ;
633
; 16                                           ; 2                            ;
634
; 17                                           ; 1                            ;
635
; 18                                           ; 2                            ;
636
; 19                                           ; 1                            ;
637
; 20                                           ; 1                            ;
638
+----------------------------------------------+------------------------------+
639
 
640
 
641
+-------------------------------------------------------------------------+
642
; Fitter Device Options                                                   ;
643
+----------------------------------------------+--------------------------+
644
; Option                                       ; Setting                  ;
645
+----------------------------------------------+--------------------------+
646
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
647
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
648
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
649
; Enable INIT_DONE output                      ; Off                      ;
650
; Configuration scheme                         ; Passive Serial           ;
651
; Reserve all unused pins                      ; As output driving ground ;
652
; Base pin-out file on sameframe device        ; Off                      ;
653
+----------------------------------------------+--------------------------+
654
 
655
 
656
+------------------------------------------------------------+
657
; Estimated Delay Added for Hold Timing                      ;
658
+-----------------+----------------------+-------------------+
659
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
660
+-----------------+----------------------+-------------------+
661
 
662
 
663
+-----------------+
664
; Fitter Messages ;
665
+-----------------+
666
Info: *******************************************************************
667
Info: Running Quartus II Fitter
668
    Info: Version 9.1 Build 350 03/24/2010 Service Pack 2 SJ Web Edition
669
    Info: Processing started: Wed Jun 02 16:01:08 2010
670
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off Open_JTAG -c Open_JTAG
671
Info: Selected device EPM570T100C5 for design "Open_JTAG"
672
Info: Low junction temperature is 0 degrees C
673
Info: High junction temperature is 85 degrees C
674
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
675
Warning: Feature LogicLock is only available with a valid subscription license. Please purchase a software subscription to gain full access to this feature.
676
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
677
    Info: Device EPM240T100C5 is compatible
678
    Info: Device EPM240T100I5 is compatible
679
    Info: Device EPM240T100A5 is compatible
680
    Info: Device EPM570T100I5 is compatible
681
    Info: Device EPM570T100A5 is compatible
682
Critical Warning: No exact pin location assignment(s) for 29 pins of 29 total pins
683
    Info: Pin tms not assigned to an exact location on the device
684
    Info: Pin rst not assigned to an exact location on the device
685
    Info: Pin tck not assigned to an exact location on the device
686
    Info: Pin wrk not assigned to an exact location on the device
687
    Info: Pin wr not assigned to an exact location on the device
688
    Info: Pin rd not assigned to an exact location on the device
689
    Info: Pin tdi not assigned to an exact location on the device
690
    Info: Pin trst not assigned to an exact location on the device
691
    Info: Pin wcks not assigned to an exact location on the device
692
    Info: Pin new_state[3] not assigned to an exact location on the device
693
    Info: Pin new_state[2] not assigned to an exact location on the device
694
    Info: Pin new_state[1] not assigned to an exact location on the device
695
    Info: Pin new_state[0] not assigned to an exact location on the device
696
    Info: Pin sm[3] not assigned to an exact location on the device
697
    Info: Pin sm[2] not assigned to an exact location on the device
698
    Info: Pin sm[1] not assigned to an exact location on the device
699
    Info: Pin sm[0] not assigned to an exact location on the device
700
    Info: Pin db[7] not assigned to an exact location on the device
701
    Info: Pin db[6] not assigned to an exact location on the device
702
    Info: Pin db[5] not assigned to an exact location on the device
703
    Info: Pin db[4] not assigned to an exact location on the device
704
    Info: Pin db[3] not assigned to an exact location on the device
705
    Info: Pin db[2] not assigned to an exact location on the device
706
    Info: Pin db[1] not assigned to an exact location on the device
707
    Info: Pin db[0] not assigned to an exact location on the device
708
    Info: Pin rxf not assigned to an exact location on the device
709
    Info: Pin clk not assigned to an exact location on the device
710
    Info: Pin txe not assigned to an exact location on the device
711
    Info: Pin tdo not assigned to an exact location on the device
712
Info: Timing-driven compilation is using the Classic Timing Analyzer
713
Info: Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
714
    Info: Assuming a global fmax requirement of 1000 MHz
715
    Info: Assuming a global tsu requirement of 2.0 ns
716
    Info: Assuming a global tco requirement of 1.0 ns
717
    Info: Assuming a global tpd requirement of 1.0 ns
718
Extra Info: Performing register packing on registers with non-logic cell location assignments
719
Extra Info: Completed register packing on registers with non-logic cell location assignments
720
Info: Completed User Assigned Global Signals Promotion Operation
721
Info: Automatically promoted some destinations of signal "clk" to use Global clock in PIN 12
722
    Info: Destination "clock_mux:inst1|wcks" may be non-global or may not use global clock
723
Info: Automatically promoted some destinations of signal "clock_mux:inst1|wcks" to use Global clock
724
    Info: Destination "wcks" may be non-global or may not use global clock
725
Info: Completed Auto Global Promotion Operation
726
Info: Starting register packing
727
Info: Fitter is using Normal packing mode for logic elements with Auto setting for Auto Packed Registers logic option
728
Extra Info: Moving registers into LUTs to improve timing and density
729
Info: Started processing fast register assignments
730
Info: Finished processing fast register assignments
731
Extra Info: Finished moving registers into LUTs: elapsed time is 00:00:00
732
Info: Finished register packing
733
Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
734
    Info: Number of I/O pins in group: 28 (unused VREF, 3.3V VCCIO, 4 input, 16 output, 8 bidirectional)
735
        Info: I/O standards used: 3.3-V LVTTL.
736
Info: I/O bank details before I/O pin placement
737
    Info: Statistics of I/O banks
738
        Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  35 pins available
739
        Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  40 pins available
740
Info: Fitter preparation operations ending: elapsed time is 00:00:01
741
Info: Fitter placement preparation operations beginning
742
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
743
Info: Fitter placement operations beginning
744
Info: Fitter placement was successful
745
Info: Fitter placement operations ending: elapsed time is 00:00:00
746
Info: Estimated most critical path is register to pin delay of 6.057 ns
747
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X9_Y7; Fanout = 3; REG Node = 'serializer:inst2|tms'
748
    Info: 2: + IC(0.620 ns) + CELL(0.740 ns) = 1.360 ns; Loc. = LAB_X9_Y7; Fanout = 1; COMB Node = 'inst4'
749
    Info: 3: + IC(2.375 ns) + CELL(2.322 ns) = 6.057 ns; Loc. = PIN_87; Fanout = 0; PIN Node = 'tms'
750
    Info: Total cell delay = 3.062 ns ( 50.55 % )
751
    Info: Total interconnect delay = 2.995 ns ( 49.45 % )
752
Info: Fitter routing operations beginning
753
Info: Average interconnect usage is 15% of the available device resources
754
    Info: Peak interconnect usage is 15% of the available device resources in the region that extends from location X0_Y0 to location X13_Y8
755
Info: Fitter routing operations ending: elapsed time is 00:00:00
756
Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
757
    Info: Optimizations that may affect the design's routability were skipped
758
    Info: Optimizations that may affect the design's timing were skipped
759
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
760
Info: Quartus II Fitter was successful. 0 errors, 3 warnings
761
    Info: Peak virtual memory: 175 megabytes
762
    Info: Processing ended: Wed Jun 02 16:01:11 2010
763
    Info: Elapsed time: 00:00:03
764
    Info: Total CPU time (on all processors): 00:00:01
765
 
766
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.