OpenCores
URL https://opencores.org/ocsvn/openrisc/openrisc/trunk

Subversion Repositories openrisc

[/] [openrisc/] [trunk/] [gnu-old/] [binutils-2.18.50/] [gas/] [testsuite/] [gas/] [i860/] [fldst05.d] - Blame information for rev 856

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 38 julius
#as:
2
#objdump: -dr
3
#name: i860 fldst05 (fst.d)
4
 
5
.*: +file format .*
6
 
7
Disassembly of section \.text:
8
 
9
00000000 <\.text>:
10
   0:   00 00 00 2c     fst.d   %f0,0\(%r0\)
11
   4:   80 00 3e 2c     fst.d   %f30,128\(%r1\)
12
   8:   00 01 5c 2c     fst.d   %f28,256\(%sp\)
13
   c:   00 02 7a 2c     fst.d   %f26,512\(%fp\)
14
  10:   00 04 98 2c     fst.d   %f24,1024\(%r4\)
15
  14:   00 10 b6 2c     fst.d   %f22,4096\(%r5\)
16
  18:   00 20 d4 2c     fst.d   %f20,8192\(%r6\)
17
  1c:   00 40 f2 2c     fst.d   %f18,16384\(%r7\)
18
  20:   f8 7f f0 2c     fst.d   %f16,32760\(%r7\)
19
  24:   00 80 ee 2c     fst.d   %f14,-32768\(%r7\)
20
  28:   00 c0 0c 2d     fst.d   %f12,-16384\(%r8\)
21
  2c:   00 e0 2a 2d     fst.d   %f10,-8192\(%r9\)
22
  30:   00 f0 48 2d     fst.d   %f8,-4096\(%r10\)
23
  34:   00 fc 66 2d     fst.d   %f6,-1024\(%r11\)
24
  38:   00 fe 84 2d     fst.d   %f4,-512\(%r12\)
25
  3c:   08 ff a2 2d     fst.d   %f2,-248\(%r13\)
26
  40:   f8 ff c0 2d     fst.d   %f0,-8\(%r14\)
27
  44:   01 00 00 2c     fst.d   %f0,0\(%r0\)\+\+
28
  48:   81 00 22 2c     fst.d   %f2,128\(%r1\)\+\+
29
  4c:   01 01 44 2c     fst.d   %f4,256\(%sp\)\+\+
30
  50:   01 02 66 2c     fst.d   %f6,512\(%fp\)\+\+
31
  54:   01 04 88 2c     fst.d   %f8,1024\(%r4\)\+\+
32
  58:   01 10 aa 2c     fst.d   %f10,4096\(%r5\)\+\+
33
  5c:   01 20 cc 2c     fst.d   %f12,8192\(%r6\)\+\+
34
  60:   01 40 ee 2c     fst.d   %f14,16384\(%r7\)\+\+
35
  64:   f9 7f f0 2c     fst.d   %f16,32760\(%r7\)\+\+
36
  68:   01 80 f2 2c     fst.d   %f18,-32768\(%r7\)\+\+
37
  6c:   01 c0 14 2d     fst.d   %f20,-16384\(%r8\)\+\+
38
  70:   01 e0 36 2d     fst.d   %f22,-8192\(%r9\)\+\+
39
  74:   01 f0 58 2d     fst.d   %f24,-4096\(%r10\)\+\+
40
  78:   01 fc 7a 2d     fst.d   %f26,-1024\(%r11\)\+\+
41
  7c:   01 fe 9c 2d     fst.d   %f28,-512\(%r12\)\+\+
42
  80:   09 ff be 2d     fst.d   %f30,-248\(%r13\)\+\+
43
  84:   f9 ff d0 2d     fst.d   %f16,-8\(%r14\)\+\+
44
  88:   00 28 00 28     fst.d   %f0,%r5\(%r0\)
45
  8c:   00 30 3e 28     fst.d   %f30,%r6\(%r1\)
46
  90:   00 38 5c 28     fst.d   %f28,%r7\(%sp\)
47
  94:   00 40 7a 28     fst.d   %f26,%r8\(%fp\)
48
  98:   00 48 98 28     fst.d   %f24,%r9\(%r4\)
49
  9c:   00 00 b6 28     fst.d   %f22,%r0\(%r5\)
50
  a0:   00 08 d4 28     fst.d   %f20,%r1\(%r6\)
51
  a4:   00 60 f2 28     fst.d   %f18,%r12\(%r7\)
52
  a8:   00 68 10 29     fst.d   %f16,%r13\(%r8\)
53
  ac:   00 70 2e 29     fst.d   %f14,%r14\(%r9\)
54
  b0:   00 78 4c 29     fst.d   %f12,%r15\(%r10\)
55
  b4:   00 80 6a 29     fst.d   %f10,%r16\(%r11\)
56
  b8:   00 88 88 29     fst.d   %f8,%r17\(%r12\)
57
  bc:   00 e0 a6 29     fst.d   %f6,%r28\(%r13\)
58
  c0:   00 f8 c4 29     fst.d   %f4,%r31\(%r14\)
59
  c4:   01 28 00 28     fst.d   %f0,%r5\(%r0\)\+\+
60
  c8:   01 30 22 28     fst.d   %f2,%r6\(%r1\)\+\+
61
  cc:   01 38 44 28     fst.d   %f4,%r7\(%sp\)\+\+
62
  d0:   01 40 66 28     fst.d   %f6,%r8\(%fp\)\+\+
63
  d4:   01 48 88 28     fst.d   %f8,%r9\(%r4\)\+\+
64
  d8:   01 00 aa 28     fst.d   %f10,%r0\(%r5\)\+\+
65
  dc:   01 08 cc 28     fst.d   %f12,%r1\(%r6\)\+\+
66
  e0:   01 60 ee 28     fst.d   %f14,%r12\(%r7\)\+\+
67
  e4:   01 68 10 29     fst.d   %f16,%r13\(%r8\)\+\+
68
  e8:   01 70 32 29     fst.d   %f18,%r14\(%r9\)\+\+
69
  ec:   01 78 54 29     fst.d   %f20,%r15\(%r10\)\+\+
70
  f0:   01 80 76 29     fst.d   %f22,%r16\(%r11\)\+\+
71
  f4:   01 88 98 29     fst.d   %f24,%r17\(%r12\)\+\+
72
  f8:   01 e0 ba 29     fst.d   %f26,%r28\(%r13\)\+\+
73
  fc:   01 f8 de 29     fst.d   %f30,%r31\(%r14\)\+\+

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.