OpenCores
URL https://opencores.org/ocsvn/openrisc/openrisc/trunk

Subversion Repositories openrisc

[/] [openrisc/] [trunk/] [gnu-old/] [binutils-2.18.50/] [gas/] [testsuite/] [gas/] [i860/] [fldst06.d] - Blame information for rev 156

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 38 julius
#as:
2
#objdump: -dr
3
#name: i860 fldst06 (fst.q)
4
 
5
.*: +file format .*
6
 
7
Disassembly of section \.text:
8
 
9
00000000 <\.text>:
10
   0:   04 00 00 2c     fst.q   %f0,0\(%r0\)
11
   4:   84 00 3c 2c     fst.q   %f28,128\(%r1\)
12
   8:   04 01 58 2c     fst.q   %f24,256\(%sp\)
13
   c:   04 02 74 2c     fst.q   %f20,512\(%fp\)
14
  10:   04 04 90 2c     fst.q   %f16,1024\(%r4\)
15
  14:   04 10 ac 2c     fst.q   %f12,4096\(%r5\)
16
  18:   04 20 c8 2c     fst.q   %f8,8192\(%r6\)
17
  1c:   04 40 e4 2c     fst.q   %f4,16384\(%r7\)
18
  20:   f4 7f e0 2c     fst.q   %f0,32752\(%r7\)
19
  24:   04 80 fc 2c     fst.q   %f28,-32768\(%r7\)
20
  28:   04 c0 18 2d     fst.q   %f24,-16384\(%r8\)
21
  2c:   04 e0 34 2d     fst.q   %f20,-8192\(%r9\)
22
  30:   04 f0 50 2d     fst.q   %f16,-4096\(%r10\)
23
  34:   04 fc 6c 2d     fst.q   %f12,-1024\(%r11\)
24
  38:   04 fe 88 2d     fst.q   %f8,-512\(%r12\)
25
  3c:   04 ff a4 2d     fst.q   %f4,-256\(%r13\)
26
  40:   f4 ff c0 2d     fst.q   %f0,-16\(%r14\)
27
  44:   05 00 00 2c     fst.q   %f0,0\(%r0\)\+\+
28
  48:   85 00 24 2c     fst.q   %f4,128\(%r1\)\+\+
29
  4c:   05 01 48 2c     fst.q   %f8,256\(%sp\)\+\+
30
  50:   05 02 6c 2c     fst.q   %f12,512\(%fp\)\+\+
31
  54:   05 04 90 2c     fst.q   %f16,1024\(%r4\)\+\+
32
  58:   05 10 b4 2c     fst.q   %f20,4096\(%r5\)\+\+
33
  5c:   05 20 d8 2c     fst.q   %f24,8192\(%r6\)\+\+
34
  60:   05 40 fc 2c     fst.q   %f28,16384\(%r7\)\+\+
35
  64:   f5 7f e0 2c     fst.q   %f0,32752\(%r7\)\+\+
36
  68:   05 80 e4 2c     fst.q   %f4,-32768\(%r7\)\+\+
37
  6c:   05 c0 08 2d     fst.q   %f8,-16384\(%r8\)\+\+
38
  70:   05 e0 2c 2d     fst.q   %f12,-8192\(%r9\)\+\+
39
  74:   05 f0 50 2d     fst.q   %f16,-4096\(%r10\)\+\+
40
  78:   05 fc 74 2d     fst.q   %f20,-1024\(%r11\)\+\+
41
  7c:   05 fe 98 2d     fst.q   %f24,-512\(%r12\)\+\+
42
  80:   05 ff bc 2d     fst.q   %f28,-256\(%r13\)\+\+
43
  84:   f5 ff d0 2d     fst.q   %f16,-16\(%r14\)\+\+
44
  88:   04 28 00 28     fst.q   %f0,%r5\(%r0\)
45
  8c:   04 30 34 28     fst.q   %f20,%r6\(%r1\)
46
  90:   04 38 50 28     fst.q   %f16,%r7\(%sp\)
47
  94:   04 40 6c 28     fst.q   %f12,%r8\(%fp\)
48
  98:   04 48 88 28     fst.q   %f8,%r9\(%r4\)
49
  9c:   04 00 a4 28     fst.q   %f4,%r0\(%r5\)
50
  a0:   04 08 c0 28     fst.q   %f0,%r1\(%r6\)
51
  a4:   04 60 fc 28     fst.q   %f28,%r12\(%r7\)
52
  a8:   04 68 18 29     fst.q   %f24,%r13\(%r8\)
53
  ac:   04 70 34 29     fst.q   %f20,%r14\(%r9\)
54
  b0:   04 78 50 29     fst.q   %f16,%r15\(%r10\)
55
  b4:   04 80 6c 29     fst.q   %f12,%r16\(%r11\)
56
  b8:   04 88 88 29     fst.q   %f8,%r17\(%r12\)
57
  bc:   04 e0 a4 29     fst.q   %f4,%r28\(%r13\)
58
  c0:   04 f8 c0 29     fst.q   %f0,%r31\(%r14\)
59
  c4:   05 28 00 28     fst.q   %f0,%r5\(%r0\)\+\+
60
  c8:   05 30 24 28     fst.q   %f4,%r6\(%r1\)\+\+
61
  cc:   05 38 48 28     fst.q   %f8,%r7\(%sp\)\+\+
62
  d0:   05 40 6c 28     fst.q   %f12,%r8\(%fp\)\+\+
63
  d4:   05 48 90 28     fst.q   %f16,%r9\(%r4\)\+\+
64
  d8:   05 00 b4 28     fst.q   %f20,%r0\(%r5\)\+\+
65
  dc:   05 08 d8 28     fst.q   %f24,%r1\(%r6\)\+\+
66
  e0:   05 60 fc 28     fst.q   %f28,%r12\(%r7\)\+\+
67
  e4:   05 68 00 29     fst.q   %f0,%r13\(%r8\)\+\+
68
  e8:   05 70 24 29     fst.q   %f4,%r14\(%r9\)\+\+
69
  ec:   05 78 48 29     fst.q   %f8,%r15\(%r10\)\+\+
70
  f0:   05 80 6c 29     fst.q   %f12,%r16\(%r11\)\+\+
71
  f4:   05 88 90 29     fst.q   %f16,%r17\(%r12\)\+\+
72
  f8:   05 e0 b4 29     fst.q   %f20,%r28\(%r13\)\+\+
73
  fc:   05 f8 d8 29     fst.q   %f24,%r31\(%r14\)\+\+

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.