OpenCores
URL https://opencores.org/ocsvn/openrisc/openrisc/trunk

Subversion Repositories openrisc

[/] [openrisc/] [trunk/] [gnu-old/] [binutils-2.18.50/] [gas/] [testsuite/] [gas/] [mips/] [dli.d] - Blame information for rev 816

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 38 julius
#objdump: -dr --prefix-addresses
2
#name: MIPS dli
3
 
4
# Test the dli macro.
5
 
6
.*: +file format .*mips.*
7
 
8
Disassembly of section .text:
9
0+0000 <[^>]*> li   a0,0
10
0+0004 <[^>]*> li   a0,1
11
0+0008 <[^>]*> li   a0,-1
12
0+000c <[^>]*> li   a0,0x8000
13
0+0010 <[^>]*> li   a0,-32768
14
0+0014 <[^>]*> lui  a0,0x1
15
0+0018 <[^>]*> lui  a0,0x1
16
0+001c <[^>]*> ori  a0,a0,0xa5a5
17
0+0020 <[^>]*> li   a0,0x8000
18
0+0024 <[^>]*> dsll a0,a0,0x10
19
0+0028 <[^>]*> ori  a0,a0,0x1234
20
0+002c <[^>]*> lui  a0,0xffff
21
0+0030 <[^>]*> dsrl32       a0,a0,0x0
22
0+0034 <[^>]*> lui  a0,0xffff
23
0+0038 <[^>]*> dsrl32       a0,a0,0x0
24
0+003c <[^>]*> li   a0,-1
25
0+0040 <[^>]*> li   a0,-1
26
0+0044 <[^>]*> dsrl a0,a0,0xc
27
0+0048 <[^>]*> lui  a0,0x8000
28
0+004c <[^>]*> ori  a0,a0,0x1234
29
0+0050 <[^>]*> li   a0,-32768
30
0+0054 <[^>]*> dsll a0,a0,0x10
31
0+0058 <[^>]*> ori  a0,a0,0x1234
32
0+005c <[^>]*> dsll a0,a0,0x10
33
0+0060 <[^>]*> ori  a0,a0,0x5678
34
0+0064 <[^>]*> lui  a0,0x8000
35
0+0068 <[^>]*> ori  a0,a0,0x1234
36
0+006c <[^>]*> dsll a0,a0,0x10
37
0+0070 <[^>]*> ori  a0,a0,0x5678
38
0+0074 <[^>]*> dsll a0,a0,0x10
39
0+0078 <[^>]*> li   a0,-30875
40
0+007c <[^>]*> lui  a0,0xffff
41
0+0080 <[^>]*> ori  a0,a0,0x4321
42
0+0084 <[^>]*> li   a0,-16
43
0+0088 <[^>]*> li   a0,-256
44
0+008c <[^>]*> li   a0,-4096
45
0+0090 <[^>]*> lui  a0,0xffff
46
0+0094 <[^>]*> lui  a0,0xfff0
47
0+0098 <[^>]*> lui  a0,0xff00
48
0+009c <[^>]*> lui  a0,0xf000
49
0+00a0 <[^>]*> li   a0,-1
50
0+00a4 <[^>]*> dsll32       a0,a0,0x0
51
0+00a8 <[^>]*> li   a0,-16
52
0+00ac <[^>]*> dsll32       a0,a0,0x0
53
0+00b0 <[^>]*> li   a0,-256
54
0+00b4 <[^>]*> dsll32       a0,a0,0x0
55
0+00b8 <[^>]*> li   a0,-4096
56
0+00bc <[^>]*> dsll32       a0,a0,0x0
57
0+00c0 <[^>]*> li   a0,0xffff
58
0+00c4 <[^>]*> dsll32       a0,a0,0x10
59
0+00c8 <[^>]*> li   a0,0xfff0
60
0+00cc <[^>]*> dsll32       a0,a0,0x10
61
0+00d0 <[^>]*> li   a0,0xff00
62
0+00d4 <[^>]*> dsll32       a0,a0,0x10
63
0+00d8 <[^>]*> li   a0,0xf000
64
0+00dc <[^>]*> dsll32       a0,a0,0x10
65
0+00e0 <[^>]*> li   a0,-1
66
0+00e4 <[^>]*> dsrl a0,a0,0x4
67
0+00e8 <[^>]*> li   a0,-1
68
0+00ec <[^>]*> dsrl a0,a0,0x8
69
0+00f0 <[^>]*> li   a0,-1
70
0+00f4 <[^>]*> dsrl a0,a0,0xc
71
0+00f8 <[^>]*> li   a0,-1
72
0+00fc <[^>]*> dsrl a0,a0,0x10
73
0+0100 <[^>]*> li   a0,-1
74
0+0104 <[^>]*> dsrl a0,a0,0x14
75
0+0108 <[^>]*> li   a0,-1
76
0+010c <[^>]*> dsrl a0,a0,0x18
77
0+0110 <[^>]*> li   a0,-1
78
0+0114 <[^>]*> dsrl a0,a0,0x1c
79
0+0118 <[^>]*> lui  a0,0xffff
80
0+011c <[^>]*> dsrl32       a0,a0,0x0
81
0+0120 <[^>]*> lui  a0,0xfff
82
0+0124 <[^>]*> ori  a0,a0,0xffff
83
0+0128 <[^>]*> lui  a0,0xff
84
0+012c <[^>]*> ori  a0,a0,0xffff
85
0+0130 <[^>]*> lui  a0,0xf
86
0+0134 <[^>]*> ori  a0,a0,0xffff
87
0+0138 <[^>]*> li   a0,0xffff
88
0+013c <[^>]*> li   a0,4095
89
0+0140 <[^>]*> li   a0,255
90
0+0144 <[^>]*> li   a0,15
91
0+0148 <[^>]*> lui  a0,0x3
92
0+014c <[^>]*> ori  a0,a0,0xfffc
93
0+0150 <[^>]*> li   a0,0xffff
94
0+0154 <[^>]*> dsll a0,a0,0x1e
95
0+0158 <[^>]*> li   a0,0xffff
96
0+015c <[^>]*> dsll32       a0,a0,0x2
97
0+0160 <[^>]*> li   a0,0xffff
98
0+0164 <[^>]*> dsll32       a0,a0,0x6
99
0+0168 <[^>]*> li   a0,-1
100
0+016c <[^>]*> dsll32       a0,a0,0x0
101
0+0170 <[^>]*> dsrl a0,a0,0xa
102
0+0174 <[^>]*> li   a0,-1
103
0+0178 <[^>]*> dsll a0,a0,0x1c
104
0+017c <[^>]*> dsrl a0,a0,0xa
105
0+0180 <[^>]*> li   a0,-1
106
0+0184 <[^>]*> dsll a0,a0,0x18
107
0+0188 <[^>]*> dsrl a0,a0,0xa
108
0+018c <[^>]*> lui  a0,0x3f
109
0+0190 <[^>]*> ori  a0,a0,0xfc03
110
0+0194 <[^>]*> dsll a0,a0,0x10
111
0+0198 <[^>]*> ori  a0,a0,0xffff
112
0+019c <[^>]*> dsll a0,a0,0x10
113
0+01a0 <[^>]*> ori  a0,a0,0xc000
114
        ...

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.