OpenCores
URL https://opencores.org/ocsvn/openrisc/openrisc/trunk

Subversion Repositories openrisc

[/] [openrisc/] [trunk/] [gnu-old/] [gdb-6.8/] [sim/] [v850/] [v850-dc] - Blame information for rev 840

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 24 jeremybenn
# most instructions
2
# ------ options ------ : Fst : Lst : ff : fl : fe : word : --- fmt --- : model ...
3
# { : mask : value : word }
4
 
5
# Top level - create a very big switch statement.
6
 
7
  padded-switch,combine :  15 :   5 :    :    :    :    0 :             :
8
 
9
 
10
# for opcode 60,124
11
 
12
  switch,combine        :   4 :   0 :    :    :    :    1 : V,VII       :
13
  switch,combine        :   4 :   0 :    :    :    :    1 : V,XIII      : v850e
14
  switch,combine        :   4 :   0 :    :    :    :    1 : V,XIII      : v850e1
15
 
16
 
17
# for opcode 63, 127, 1087 et.al.
18
 
19
  switch,combine        :   9 :   5 :    :    :    :    1 :             :
20
  switch,combine        :   4 :   0 :    :    :    :    1 :             :
21
 
22
 
23
# for opcode 40 et.al.
24
 
25
  switch,combine        :   4 :   0 :    :    :    :    0 : III,IV      :
26
 
27
# for opcode 66 - divh/break
28
 
29
  switch,combine        :   4 :   0 :    :    :    :    0 : I           :

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.