OpenCores
URL https://opencores.org/ocsvn/openrisc_me/openrisc_me/trunk

Subversion Repositories openrisc_me

[/] [openrisc/] [trunk/] [gnu-src/] [binutils-2.18.50/] [ld/] [testsuite/] [ld-m68hc11/] [adj-brset.d] - Blame information for rev 156

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 38 julius
#source: adj-brset.s
2
#as: -m68hc11
3
#ld: --relax
4
#objdump: -d --prefix-addresses -r
5
#target: m6811-*-* m6812-*-*
6
 
7
.*: +file format elf32\-m68hc11
8
 
9
Disassembly of section .text:
10
0+8000 <_start> brclr   140,x \#\$c8 0+804a 
11
0+8004  addd    \*0+4 <_toto>
12
0+8006  brclr   20,x \#\$03 0+8004 
13
0+800a  brclr   90,x \#\$63 0+801a 
14
0+800e  addd    \*0+4 <_toto>
15
0+8010  brclr   19,y \#\$04 0+800e 
16
0+8015  brclr   91,y \#\$62 0+8024 
17
0+801a  addd    \*0+4 <_toto>
18
0+801c  brset   18,x \#\$05 0+801a 
19
0+8020  brset   92,x \#\$61 0+8030 
20
0+8024  addd    \*0+4 <_toto>
21
0+8026  brset   17,y \#\$06 0+8024 
22
0+802b  brset   93,y \#\$60 0+8030 
23
0+8030  addd    \*0+4 <_toto>
24
0+8032  brset   \*0+32 <_table> \#\$07 0+8030 
25
0+8036  brset   \*0+3c <_table\+0xa> \#\$5f 0+8044 
26
0+803a  addd    \*0+4 <_toto>
27
0+803c  brclr   \*0+33 <_table\+0x1> \#\$08 0+803a 
28
0+8040  brset   \*0+3d <_table\+0xb> \#\$5e 0+804a 
29
0+8044  addd    \*0+4 <_toto>
30
0+8046  brclr   \*0+33 <_table\+0x1> \#\$08 0+803a 
31
0+804a  brclr   140,x \#\$c8 0+8000 <_start>
32
0+804e  rts

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.