OpenCores
URL https://opencores.org/ocsvn/pcie_ds_dma/pcie_ds_dma/trunk

Subversion Repositories pcie_ds_dma

[/] [pcie_ds_dma/] [trunk/] [projects/] [ml605_lx240t_core/] [src/] [testbench/] [modelsim/] [zz_do/] [setup_sim.do] - Blame information for rev 2

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 2 dsmv
#
2
#
3
quit -sim
4
#
5
#
6
echo Cre WORK lib (and del OLD, if exists)
7
if {[file exists "work"]} { vdel -all}
8
vlib work
9
 
10
#
11
#
12
echo Compile SRC:
13
 
14
vcom -quiet ../../../src/adm/adm2_pkg.vhd
15
 
16
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/ctrl_adsp_v2_decode_data_cs.vhd
17
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/ctrl_adsp_v2_decode_data_we.vhd
18
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/ctrl_adsp_v2_decode_ram_cs.vhd
19
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/ctrl_adsp_v2_decode_cmd_adr_cs.vhd
20
vcom -quiet ../../../src/adm/coregen/ctrl_mux8x48.vhd
21
vcom -quiet ../../../src/adm/coregen/ctrl_mux16x16.vhd
22
vcom -quiet ../../../src/adm/coregen/ctrl_mux8x16r.vhd
23
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/pb_adm_ctrl_m2.vhd
24
vcom -quiet ../../../src/adm/cl_ambpex5/rtl/ctrl_blink.vhd
25
 
26
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_type_pkg.vhd
27
vcom -quiet ../../../src/pcie_src/components/coregen/ctrl_fifo64x70st.vhd
28
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_rx_engine_m2.vhd
29
vcom -quiet ../../../src/pcie_src/components/coregen/ctrl_fifo64x67fw.vhd
30
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_tx_engine_m2.vhd
31
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_reg_access.vhd
32
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_pb_disp.vhd
33
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_ctrl/core64_interrupt.vhd
34
 
35
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_dma_adr.vhd
36
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_dma_ext_cmd.vhd
37
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_ext_descriptor.vhd
38
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_ram_cmd_pb.vhd
39
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_ram_cmd.vhd
40
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_ext_ram.vhd
41
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/ctrl_main.vhd
42
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/pcie_fifo_ext/block_pe_fifo_ext.vhd
43
 
44
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_rx_null_gen.vhd
45
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_rx_pipeline.vhd
46
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_rx.vhd
47
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_tx_pipeline.vhd
48
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_tx_thrtl_ctl.vhd
49
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_tx.vhd
50
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/axi_basic_top.vhd
51
 
52
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_lane_v6.vhd
53
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_misc_v6.vhd
54
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_v6.vhd
55
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_drp_chanalign_fix_3752_v6.vhd
56
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_rx_valid_filter_v6.vhd
57
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_tx_sync_rate_v6.vhd
58
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_wrapper_v6.vhd
59
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_gtx_v6.vhd
60
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_brams_v6.vhd
61
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_bram_v6.vhd
62
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_bram_top_v6.vhd
63
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_upconfig_fix_3451_v6.vhd
64
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_2_0_v6.vhd
65
 
66
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/cl_v6pcie_x4.vhd
67
 
68
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/top/pcie_core64_m4.vhd
69
vcom -quiet ../../../src/pcie_src/components/rtl/core64_pb_transaction.vhd
70
vcom -quiet ../../../src/pcie_src/components/rtl/host_pkg.vhd
71
vcom -quiet ../../../src/pcie_src/components/rtl/ctrl_ram16_v1.vhd
72
vcom -quiet ../../../src/pcie_src/components/block_main/block_pe_main.vhd
73
vcom -quiet ../../../src/pcie_src/components/pcie_core/pcie_core64_m5.vhd
74
vcom -quiet ../../../src/adm/cl_ml605/top/cl_ml605.vhd
75
 
76
vcom -quiet ../../../src/adm/rtl/ctrl_start_v2.vhd
77
vcom -quiet ../../../src/adm/main/cl_test0_v4.vhd
78
vcom -quiet ../../../src/adm/main/ctrl_thdac.vhd
79
vcom -quiet ../../../src/adm/main/trd_main_v8.vhd
80
 
81
vcom -quiet ../../../src/adm/main/trd_pio_std_v4.vhd
82
 
83
vcom -quiet ../../../src/adm/main/cl_chn_v3.vhd
84
vcom -quiet ../../../src/adm/main/cl_chn_v4.vhd
85
vcom -quiet ../../../src/adm/coregen/ctrl_fifo1024x65_v5.vhd
86
vcom -quiet ../../../src/adm/rtl/cl_fifo_control_v2.vhd
87
vcom -quiet ../../../src/adm/rtl/cl_fifo1024x65_v5.vhd
88
vcom -quiet ../../../src/adm/dio64/trd_admdio64_out_v4.vhd
89
vcom -quiet ../../../src/adm/core_s3_empty/ctrl_buft16.vhd
90
vcom -quiet ../../../src/adm/core_s3_empty/ctrl_buft64.vhd
91
vcom -quiet ../../../src/adm/dio64/trd_admdio64_in_v6.vhd
92
 
93
vcom -quiet ../../../src/adm/main/cl_test_generate.vhd
94
vcom -quiet ../../../src/adm/main/cl_test_check.vhd
95
vcom -quiet ../../../src/adm/coregen/ctrl_multiplier_v1_0.vhd
96
vcom -quiet ../../../src/adm/trd_test_ctrl/ctrl_freq.vhd
97
vcom -quiet ../../../src/adm/trd_test_ctrl/trd_test_ctrl_m1.vhd
98
 
99
vcom -quiet ../../../src/top/ml605_lx240t_core.vhd
100
 
101
 
102
#
103
#
104
echo Compile TEST ENV:
105
vcom -quiet ../../../src/pcie_src/pcie_sim/sim/cmd_sim_pkg.vhd
106
vcom -quiet ../../../src/pcie_src/pcie_sim/sim/block_pkg.vhd
107
vcom -quiet ../../../src/pcie_src/pcie_sim/sim/trd_pcie_pkg.vhd
108
 
109
vcom -quiet ../../../src/pcie_src/pcie_sim/sim/root_memory_pkg.vhd
110
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/test_interface.vhd
111
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pci_exp_usrapp_tx_m2.vhd
112
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pci_exp_usrapp_rx_m2.vhd
113
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_reset_delay_v6.vhd
114
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_clocking_v6.vhd
115
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_misc_v6.vhd
116
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_lane_v6.vhd
117
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_pipe_v6.vhd
118
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_drp_chanalign_fix_3752_v6.vhd
119
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_rx_valid_filter_v6.vhd
120
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_tx_sync_rate_v6.vhd
121
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/gtx_wrapper_v6.vhd
122
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_gtx_v6.vhd
123
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_bram_v6.vhd
124
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_brams_v6.vhd
125
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_bram_top_v6.vhd
126
vcom -quiet ../../../src/pcie_src/pcie_core64_m1/source_virtex6/pcie_upconfig_fix_3451_v6.vhd
127
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pcie_2_0_v6_rp.vhd
128
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pcie_2_0_rport_v6.vhd
129
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pci_exp_usrapp_cfg.vhd
130
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/pci_exp_usrapp_pl.vhd
131
vcom -quiet ../../../src/pcie_src/pcie_sim/dsport/xilinx_pcie_rport_m2.vhd
132
 
133
vcom -quiet ../../../src/testbench/test_pkg.vhd
134
vcom -quiet ../../../src/testbench/stend_ml605_core_m2.vhd
135
 
136
#
137
#
138
echo Start SIM:
139
 vsim -t ps -novopt work.stend_ml605_core_m2
140
 
141
#
142
#
143
#log -r /*
144
 
145
#
146
#
147
#do wave_1.do
148
 do wave.do
149
 
150
#
151
# skip warnings like: Warning: There is an 'U'|'X'|'W'|'Z'|'-' in an arithmetic operand, the result will be 'X'(es).
152
quietly set StdArithNoWarnings   1
153
quietly set NumericStdNoWarnings 1
154
 
155
#
156
#
157
 run -all

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.