OpenCores
URL https://opencores.org/ocsvn/phr/phr/trunk

Subversion Repositories phr

[/] [phr/] [trunk/] [doc/] [informe-tesis/] [reports/] [armado_2014-11-07/] [completar-armado.tex] - Blame information for rev 402

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 401 guanucolui
% $Id: schedule.tex 227 2014-04-14 14:03:54Z guanucoluis $
2
\documentclass[11pt,a4paper,oneside]{article}
3
\usepackage[utf8]{inputenc}
4
\usepackage[spanish]{babel}
5
\usepackage{acronym}
6
\usepackage{graphicx}
7
\usepackage{multicol}
8
\usepackage{balance}
9
%\usepackage{subfig}
10
%\usepackage[cm]{fullpage}
11
\usepackage[a4paper]{geometry}
12
%\usepackage{subfigure}
13
\usepackage{float}
14
\usepackage{fancyhdr}
15
\usepackage{caption}
16
\usepackage{subcaption}
17
\usepackage{amssymb}
18 402 guanucolui
\title{Plataforma de hardware reconfigurable \\ \small{Armado final - Observaciones}}
19 401 guanucolui
\author{Luis A. Guanuco}
20
\date{Noviembre 2014\\\scriptsize{$LastChangedRevision: 242 $}}
21
\pagestyle{fancy}
22
\addtolength{\textheight}{2cm}
23
%\addtolength{\voffset}{-1cm}
24
%\addtolength{\textwidth}{1cm}
25
 
26
\begin{document}
27
 
28
\maketitle{}
29
 
30
%\chead{\includegraphics[width=0.1\textwidth]{images/logov2_ES}}
31
\begin{figure}[h]
32
  \centering
33
  \includegraphics[width=0.3\textwidth]{images/logov2_ES}
34
\end{figure}
35
 
36
\tableofcontents{}
37
 
38
\section{Introducción}
39
 
40
Se genera la lista de componentes/materiales faltantes de las primeras
41
seis placas recibidas por la CIECCA.
42
 
43
Cada placa tiene una numeración de la forma \textbf{\texttt{01}}. Y a
44
cada una de estas placas se detallarán los componentes que no se
45
encuentran montados.
46
 
47
\section{Placa PHR}
48
\label{sec:armado}
49
 
50
\begin{table}[h]
51
  \centering
52
  \begin{tabular}{|l | c | c | c | c |}
53
    \hline
54
    Placa & \texttt{P3} (JTAG) & \texttt{P2} (GPIO) &
55
    \texttt{push1}(prog) & \texttt{Q1,Q1} (7-seg) \\
56
    \hline \hline
57
 
58
    \texttt{01} & $\checkmark$ & $\checkmark$ & & \\
59
    \hline
60
 
61
    \texttt{02} & $\checkmark$ & $\checkmark$ & & \\
62
    \hline
63
 
64
    \texttt{03} & $\checkmark$ & $\checkmark$ & $\checkmark$ & \\
65
    \hline
66
 
67
 
68
    \texttt{04} & $\checkmark$ & $\checkmark$ & $\checkmark$ & \\
69
    \hline
70
 
71
    \texttt{05} & $\checkmark$ & $\checkmark$ & $\checkmark$ &
72
    $\checkmark$ \\
73
    \hline
74
 
75
 
76
    \texttt{06} & $\checkmark$ & $\checkmark$ & $\checkmark$ &
77
    $\checkmark$ \\
78
    \hline
79
 
80
  \end{tabular}
81
\end{table}
82
 
83
 
84 402 guanucolui
 
85
\section{Malas soldaduras}
86
 
87
Sobre las placas \texttt{01} y \texttt{02} se soldaron en forma inversa los diodos que se encuentran serie con la tensión de alimentación (\texttt{D1}).
88
 
89 401 guanucolui
\newpage{}
90
\clearpage{}
91
 
92
\begin{thebibliography}{}
93
 
94
\bibitem{schedule_2012-08-24} Luis A. Guanuco, ``Plataforma de hardware reconfigurable (Armado - Testeo y Documentación de las placas de prototipaje)'', Agosto 2012, 2.3.4.~FPGA (PHR version BETA), 8~p.
95
 
96
\bibitem{openocd-manual-autoprobing} \ac{openocd}, ``\ac{openocd} User's Guide'', 25 de Noviembre del 2012, 10.7~Autoprobing, 58~p., Versión 0.7.0-dev
97
 
98
\bibitem{schedule_2012-03-20} Luis A. Guanuco, ``Plataforma de hardware reconfigurable (JTAG -- Configuración OOCD-Links, (Hardware \& Software)'', Marzo 2013.
99
 
100
\end{thebibliography}
101
 
102
\newpage{}
103
\clearpage{}
104
\appendix{}
105
 
106
\section{Acrónimos}
107
\begin{acronym}
108
  \acro{CIECCA}{Cámara de Industrias Informáticas, Electrónicas y de
109
    Comunicaciones del Centro de Argentina}
110
\end{acronym}
111
 
112
\section{Repositorio de proyecto}
113
 
114
El proyecto se encuentra alojado en los servidores de \emph{OpenCores}. Por lo que se puede acceder a los repositorios mediante el siguiente link, \texttt{http://opencores.org/project,phr}
115
De todas formas se pueden comunicar por correo, \texttt{guanucoluis@gmail.com}.
116
 
117
\end{document}

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.