OpenCores
URL https://opencores.org/ocsvn/phr/phr/trunk

Subversion Repositories phr

[/] [phr/] [trunk/] [placas/] [README] - Blame information for rev 437

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 82 guanucolui
A continuación se agrega información útil sobre las placas diseñadas. Particularmente se agrega en función de los tags generados en el repositorio SVN.
2
 
3
/////////////////////////////////////////////////////////////////////////////
4
vie ago  2 16:07:03 ART 2013
5
 
6
== Directorios ==
7
  drwxr-xr-x  3 luis luis 4096 jul 10  2012 BASE
8
  drwxr-xr-x  4 luis luis 4096 jul 10  2012 DOC
9
  drwxr-xr-x  6 luis luis 4096 jul 10  2012 envios
10
  drwxr-xr-x  9 luis luis 4096 ago  2 15:51 FPGA
11
  drwxr-xr-x  5 luis luis 4096 jul 11  2012 MOD
12
  drwxr-xr-x  8 luis luis 4096 ago  2 15:56 OOCD_placa
13
  drwxr-xr-x 10 luis luis 4096 ago  2 15:56 OT-CPLD
14
  drwxr-xr-x  6 luis luis 4096 ago  2 15:58 s3power
15
 
16
== FIXMEs ==
17
Se describen los problemas que se deben corregir para las nuevas versiones de las placas.
18
 
19
=== FPGA ===
20
Se debe cambiar el layer donde se colocó la placa S3power ya que el mismo se ha colocado invertido y los LEDs indicadores de la S3power miraban hacia dentro.
21
El pin VCCJ de la memoria xcf01s se encontraba mal conectado, debería tener el mismo potencial que los puertos JTAG de la FPGA.
22
Cambiar el oscilador por uno SMD.
23
Revisar los resistores pull-up/down que se necesitan para la configuración de la FPGA (INIT_B, PUDC, PROG_B, etc.).
24
 
25
=== OOCD-placa ===
26
Revisar de colocar resistores pull-ups para las señales JTAG.
27
Estudiar la posibilidad de reemplazar el FT2232D por el FT232H, que es un solo puerto dedicado a JTAG y no tiene dos canales como el FT2232D.
28
Como se pretende que sea una placa independiente, podría optarse por cambiar las dimensiones de la placa para ponerlo en un gabinete, en tal caso, debería cambiarse los package de los LED para montarlo sobre el gabinete mencionado.
29
En el caso que se pretenda alimentar desde USB, debería estudiarse la posibilidad de transferir la tensión por el mismo cable JTAG en algunos de los pines que no tenga utilidad alguna. Lamentablemente lo más seguro es que tengamos que alimentar individualmente la placa FPGA y de ahí alimentar la OOCD-Link, ya que la alimentar del puerto USB deberíamos embeber ésta placa en la de la FPGA.
30
 
31
=== OT-CPLD ===
32
Se debe cambiar el circuito del LED indicador del regulador de tensión. Además se debe cambiar los pines del conector JTAG. Actualmente el mismo conector se utiliza para la alimentación de la placa, cuando debería ser exclusivo para las señanes JTAG (TMS, TDI, TDO, TCK, VREF y GND).
33
Se puede agregar a la versión nueva un dispositivo de clock como también un pulsador y LED de prueba en montaje superficial.
34
 
35
=== MOD ===
36 275 guanucolui
Aún no se realizaron estas placas por lo que no sabemos si son versiones finales, como por ejemplo lo es S3power.
37 82 guanucolui
 
38
 
39 275 guanucolui
/////////////////////////////////////////////////////////////////////////////
40
 
41
lun may  5 23:16:34 ART 2014
42
 
43
== BASE ==
44
Se elimina el directorio "BASE" que se pensaba utilizar antes.
45
 
46
 
47
== PHRBoard ==
48
La primera versión se armó pero presentaron dos problemas importantes.
49
   1- Se asignó a dos puertos "solo entradas" como "salidas".
50
   2- El segundo problema es que se realizaron las placas con un espesor erroneo. El tamaño correcto sería 1.6mm y se fabricó con un espesor de 0.4mm.
51
Se realizó una nueva versión de la placa con las correcciones de los problemas anteriormente enunciadas. Además se mejoró la serigrafía con anotaciones más claras y se eliminaron algunos resistores que se pusieron de más.
52
 
53 381 guanucolui
 
54
/////////////////////////////////////////////////////////////////////////////
55
 
56
sáb ago 16 15:20:05 UTC 2014
57
== Directorios ==
58
drwxr-xr-x  4 luis luis     4096 jul 10  2012 DOC
59
drwxr-xr-x 10 luis luis     4096 ago  2  2013 OT-CPLD
60
drwxr-xr-x  9 luis luis     4096 ago  4  2013 FPGA
61
drwxr-xr-x  3 luis luis     4096 ago 10  2013 kicad_libraries
62
drwxr-xr-x  7 luis luis     4096 ago 26  2013 envios
63
drwxr-xr-x  8 luis luis     4096 oct  4  2013 OOCD_placa
64
drwxr-xr-x  9 luis luis     4096 oct 14  2013 s3power
65
drwxr-xr-x  6 luis luis     4096 oct 22  2013 MOD
66
drwxr-xr-x  5 luis luis     4096 mar 12 17:05 CON
67
drwxr-xr-x  8 luis luis     4096 abr 22 13:37 PHRboard
68
-rw-r--r--  1 luis luis 68409520 may 18 00:01 PHRboard.tar.bz2
69
drwxr-xr-x  8 luis luis     4096 jul  5 11:39 OT-CPLD-rev2
70
drwxr-xr-x  5 luis luis     4096 jul 16 17:38 PHRboard-rev2
71
-rw-r--r--  1 luis luis     3521 ago 16 12:21 README
72
 
73
=== OT-CPLD ===
74
Se genera una nueva versión con las correcciones anteriormente comentadas.
75
 
76
=== FPGA ===
77
Versión prototipo, se discontinua.
78
 
79
=== OOCD-placa ===
80
Ningún cambio.
81
 
82
=== s3power ===
83
Ningún cambio
84
 
85
=== MOD ===
86
Ningún cambio
87
 
88
=== CON ===
89
Se genera una placa (PHR-OOCD) que adapta el conector de 20-pines del OOCDLink al conector de 6-pines de la placa PHRBoard.
90
 
91
=== PHRboard ===
92
Se realizó una nueva versión de la placa (PHRboard-rev2). No se siguió trabajando sobre este directorio.
93
 
94
=== OT-CPLD-rev2  ===
95
Esta es la última versión de la placa OT-CPLD. Aquí se corrigieron los errores que se tenían en la versión OT-CPLD. Todavía no se ha montado ninguna de estas placas.
96
 
97
=== PHRboard-rev2 ===
98
Última versión de la placa PHRboard. No solo se corrigieron los problemas de la primer versión sino también se implementaron mejoras. Se reemplazo dos conectores por uno. Se agregó serigrafía sobre la placa con la intensión de facilitar al usuario de la plataforma.
99
 
100
 
101 426 guanucolui
/////////////////////////////////////////////////////////////////////////////
102 381 guanucolui
 
103 426 guanucolui
vie mar 13 19:38:51 ART 2015
104
 
105
Se elimina los directorios de las placas FPGA y CON.
106
 
107
== FPGA ==
108
Esta placa presentaba errores en los niveles de tensión que tenía la memoria de programación de la FPGA. Se lo ha corregido algunas pistas para utilizarla. Se toma la decisión de eliminar el diseño del repositorio ya que la versión PHRBoard reemplaza el primer prototipo.
109
 
110
== CON ==
111
En el directorio CON se tenía dos directorios que contenían unas placas adaptadoras. Como se ha decidido realizar la adaptación mediante el cableado del conector entre PHRboard y OOCDLink, se decide eliminar el directorio.
112
 
113
== DOC ==
114
El directorio DOC se elimina ya que los archivos que dispone son fácilmente encontrados en la web.
115
 
116
== envios ==
117
Se elimina este directorio ya que fueron únicamente importantes para llevar un registro de las placas fabricadas. Si se quiere obtener los gerbers, se debe ingresar en los directorios de cada placa.
118
 
119
drwxr-xr-x  5 lguanuco lguanuco 4096 mar 19  2014 MOD
120
drwxr-xr-x  8 lguanuco lguanuco 4096 mar 19  2014 OOCD_placa
121
drwxr-xr-x 10 lguanuco lguanuco 4096 mar 19  2014 OT-CPLD
122
drwxr-xr-x  8 lguanuco lguanuco 4096 jul 31  2014 OT-CPLD-rev2
123
drwxr-xr-x  7 lguanuco lguanuco 4096 abr 21  2014 PHRboard
124
drwxr-xr-x  5 lguanuco lguanuco 4096 may 20  2014 PHRboard-rev2
125
-rw-r--r--  1 lguanuco lguanuco 3499 mar 13 19:38 README
126
drwxr-xr-x  8 lguanuco lguanuco 4096 sep  1  2014 s3power
127
 
128
 
129
Por el momento se dejan los directorios de las placas OOCDLink (OOCD_placa), OT-CPLD, PHRboard y s3power. Cada una de estas con sus respectivas versiones nuevas. El directorio MOD tiene dos módulos externos que aún no se han terminado.
130
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.