OpenCores
URL https://opencores.org/ocsvn/raytrac/raytrac/trunk

Subversion Repositories raytrac

[/] [raytrac/] [trunk/] [opcoder.vhd] - Blame information for rev 22

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 20 jguarin200
--! @file opcoder.vhd
2 22 jguarin200
--! @brief Decodificador de operacion. 
3
--! @author Julián Andrés Guarín Reyes.
4 20 jguarin200
--------------------------------------------------------------
5 16 jguarin200
-- RAYTRAC
6
-- Author Julian Andres Guarin
7
-- opcoder.vhd
8
-- This file is part of raytrac.
9
-- 
10
--     raytrac is free software: you can redistribute it and/or modify
11
--     it under the terms of the GNU General Public License as published by
12
--     the Free Software Foundation, either version 3 of the License, or
13
--     (at your option) any later version.
14
-- 
15
--     raytrac is distributed in the hope that it will be useful,
16
--     but WITHOUT ANY WARRANTY; without even the implied warranty of
17
--     MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18
--     GNU General Public License for more details.
19
-- 
20
--     You should have received a copy of the GNU General Public License
21
--     along with raytrac.  If not, see <http://www.gnu.org/licenses/>.
22 22 jguarin200
 
23
 
24
--! Libreria de definicion de senales y tipos estandares, comportamiento de operadores aritmeticos y logicos.\n Signal and types definition library. This library also defines 
25 3 jguarin200
library ieee;
26 22 jguarin200
--! Paquete de definicion estandard de logica. Standard logic definition pack.
27 3 jguarin200
use ieee.std_logic_1164.all;
28
 
29 21 jguarin200
--! La entidad opcoder es la etapa combinatoria que decodifica la operacion que se va a realizar.
30 20 jguarin200
 
31 21 jguarin200
--! \n\n   
32
--! Las entradas a esta descripci&oacute;n son: los vectores A,B,C,D, las entradas opcode y addcode. Las salidas del decodificador, estar&aacute;n conectadas a las entradas de los 6 multiplicadores de una entidad uf. Los operandos de los multiplicadores, tambi&eacute;n conocidos como factores, son las salida m0f0, m0f1 para el multiplicador 1 y as&iacute; hasta el multiplicador 5. B&aacute;sicamente lo que opera aqu&iacute; en esta descripci&oacute;n es un multiplexor, el cual selecciona a trav&eacute;s de opcode y addcode qu&eacute; componentes de los vectores se conectaran a los operandos de los multiplicadores.  
33 3 jguarin200
entity opcoder is
34 7 jguarin200
        port (
35 3 jguarin200
                Ax,Bx,Cx,Dx,Ay,By,Cy,Dy,Az,Bz,Cz,Dz : in std_logic_vector (17 downto 0);
36 12 jguarin200
                m0f0,m0f1,m1f0,m1f1,m2f0,m2f1,m3f0,m3f1,m4f0,m4f1,m5f0,m5f1 : out std_logic_vector (17 downto 0);
37 14 jguarin200
 
38 3 jguarin200
                opcode,addcode : in std_logic
39
        );
40
end entity;
41
 
42 22 jguarin200
--! Arquitectura del decodificador de operaci&oacute;n.
43
 
44 21 jguarin200
--! El bloque de arquitectura del decodificador es simplemente una cascada de multiplexores. La selecci&oacute;n se hace en funci&oacute;n de las se&ntilde;ales appcode y addcode\n
45
--! La siguiente tabla describe el comportamiento de los multiplexores:\n
46
--! \n\n
47
--! 
48
--! <table>
49
--! <tr><th></th><th>OPCODE</th><th>ADDCODE</th><th>f0</th><th>f1</th><th>&nbsp;</th><th>OPCODE</th><th>ADDCODE</th><th>f0</th><th>f1</th><th>&nbsp;</th></tr> <tr><td>m0</td><td>0</td><td>0</td><td>Ax</td><td>Bx</td><td>&nbsp;</td><td>0</td><td>0</td><td>Cx</td><td>Dx</td><td>m3</td></tr> <tr><td>m0</td><td>0</td><td>1</td><td>Ax</td><td>Bx</td><td>&nbsp;</td><td>0</td><td>1</td><td>Cx</td><td>Dx</td><td>m3</td></tr> <tr><td>m0</td><td>1</td><td>0</td><td>Ay</td><td>Bz</td><td>&nbsp;</td><td>1</td><td>0</td><td>Ax</td><td>Bz</td><td>m3</td></tr> <tr><td>m0</td><td>1</td><td>1</td><td>Cy</td><td>Dz</td><td>&nbsp;</td><td>1</td><td>1</td><td>Cx</td><td>Dz</td><td>m3</td></tr> <tr><td>m1</td><td>0</td><td>0</td><td>Ay</td><td>By</td><td>&nbsp;</td><td>0</td><td>0</td><td>Cy</td><td>Dy</td><td>m4</td></tr> <tr><td>m1</td><td>0</td><td>1</td><td>Ay</td><td>By</td><td>&nbsp;</td><td>0</td><td>1</td><td>Cy</td><td>Dy</td><td>m4</td></tr> <tr><td>m1</td><td>1</td><td>0</td><td>Az</td><td>By</td><td>&nbsp;</td><td>1</td><td>0</td><td>Ax</td><td>By</td><td>m4</td></tr> <tr><td>m1</td><td>1</td><td>1</td><td>Cz</td><td>Dy</td><td>&nbsp;</td><td>1</td><td>1</td><td>Cx</td><td>Dy</td><td>m4</td></tr> <tr><td>m2</td><td>0</td><td>0</td><td>Az</td><td>Bz</td><td>&nbsp;</td><td>0</td><td>0</td><td>Cz</td><td>Dz</td><td>m5</td></tr> <tr><td>m2</td><td>0</td><td>1</td><td>Az</td><td>Bz</td><td>&nbsp;</td><td>0</td><td>1</td><td>Cz</td><td>Dz</td><td>m5</td></tr> <tr><td>m2</td><td>1</td><td>0</td><td>Az</td><td>Bx</td><td>&nbsp;</td><td>1</td><td>0</td><td>Ay</td><td>Bx</td><td>m5</td></tr> <tr><td>m2</td><td>1</td><td>1</td><td>Cz</td><td>Dx</td><td>&nbsp;</td><td>1</td><td>1</td><td>Cy</td><td>Dx</td><td>m5</td></tr></table>
50 22 jguarin200
--! \n\n
51
--! Por ejemplo para ver la tabla de verdad del m0f0, consultar el registro (línea) m0 y el atributo (columna) f0.\n
52 21 jguarin200
 
53 3 jguarin200
architecture opcoder_arch of opcoder is
54
 
55
begin
56 22 jguarin200
        --! Proceso que describe las 2 etapas de multiplexores. 
57
        --! Proceso que describe las 2 etapas de multiplexores. Una corresponde al selector addcode, que selecciona con que operadores realizará la operación producto cruz, es decir, seleccionará si realiza la operación AxB ó CxD. En el caso del producto punto, esta etapa de multiplexación no tendrá repercusión en el resultado de la deocdificación de la operación. La otra etapa utiliza el selector opcode, el cual decide si usa los operandos decodificados en la primera etapa de multiplexores, en el caso de que opcode sea 1, seleccionando la operación producto cruz, o por el contrario seleccionando una decodificación de operadores que lleven a cabo la operación producto punto. 
58
 
59 14 jguarin200
        procOpcoder:
60 3 jguarin200
        process (Ax,Bx,Cx,Dx,Ay,By,Cy,Dy,Az,Bz,Cz,Dz,opcode,addcode)
61
                variable scoder : std_logic_vector (1 downto 0);
62
        begin
63
                scoder := opcode & addcode;
64
                case (scoder) is
65
                        when "10" =>
66
                                m0f0 <= Ay;
67
                                m0f1 <= Bz;
68
                                m1f0 <= Az;
69
                                m1f1 <= By;
70
                                m2f0 <= Az;
71
                                m2f1 <= Bx;
72
                                m3f0 <= Ax;
73
                                m3f1 <= Bz;
74
                                m4f0 <= Ax;
75
                                m4f1 <= By;
76
                                m5f0 <= Ay;
77
                                m5f1 <= Bx;
78
                        when "11" =>
79
                                m0f0 <= Cy;
80
                                m0f1 <= Dz;
81
                                m1f0 <= Cz;
82
                                m1f1 <= Dy;
83
                                m2f0 <= Cz;
84
                                m2f1 <= Dx;
85
                                m3f0 <= Cx;
86
                                m3f1 <= Dz;
87
                                m4f0 <= Cx;
88
                                m4f1 <= Dy;
89
                                m5f0 <= Cy;
90
                                m5f1 <= Dx;
91
                        when others =>
92 14 jguarin200
                                m0f0 <= Ax;
93
                                m0f1 <= Bx;
94
                                m1f0 <= Ay;
95
                                m1f1 <= By;
96
                                m2f0 <= Az;
97
                                m2f1 <= Bz;
98
                                m3f0 <= Cx;
99
                                m3f1 <= Dx;
100
                                m4f0 <= Cy;
101
                                m4f1 <= Dy;
102
                                m5f0 <= Cz;
103
                                m5f1 <= Dz;
104
 
105 3 jguarin200
                end case;
106 4 jguarin200
 
107 3 jguarin200
 
108
 
109
 
110
 
111 14 jguarin200
        end process procOpcoder;
112 3 jguarin200
 
113
 
114 4 jguarin200
end opcoder_arch;

powered by: WebSVN 2.1.0

© copyright 1999-2025 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.