OpenCores
URL https://opencores.org/ocsvn/saturn/saturn/trunk

Subversion Repositories saturn

[/] [saturn/] [trunk/] [FPGA Concentrateur SIL2/] [fpga_cosil2/] [package_saturn.vhd] - Blame information for rev 2

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 2 DavidRAMBA
--============================================================================= 
2
--  TITRE : MEMORY_MAP
3
--  DESCRIPTION : 
4
--        Mappe la zone mémoire du BAR accédée par le bus local sur les registres
5
--        internes et les DPRAM 
6
--  FICHIER :        memory_map.vhd 
7
--=============================================================================
8
--  CREATION 
9
--  DATE        AUTEUR  PROJET  REVISION 
10
--  29/02/2012  DRA     CONCERTO        V1.0 
11
--=============================================================================
12
--  HISTORIQUE  DES  MODIFICATIONS :
13
--  DATE        AUTEUR  PROJET  REVISION 
14
--=============================================================================
15
 
16
LIBRARY IEEE;
17
USE IEEE.STD_LOGIC_1164.ALL;
18
USE IEEE.STD_LOGIC_ARITH.ALL;
19
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
20
 
21
 
22
PACKAGE package_saturn IS
23
   CONSTANT VERSION_FIRMWARE: STD_LOGIC_VECTOR(7 DOWNTO 0) := x"10";
24
   CONSTANT NBBIT_ADD_LOCAL : INTEGER := 16;
25
 
26
   CONSTANT ADD_BASE_BAR0      : STD_LOGIC_VECTOR(NBBIT_ADD_LOCAL-1 DOWNTO 0) := x"0000";
27
   CONSTANT ADD_BASE_BAR1      : STD_LOGIC_VECTOR(NBBIT_ADD_LOCAL-1 DOWNTO 0) := x"8000";
28
   CONSTANT ADD_BASE_TXPER     : STD_LOGIC_VECTOR(NBBIT_ADD_LOCAL-1 DOWNTO 0) := x"8000";
29
   CONSTANT ADD_BASE_TXAPER    : STD_LOGIC_VECTOR(NBBIT_ADD_LOCAL-1 DOWNTO 0) := x"9000";
30
 
31
   -- Types provisoires pour le débug
32
   CONSTANT NB_MIO      : INTEGER := 20;
33
   TYPE miodat_type IS ARRAY(NB_MIO-1 DOWNTO 0) OF STD_LOGIC_VECTOR(31 DOWNTO 0);
34
 
35
END package_saturn;

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.