OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [lattice.com/] [fpgas/] [doc/] [sch/] [iceskate_default.sch] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 135 jt_eaton
v 20100214 1
2
C 1000 300 1 0 0 in_port.sym
3
{
4
T 1000 300 5 10 1 1 0 6 1 1
5
refdes=RXD
6
}
7
C 1000 700 1 0 0 in_port.sym
8
{
9
T 1000 700 5 10 1 1 0 6 1 1
10
refdes=RS232_RX
11
}
12
C 1000 1100 1 0 0 in_port.sym
13
{
14
T 1000 1100 5 10 1 1 0 6 1 1
15
refdes=DSRN
16
}
17
C 1000 1500 1 0 0 in_port.sym
18
{
19
T 1000 1500 5 10 1 1 0 6 1 1
20
refdes=DCDN
21
}
22
C 1000 1900 1 0 0 in_port.sym
23
{
24
T 1000 1900 5 10 1 1 0 6 1 1
25
refdes=CTSN
26
}
27
C 1000 2300 1 0 0 in_port.sym
28
{
29
T 1000 2300 5 10 1 1 0 6 1 1
30
refdes=CLK
31
}
32
C 3100 300  1 0 0 out_port.sym
33
{
34
T 4100 300 5  10 1 1 0 0 1 1
35
refdes=TXD
36
}
37
C 3100 700  1 0 0 out_port.sym
38
{
39
T 4100 700 5  10 1 1 0 0 1 1
40
refdes=SD
41
}
42
C 3100 1100  1 0 0 out_port.sym
43
{
44
T 4100 1100 5  10 1 1 0 0 1 1
45
refdes=RTSN
46
}
47
C 3100 1500  1 0 0 out_port.sym
48
{
49
T 4100 1500 5  10 1 1 0 0 1 1
50
refdes=RS232_TX
51
}
52
C 3100 1900  1 0 0 out_port.sym
53
{
54
T 4100 1900 5  10 1 1 0 0 1 1
55
refdes=PMOD_9
56
}
57
C 3100 2300  1 0 0 out_port.sym
58
{
59
T 4100 2300 5  10 1 1 0 0 1 1
60
refdes=PMOD_8
61
}
62
C 3100 2700  1 0 0 out_port.sym
63
{
64
T 4100 2700 5  10 1 1 0 0 1 1
65
refdes=PMOD_7
66
}
67
C 3100 3100  1 0 0 out_port.sym
68
{
69
T 4100 3100 5  10 1 1 0 0 1 1
70
refdes=PMOD_4
71
}
72
C 3100 3500  1 0 0 out_port.sym
73
{
74
T 4100 3500 5  10 1 1 0 0 1 1
75
refdes=PMOD_3
76
}
77
C 3100 3900  1 0 0 out_port.sym
78
{
79
T 4100 3900 5  10 1 1 0 0 1 1
80
refdes=PMOD_2
81
}
82
C 3100 4300  1 0 0 out_port.sym
83
{
84
T 4100 4300 5  10 1 1 0 0 1 1
85
refdes=PMOD_10
86
}
87
C 3100 4700  1 0 0 out_port.sym
88
{
89
T 4100 4700 5  10 1 1 0 0 1 1
90
refdes=PMOD_1
91
}
92
C 3100 5100  1 0 0 out_port.sym
93
{
94
T 4100 5100 5  10 1 1 0 0 1 1
95
refdes=LED5
96
}
97
C 3100 5500  1 0 0 out_port.sym
98
{
99
T 4100 5500 5  10 1 1 0 0 1 1
100
refdes=LED4
101
}
102
C 3100 5900  1 0 0 out_port.sym
103
{
104
T 4100 5900 5  10 1 1 0 0 1 1
105
refdes=LED3
106
}
107
C 3100 6300  1 0 0 out_port.sym
108
{
109
T 4100 6300 5  10 1 1 0 0 1 1
110
refdes=LED2
111
}
112
C 3100 6700  1 0 0 out_port.sym
113
{
114
T 4100 6700 5  10 1 1 0 0 1 1
115
refdes=LED1
116
}
117
C 3100 7100  1 0 0 out_port.sym
118
{
119
T 4100 7100 5  10 1 1 0 0 1 1
120
refdes=J3_9
121
}
122
C 3100 7500  1 0 0 out_port.sym
123
{
124
T 4100 7500 5  10 1 1 0 0 1 1
125
refdes=J3_8
126
}
127
C 3100 7900  1 0 0 out_port.sym
128
{
129
T 4100 7900 5  10 1 1 0 0 1 1
130
refdes=J3_7
131
}
132
C 3100 8300  1 0 0 out_port.sym
133
{
134
T 4100 8300 5  10 1 1 0 0 1 1
135
refdes=J3_6
136
}
137
C 3100 8700  1 0 0 out_port.sym
138
{
139
T 4100 8700 5  10 1 1 0 0 1 1
140
refdes=J3_5
141
}
142
C 3100 9100  1 0 0 out_port.sym
143
{
144
T 4100 9100 5  10 1 1 0 0 1 1
145
refdes=J3_4
146
}
147
C 3100 9500  1 0 0 out_port.sym
148
{
149
T 4100 9500 5  10 1 1 0 0 1 1
150
refdes=J3_3
151
}
152
C 3100 9900  1 0 0 out_port.sym
153
{
154
T 4100 9900 5  10 1 1 0 0 1 1
155
refdes=J3_10
156
}
157
C 3100 10300  1 0 0 out_port.sym
158
{
159
T 4100 10300 5  10 1 1 0 0 1 1
160
refdes=J1_9
161
}
162
C 3100 10700  1 0 0 out_port.sym
163
{
164
T 4100 10700 5  10 1 1 0 0 1 1
165
refdes=J1_8
166
}
167
C 3100 11100  1 0 0 out_port.sym
168
{
169
T 4100 11100 5  10 1 1 0 0 1 1
170
refdes=J1_7
171
}
172
C 3100 11500  1 0 0 out_port.sym
173
{
174
T 4100 11500 5  10 1 1 0 0 1 1
175
refdes=J1_6
176
}
177
C 3100 11900  1 0 0 out_port.sym
178
{
179
T 4100 11900 5  10 1 1 0 0 1 1
180
refdes=J1_5
181
}
182
C 3100 12300  1 0 0 out_port.sym
183
{
184
T 4100 12300 5  10 1 1 0 0 1 1
185
refdes=J1_4
186
}
187
C 3100 12700  1 0 0 out_port.sym
188
{
189
T 4100 12700 5  10 1 1 0 0 1 1
190
refdes=J1_3
191
}
192
C 3100 13100  1 0 0 out_port.sym
193
{
194
T 4100 13100 5  10 1 1 0 0 1 1
195
refdes=J1_10
196
}
197
C 3100 13500  1 0 0 out_port.sym
198
{
199
T 4100 13500 5  10 1 1 0 0 1 1
200
refdes=DTRN
201
}

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.