OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [logic/] [ip/] [micro_bus/] [rtl/] [xml/] [micro_bus_exp6.xml] - Blame information for rev 134

Go to most recent revision | Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30
31
xmlns:spirit="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009"
32
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34
xsi:schemaLocation="http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009
35
http://www.spiritconsortium.org/XMLSchema/SPIRIT/1685-2009/index.xsd">
36
 
37
opencores.org
38
logic
39
micro_bus
40
exp6  default
41
 
42
 
43
 
44
45
 
46
mb_out
47
  
48
  
49
  
50
  
51
  
52
  
53
  
54
  
55
  
56
  
57
  
58
 
59
 
60
    
61
 
62
      
63
        addr
64
        
65
        addr_in
66
          70
67
        
68
      
69
 
70
      
71
        rdata
72
        
73
        rdata_out
74
          150
75
        
76
      
77
 
78
      
79
        wdata
80
        
81
        wdata_in
82
          70
83
        
84
      
85
 
86
      
87
        rd
88
        
89
        rd_in
90
        
91
      
92
 
93
      
94
        wr
95
        
96
        wr_in
97
        
98
      
99
 
100
      
101
        cs
102
        
103
        cs_in
104
        
105
      
106
 
107
      
108
        wait
109
        
110
        wait_out
111
        reg
112
        
113
      
114
 
115
    
116
 
117
 
118
 
119
 
120
 
121
 
122
mas_0
123
  
124
  
125
  
126
 
127
    
128
 
129
      
130
        addr
131
        
132
        mas_0_addr_out
133 133 jt_eaton
          30
134 131 jt_eaton
        
135
      
136
 
137
      
138
        rdata
139
        
140
        mas_0_rdata_in
141
          70
142
        
143
      
144
 
145
      
146
        wdata
147
        
148
        mas_0_wdata_out
149
          70
150
        
151
      
152
 
153
      
154
        rd
155
        
156
        mas_0_rd_out
157
        
158
      
159
 
160
      
161
        wr
162
        
163
        mas_0_wr_out
164
        
165
      
166
 
167
      
168
        cs
169
        
170
        mas_0_cs_out
171
        
172
      
173
 
174
    
175
 
176
 
177
 
178
 
179
 
180
 
181
 
182
 
183
mas_1
184
  
185
  
186
  
187
 
188
    
189
 
190
      
191
        addr
192
        
193
        mas_1_addr_out
194 133 jt_eaton
          30
195 131 jt_eaton
        
196
      
197
 
198
      
199
        rdata
200
        
201
        mas_1_rdata_in
202
          70
203
        
204
      
205
 
206
      
207
        wdata
208
        
209
        mas_1_wdata_out
210
          70
211
        
212
      
213
 
214
      
215
        rd
216
        
217
        mas_1_rd_out
218
        
219
      
220
 
221
      
222
        wr
223
        
224
        mas_1_wr_out
225
        
226
      
227
 
228
      
229
        cs
230
        
231
        mas_1_cs_out
232
        
233
      
234
 
235
    
236
 
237
 
238
 
239
 
240
 
241
 
242
 
243
 
244
 
245
mas_2
246
  
247
  
248
  
249
 
250
 
251
    
252
 
253
      
254
        addr
255
        
256
        mas_2_addr_out
257 133 jt_eaton
          30
258 131 jt_eaton
        
259
      
260
 
261
      
262
        rdata
263
        
264
        mas_2_rdata_in
265
          70
266
        
267
      
268
 
269
      
270
        wdata
271
        
272
        mas_2_wdata_out
273
          70
274
        
275
      
276
 
277
      
278
        rd
279
        
280
        mas_2_rd_out
281
        
282
      
283
 
284
      
285
        wr
286
        
287
        mas_2_wr_out
288
        
289
      
290
 
291
      
292
        cs
293
        
294
        mas_2_cs_out
295
        
296
      
297
 
298
    
299
 
300
 
301
 
302
 
303
 
304
 
305
mas_3
306
  
307
  
308
  
309
 
310
    
311
 
312
      
313
        addr
314
        
315
        mas_3_addr_out
316 133 jt_eaton
          30
317 131 jt_eaton
        
318
      
319
 
320
      
321
        rdata
322
        
323
        mas_3_rdata_in
324
          70
325
        
326
      
327
 
328
      
329
        wdata
330
        
331
        mas_3_wdata_out
332
          70
333
        
334
      
335
 
336
      
337
        rd
338
        
339
        mas_3_rd_out
340
        
341
      
342
 
343
      
344
        wr
345
        
346
        mas_3_wr_out
347
        
348
      
349
 
350
      
351
        cs
352
        
353
        mas_3_cs_out
354
        
355
      
356
 
357
    
358
 
359
 
360
 
361
 
362
 
363
 
364
mas_4
365
  
366
  
367
 
368
  
369
 
370
 
371
    
372
 
373
      
374
        addr
375
        
376
        mas_4_addr_out
377 133 jt_eaton
          30
378 131 jt_eaton
        
379
      
380
 
381
      
382
        rdata
383
        
384
        mas_4_rdata_in
385
          70
386
        
387
      
388
 
389
      
390
        wdata
391
        
392
        mas_4_wdata_out
393
          70
394
        
395
      
396
 
397
      
398
        rd
399
        
400
        mas_4_rd_out
401
        
402
      
403
 
404
      
405
        wr
406
        
407
        mas_4_wr_out
408
        
409
      
410
 
411
      
412
        cs
413
        
414
        mas_4_cs_out
415
        
416
      
417
 
418
    
419
 
420
 
421
 
422
 
423
 
424
 
425
mas_5
426
  
427
  
428
 
429
  
430
    
431
 
432
      
433
        addr
434
        
435
        mas_5_addr_out
436 133 jt_eaton
          30
437 131 jt_eaton
        
438
      
439
 
440
      
441
        rdata
442
        
443
        mas_5_rdata_in
444
          70
445
        
446
      
447
 
448
      
449
        wdata
450
        
451
        mas_5_wdata_out
452
          70
453
        
454
      
455
 
456
      
457
        rd
458
        
459
        mas_5_rd_out
460
        
461
      
462
 
463
      
464
        wr
465
        
466
        mas_5_wr_out
467
        
468
      
469
 
470
      
471
        cs
472
        
473
        mas_5_cs_out
474
        
475
      
476
 
477
    
478
 
479
 
480
481
 
482
483
 
484 133 jt_eaton
485 131 jt_eaton
  gen_verilog
486
  104.0
487
  none
488
  common
489
  ./tools/verilog/gen_verilog
490
    
491
    
492
      destination
493 134 jt_eaton
      micro_bus_exp6
494 131 jt_eaton
    
495
  
496
497
 
498
 
499
 
500
501
 
502
 
503
  
504
 
505
    
506
      fs-common
507
 
508
      
509
        
510
        ../verilog/top.body.exp6
511
        verilogSourcefragment
512
      
513
 
514
    
515
 
516
    
517
      fs-sim
518
 
519
      
520
        
521
        ../verilog/copyright.v
522
        verilogSourceinclude
523
      
524
 
525
 
526
      
527
        
528 134 jt_eaton
        ../verilog/common/micro_bus_exp6
529 131 jt_eaton
        verilogSourcemodule
530
      
531
 
532
 
533
    
534
 
535
 
536
 
537
 
538
    
539
      fs-syn
540
 
541
      
542
        
543
        ../verilog/copyright.v
544
        verilogSourceinclude
545
      
546
 
547
 
548
 
549
      
550
        
551 134 jt_eaton
        ../verilog/common/micro_bus_exp6
552 131 jt_eaton
        verilogSourcemodule
553
      
554
 
555
 
556
 
557
    
558
 
559
 
560
 
561
 
562
 
563
 
564
  
565
 
566
 
567
 
568
 
569
570
 
571
      
572
 
573
 
574
 
575
              
576
              verilog
577
              
578
              
579
                                   spirit:library="Testbench"
580
                                   spirit:name="toolflow"
581
                                   spirit:version="verilog"/>
582
              
583
              
584
 
585
 
586
 
587
 
588
 
589
              
590
              commoncommon
591
 
592
              Verilog
593
              
594
                     
595
                            fs-common
596
                     
597
              
598
 
599
              
600
              sim:*Simulation:*
601
 
602
              Verilog
603
              
604
                     
605
                            fs-sim
606
                     
607
              
608
 
609
 
610
              
611
              syn:*Synthesis:*
612
 
613
              Verilog
614
              
615
                     
616
                            fs-syn
617
                     
618
              
619
 
620
 
621
              
622
              doc
623
              
624
              
625
                                   spirit:library="Testbench"
626
                                   spirit:name="toolflow"
627
                                   spirit:version="documentation"/>
628
              
629
              :*Documentation:*
630
              Verilog
631
              
632
 
633
 
634
      
635
 
636
 
637
 
638
 
639
 
640
 
641
642
 
643
clk
644
wire
645
in
646
647
 
648
 
649
reset
650
wire
651
in
652
653
 
654
 
655
 
656
enable
657
wire
658
in
659
660
 
661
662
 
663
 
664
665
 
666
 
667
 
668
 
669
670
 
671
 
672
   
673
 
674
   4
675
   mb_out
676
 
677
 
678
  
679
     mas_0
680
     0x00
681
   
682
 
683
 
684
  
685
     mas_1
686
     0x10
687
   
688
 
689
 
690
  
691
     mas_2
692
     0x20
693
   
694
 
695
 
696
  
697
     mas_3
698
     0x30
699
   
700
 
701
  
702
     mas_4
703
     0x40
704
   
705
 
706
 
707
  
708
     mas_5
709
     0x50
710
   
711
 
712
 
713
 
714
   
715
     mas_0
716
     00
717
      
718
       mas_0
719
       16
720
       8
721
     
722
   
723
 
724
   
725
     mas_1
726
     10
727
      
728
       mas_1
729
       16
730
       8
731
     
732
   
733
 
734
 
735
   
736
     mas_2
737
     20
738
      
739
       mas_2
740
       16
741
       8
742
     
743
   
744
 
745
 
746
 
747
 
748
   
749
     mas_3
750
     30
751
      
752
       mas_3
753
       16
754
       8
755
     
756
   
757
 
758
 
759
   
760
     mas_4
761
     40
762
      
763
       mas_4
764
       16
765
       8
766
     
767
   
768
 
769
 
770
   
771
     mas_5
772
     50
773
      
774
       mas_5
775
       16
776
       8
777
     
778
   
779
 
780
 
781
 
782
 
783
 
784
   
785
 
786
 
787
 
788
789
 
790
 
791
792
 
793
  
794
    mas_0
795
    0x10
796
    8
797
  
798
 
799
  
800
    mas_1
801
    0x10
802
    8
803
  
804
 
805
  
806
    mas_2
807
    0x10
808
    8
809
  
810
 
811
  
812
    mas_3
813
    0x10
814
    8
815
  
816
 
817
  
818
    mas_4
819
    0x10
820
    8
821
  
822
 
823
  
824
    mas_5
825
    0x10
826
    8
827
  
828
 
829
 
830
831
 
832
 
833
 
834
 
835
836
 
837
 
838
 
839
 
840
 
841
 
842
 

powered by: WebSVN 2.1.0

© copyright 1999-2025 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.