OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [sram/] [rtl/] [xml/] [sram_byte.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 133 jt_eaton
2
5 135 jt_eaton
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7 133 jt_eaton
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11 133 jt_eaton
 
12 135 jt_eaton
opencores.org
13
cde
14
sram
15
byte
16 133 jt_eaton
 
17
 
18
 
19 135 jt_eaton
20 133 jt_eaton
 
21 135 jt_eaton
 slave_clk
22
  
23 133 jt_eaton
 
24
 
25 135 jt_eaton
  
26
      
27
  
28
    
29
      
30
        clk
31
        clk
32
      
33
    
34
        
35
      
36
  
37
 
38 133 jt_eaton
 
39
 
40 135 jt_eaton
 mem
41
  
42 134 jt_eaton
 
43
 
44
 
45
 
46 135 jt_eaton
  
47
      
48
  
49 134 jt_eaton
 
50 135 jt_eaton
    
51 134 jt_eaton
 
52 135 jt_eaton
      
53
        cs
54
        cs
55
        
56
      
57 134 jt_eaton
 
58 135 jt_eaton
      
59
        wr
60
        wr
61
        
62
      
63 134 jt_eaton
 
64 135 jt_eaton
      
65
        rd
66
        rd
67
        
68
      
69 134 jt_eaton
 
70 135 jt_eaton
    
71
 
72
        
73
      
74 134 jt_eaton
 
75 135 jt_eaton
  
76
  
77 133 jt_eaton
 
78 135 jt_eaton
 
79 133 jt_eaton
 
80 135 jt_eaton
81 134 jt_eaton
 
82
 
83 135 jt_eaton
84 134 jt_eaton
 
85 135 jt_eaton
 
86
 
87
88
  gen_verilog
89
  104.0
90
  none
91
  :*common:*
92
  tools/verilog/gen_verilog
93
  
94
    
95
      destination
96
      sram_byte
97
    
98
  
99
100
 
101
 
102
 
103
 
104
 
105
 
106
107
 
108
 
109
 
110
 
111
 
112
 
113
114
 
115
 
116
 
117
                
118
                        
119
                                verilog
120
                                verilog
121
                                cde_sram_byte
122
                                
123
                                        
124
                                                ADDR
125
                                                8
126
                                        
127
                                        
128
                                                WIDTH
129
                                                8
130
                                        
131
                                        
132
                                                WORDS
133
                                                256
134
                                        
135
                                        
136
                                                WRITETHRU
137
                                                1
138
                                        
139
                                
140
                                
141
                                        fs-sim
142
                                
143
                        
144
                
145
 
146
 
147
 
148
  
149
 
150
 
151
 
152
 
153
                        
154
                                rtl
155
                                verilog:Kactus2:
156
                                verilog
157
                        
158
            
159
              verilog
160
              
161
              
162
                                   ipxact:library="Testbench"
163
                                   ipxact:name="toolflow"
164
                                   ipxact:version="verilog"/>
165
              
166
              
167
 
168
             
169
              common:*common:*
170
              Verilog
171
              
172
                     
173
                            fs-common
174
                     
175
              
176
 
177
 
178
 
179
              
180
              sim:*Simulation:*
181 133 jt_eaton
 
182 135 jt_eaton
              Verilog
183
              
184
                     
185
                            fs-sim
186
                     
187
              
188 133 jt_eaton
 
189 135 jt_eaton
              
190
              syn:*Synthesis:*
191 133 jt_eaton
 
192 135 jt_eaton
              Verilog
193
              
194
                     
195
                            fs-syn
196
                     
197
              
198 133 jt_eaton
 
199
 
200 135 jt_eaton
              
201
              lint:*Lint:*
202 133 jt_eaton
 
203 135 jt_eaton
              Verilog
204
              
205
                     
206
                            fs-lint
207
                     
208
              
209 133 jt_eaton
 
210
 
211
 
212
 
213 135 jt_eaton
              
214
              doc
215
              
216
              
217
                                   ipxact:library="Testbench"
218
                                   ipxact:name="toolflow"
219
                                   ipxact:version="documentation"/>
220
              
221
              :*Documentation:*
222
              Verilog
223
              
224
              
225 133 jt_eaton
 
226
 
227
 
228
 
229 135 jt_eaton
      
230 133 jt_eaton
 
231
 
232 135 jt_eaton
233 133 jt_eaton
 
234 135 jt_eaton
clk
235
wire
236
in
237
238 133 jt_eaton
 
239 135 jt_eaton
cs
240
wire
241
in
242
243 133 jt_eaton
 
244 135 jt_eaton
wr
245
wire
246
in
247
248 133 jt_eaton
 
249 135 jt_eaton
rd
250
wire
251
in
252
253 133 jt_eaton
 
254 135 jt_eaton
be
255
wire
256
in
257
258 133 jt_eaton
 
259
 
260 135 jt_eaton
addr
261
wire
262
in
263
ADDR-10
264
265 133 jt_eaton
 
266
 
267 135 jt_eaton
wdata
268
wire
269
in
270
70
271
272 133 jt_eaton
 
273 135 jt_eaton
rdata
274
reg
275
out
276
70
277
278 133 jt_eaton
 
279
 
280
 
281 135 jt_eaton
282 133 jt_eaton
 
283 135 jt_eaton
284 133 jt_eaton
 
285
 
286
 
287
 
288
 
289
 
290 135 jt_eaton
291 133 jt_eaton
 
292 135 jt_eaton
   
293
      fs-common
294 133 jt_eaton
 
295
 
296 134 jt_eaton
 
297
 
298 135 jt_eaton
      
299
        
300
        ../verilog/sram_byte
301
        verilogSourcefragment
302
      
303 134 jt_eaton
 
304 135 jt_eaton
   
305 134 jt_eaton
 
306
 
307 135 jt_eaton
   
308
      fs-sim
309 133 jt_eaton
 
310 135 jt_eaton
      
311
        
312
        ../verilog/copyright
313
        verilogSourceinclude
314
      
315 134 jt_eaton
 
316 135 jt_eaton
    
317
        
318
        ../verilog/common/sram_byte
319
        verilogSourcemodule
320
      
321 134 jt_eaton
 
322
 
323
 
324 135 jt_eaton
       
325
        dest_dir../views/sim/
326
        verilogSourcelibraryDir
327
      
328 133 jt_eaton
 
329 135 jt_eaton
  
330 133 jt_eaton
 
331
 
332 135 jt_eaton
   
333
      fs-syn
334 133 jt_eaton
 
335 134 jt_eaton
 
336 135 jt_eaton
      
337
        
338
        ../verilog/copyright
339
        verilogSourceinclude
340
      
341 134 jt_eaton
 
342 135 jt_eaton
    
343
        
344
        ../verilog/common/sram_byte
345
        verilogSourcemodule
346
      
347 134 jt_eaton
 
348
 
349
 
350
 
351
 
352 135 jt_eaton
      
353
        dest_dir../views/syn/
354
        verilogSourcelibraryDir
355
      
356 133 jt_eaton
 
357
 
358
 
359 135 jt_eaton
   
360 133 jt_eaton
 
361
 
362 135 jt_eaton
   
363
      fs-lint
364 133 jt_eaton
 
365
 
366 135 jt_eaton
      
367
        dest_dir../views/syn/
368
        verilogSourcelibraryDir
369
      
370 133 jt_eaton
 
371 135 jt_eaton
   
372 133 jt_eaton
 
373
 
374
 
375 135 jt_eaton
376 133 jt_eaton
 
377
 
378
 
379
 
380
 
381
 
382
 
383 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.