OpenCores
URL https://opencores.org/ocsvn/structural_vhdl/structural_vhdl/trunk

Subversion Repositories structural_vhdl

[/] [structural_vhdl/] [trunk/] [operation_mode/] [xor64.vst] - Blame information for rev 4

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 2 marta
-- VHDL structural description generated from `xor64`
2
--              date : Sat Sep  1 20:43:41 2001
3
 
4
 
5
-- Entity Declaration
6
 
7
ENTITY xor64 IS
8
  PORT (
9
  a : in BIT_VECTOR (0 TO 63);  -- a
10
  b : in BIT_VECTOR (0 TO 63);  -- b
11
  o : out BIT_VECTOR (0 TO 63); -- o
12
  vdd : in BIT; -- vdd
13
  vss : in BIT  -- vss
14
  );
15
END xor64;
16
 
17
-- Architecture Declaration
18
 
19
ARCHITECTURE VST OF xor64 IS
20
  COMPONENT xr2_x1
21
    port (
22
    i0 : in BIT;        -- i0
23
    i1 : in BIT;        -- i1
24
    q : out BIT;        -- q
25
    vdd : in BIT;       -- vdd
26
    vss : in BIT        -- vss
27
    );
28
  END COMPONENT;
29
 
30
  COMPONENT latch
31
    port (
32
    a : in BIT; -- a
33
    en : in BIT;        -- en
34
    b : inout BIT;      -- b
35
    vdd : in BIT;       -- vdd
36
    vss : in BIT        -- vss
37
    );
38
  END COMPONENT;
39
 
40
  SIGNAL en : BIT;      -- en
41
  SIGNAL i_0 : BIT;     -- i 0
42
  SIGNAL i_1 : BIT;     -- i 1
43
  SIGNAL i_2 : BIT;     -- i 2
44
  SIGNAL i_3 : BIT;     -- i 3
45
  SIGNAL i_4 : BIT;     -- i 4
46
  SIGNAL i_5 : BIT;     -- i 5
47
  SIGNAL i_6 : BIT;     -- i 6
48
  SIGNAL i_7 : BIT;     -- i 7
49
  SIGNAL i_8 : BIT;     -- i 8
50
  SIGNAL i_9 : BIT;     -- i 9
51
  SIGNAL i_10 : BIT;    -- i 10
52
  SIGNAL i_11 : BIT;    -- i 11
53
  SIGNAL i_12 : BIT;    -- i 12
54
  SIGNAL i_13 : BIT;    -- i 13
55
  SIGNAL i_14 : BIT;    -- i 14
56
  SIGNAL i_15 : BIT;    -- i 15
57
  SIGNAL i_16 : BIT;    -- i 16
58
  SIGNAL i_17 : BIT;    -- i 17
59
  SIGNAL i_18 : BIT;    -- i 18
60
  SIGNAL i_19 : BIT;    -- i 19
61
  SIGNAL i_20 : BIT;    -- i 20
62
  SIGNAL i_21 : BIT;    -- i 21
63
  SIGNAL i_22 : BIT;    -- i 22
64
  SIGNAL i_23 : BIT;    -- i 23
65
  SIGNAL i_24 : BIT;    -- i 24
66
  SIGNAL i_25 : BIT;    -- i 25
67
  SIGNAL i_26 : BIT;    -- i 26
68
  SIGNAL i_27 : BIT;    -- i 27
69
  SIGNAL i_28 : BIT;    -- i 28
70
  SIGNAL i_29 : BIT;    -- i 29
71
  SIGNAL i_30 : BIT;    -- i 30
72
  SIGNAL i_31 : BIT;    -- i 31
73
  SIGNAL i_32 : BIT;    -- i 32
74
  SIGNAL i_33 : BIT;    -- i 33
75
  SIGNAL i_34 : BIT;    -- i 34
76
  SIGNAL i_35 : BIT;    -- i 35
77
  SIGNAL i_36 : BIT;    -- i 36
78
  SIGNAL i_37 : BIT;    -- i 37
79
  SIGNAL i_38 : BIT;    -- i 38
80
  SIGNAL i_39 : BIT;    -- i 39
81
  SIGNAL i_40 : BIT;    -- i 40
82
  SIGNAL i_41 : BIT;    -- i 41
83
  SIGNAL i_42 : BIT;    -- i 42
84
  SIGNAL i_43 : BIT;    -- i 43
85
  SIGNAL i_44 : BIT;    -- i 44
86
  SIGNAL i_45 : BIT;    -- i 45
87
  SIGNAL i_46 : BIT;    -- i 46
88
  SIGNAL i_47 : BIT;    -- i 47
89
  SIGNAL i_48 : BIT;    -- i 48
90
  SIGNAL i_49 : BIT;    -- i 49
91
  SIGNAL i_50 : BIT;    -- i 50
92
  SIGNAL i_51 : BIT;    -- i 51
93
  SIGNAL i_52 : BIT;    -- i 52
94
  SIGNAL i_53 : BIT;    -- i 53
95
  SIGNAL i_54 : BIT;    -- i 54
96
  SIGNAL i_55 : BIT;    -- i 55
97
  SIGNAL i_56 : BIT;    -- i 56
98
  SIGNAL i_57 : BIT;    -- i 57
99
  SIGNAL i_58 : BIT;    -- i 58
100
  SIGNAL i_59 : BIT;    -- i 59
101
  SIGNAL i_60 : BIT;    -- i 60
102
  SIGNAL i_61 : BIT;    -- i 61
103
  SIGNAL i_62 : BIT;    -- i 62
104
  SIGNAL i_63 : BIT;    -- i 63
105
  SIGNAL i0 : BIT;      -- i0
106
  SIGNAL i1 : BIT;      -- i1
107
  SIGNAL i10 : BIT;     -- i10
108
  SIGNAL i11 : BIT;     -- i11
109
  SIGNAL i12 : BIT;     -- i12
110
  SIGNAL i13 : BIT;     -- i13
111
  SIGNAL i14 : BIT;     -- i14
112
  SIGNAL i15 : BIT;     -- i15
113
  SIGNAL i16 : BIT;     -- i16
114
  SIGNAL i17 : BIT;     -- i17
115
  SIGNAL i18 : BIT;     -- i18
116
  SIGNAL i19 : BIT;     -- i19
117
  SIGNAL i2 : BIT;      -- i2
118
  SIGNAL i20 : BIT;     -- i20
119
  SIGNAL i21 : BIT;     -- i21
120
  SIGNAL i22 : BIT;     -- i22
121
  SIGNAL i23 : BIT;     -- i23
122
  SIGNAL i24 : BIT;     -- i24
123
  SIGNAL i25 : BIT;     -- i25
124
  SIGNAL i26 : BIT;     -- i26
125
  SIGNAL i27 : BIT;     -- i27
126
  SIGNAL i28 : BIT;     -- i28
127
  SIGNAL i29 : BIT;     -- i29
128
  SIGNAL i3 : BIT;      -- i3
129
  SIGNAL i30 : BIT;     -- i30
130
  SIGNAL i31 : BIT;     -- i31
131
  SIGNAL i32 : BIT;     -- i32
132
  SIGNAL i33 : BIT;     -- i33
133
  SIGNAL i34 : BIT;     -- i34
134
  SIGNAL i35 : BIT;     -- i35
135
  SIGNAL i36 : BIT;     -- i36
136
  SIGNAL i37 : BIT;     -- i37
137
  SIGNAL i38 : BIT;     -- i38
138
  SIGNAL i39 : BIT;     -- i39
139
  SIGNAL i4 : BIT;      -- i4
140
  SIGNAL i40 : BIT;     -- i40
141
  SIGNAL i41 : BIT;     -- i41
142
  SIGNAL i42 : BIT;     -- i42
143
  SIGNAL i43 : BIT;     -- i43
144
  SIGNAL i44 : BIT;     -- i44
145
  SIGNAL i45 : BIT;     -- i45
146
  SIGNAL i46 : BIT;     -- i46
147
  SIGNAL i47 : BIT;     -- i47
148
  SIGNAL i48 : BIT;     -- i48
149
  SIGNAL i49 : BIT;     -- i49
150
  SIGNAL i5 : BIT;      -- i5
151
  SIGNAL i50 : BIT;     -- i50
152
  SIGNAL i51 : BIT;     -- i51
153
  SIGNAL i52 : BIT;     -- i52
154
  SIGNAL i53 : BIT;     -- i53
155
  SIGNAL i54 : BIT;     -- i54
156
  SIGNAL i55 : BIT;     -- i55
157
  SIGNAL i56 : BIT;     -- i56
158
  SIGNAL i57 : BIT;     -- i57
159
  SIGNAL i58 : BIT;     -- i58
160
  SIGNAL i59 : BIT;     -- i59
161
  SIGNAL i6 : BIT;      -- i6
162
  SIGNAL i60 : BIT;     -- i60
163
  SIGNAL i61 : BIT;     -- i61
164
  SIGNAL i62 : BIT;     -- i62
165
  SIGNAL i63 : BIT;     -- i63
166
  SIGNAL i7 : BIT;      -- i7
167
  SIGNAL i8 : BIT;      -- i8
168
  SIGNAL i9 : BIT;      -- i9
169
  SIGNAL o0 : BIT;      -- o0
170
  SIGNAL o1 : BIT;      -- o1
171
  SIGNAL o10 : BIT;     -- o10
172
  SIGNAL o11 : BIT;     -- o11
173
  SIGNAL o12 : BIT;     -- o12
174
  SIGNAL o13 : BIT;     -- o13
175
  SIGNAL o14 : BIT;     -- o14
176
  SIGNAL o15 : BIT;     -- o15
177
  SIGNAL o16 : BIT;     -- o16
178
  SIGNAL o17 : BIT;     -- o17
179
  SIGNAL o18 : BIT;     -- o18
180
  SIGNAL o19 : BIT;     -- o19
181
  SIGNAL o2 : BIT;      -- o2
182
  SIGNAL o20 : BIT;     -- o20
183
  SIGNAL o21 : BIT;     -- o21
184
  SIGNAL o22 : BIT;     -- o22
185
  SIGNAL o23 : BIT;     -- o23
186
  SIGNAL o24 : BIT;     -- o24
187
  SIGNAL o25 : BIT;     -- o25
188
  SIGNAL o26 : BIT;     -- o26
189
  SIGNAL o27 : BIT;     -- o27
190
  SIGNAL o28 : BIT;     -- o28
191
  SIGNAL o29 : BIT;     -- o29
192
  SIGNAL o3 : BIT;      -- o3
193
  SIGNAL o30 : BIT;     -- o30
194
  SIGNAL o31 : BIT;     -- o31
195
  SIGNAL o32 : BIT;     -- o32
196
  SIGNAL o33 : BIT;     -- o33
197
  SIGNAL o34 : BIT;     -- o34
198
  SIGNAL o35 : BIT;     -- o35
199
  SIGNAL o36 : BIT;     -- o36
200
  SIGNAL o37 : BIT;     -- o37
201
  SIGNAL o38 : BIT;     -- o38
202
  SIGNAL o39 : BIT;     -- o39
203
  SIGNAL o4 : BIT;      -- o4
204
  SIGNAL o40 : BIT;     -- o40
205
  SIGNAL o41 : BIT;     -- o41
206
  SIGNAL o42 : BIT;     -- o42
207
  SIGNAL o43 : BIT;     -- o43
208
  SIGNAL o44 : BIT;     -- o44
209
  SIGNAL o45 : BIT;     -- o45
210
  SIGNAL o46 : BIT;     -- o46
211
  SIGNAL o47 : BIT;     -- o47
212
  SIGNAL o48 : BIT;     -- o48
213
  SIGNAL o49 : BIT;     -- o49
214
  SIGNAL o5 : BIT;      -- o5
215
  SIGNAL o50 : BIT;     -- o50
216
  SIGNAL o51 : BIT;     -- o51
217
  SIGNAL o52 : BIT;     -- o52
218
  SIGNAL o53 : BIT;     -- o53
219
  SIGNAL o54 : BIT;     -- o54
220
  SIGNAL o55 : BIT;     -- o55
221
  SIGNAL o56 : BIT;     -- o56
222
  SIGNAL o57 : BIT;     -- o57
223
  SIGNAL o58 : BIT;     -- o58
224
  SIGNAL o59 : BIT;     -- o59
225
  SIGNAL o6 : BIT;      -- o6
226
  SIGNAL o60 : BIT;     -- o60
227
  SIGNAL o61 : BIT;     -- o61
228
  SIGNAL o62 : BIT;     -- o62
229
  SIGNAL o63 : BIT;     -- o63
230
  SIGNAL o7 : BIT;      -- o7
231
  SIGNAL o8 : BIT;      -- o8
232
  SIGNAL o9 : BIT;      -- o9
233
 
234
BEGIN
235
 
236
  xor1 : xr2_x1
237
    PORT MAP (
238
    vss => vss,
239
    vdd => vdd,
240
    q => i_0,
241
    i1 => b(0),
242
    i0 => a(0));
243
  en1 : latch
244
    PORT MAP (
245
    vss => vss,
246
    vdd => vdd,
247
    b => o0,
248
    en => en,
249
    a => i0);
250
  xor2 : xr2_x1
251
    PORT MAP (
252
    vss => vss,
253
    vdd => vdd,
254
    q => i_1,
255
    i1 => b(1),
256
    i0 => a(1));
257
  en2 : latch
258
    PORT MAP (
259
    vss => vss,
260
    vdd => vdd,
261
    b => o1,
262
    en => en,
263
    a => i1);
264
  xor3 : xr2_x1
265
    PORT MAP (
266
    vss => vss,
267
    vdd => vdd,
268
    q => i_2,
269
    i1 => b(2),
270
    i0 => a(2));
271
  en3 : latch
272
    PORT MAP (
273
    vss => vss,
274
    vdd => vdd,
275
    b => o2,
276
    en => en,
277
    a => i2);
278
  xor4 : xr2_x1
279
    PORT MAP (
280
    vss => vss,
281
    vdd => vdd,
282
    q => i_3,
283
    i1 => b(3),
284
    i0 => a(3));
285
  en4 : latch
286
    PORT MAP (
287
    vss => vss,
288
    vdd => vdd,
289
    b => o3,
290
    en => en,
291
    a => i3);
292
  xor5 : xr2_x1
293
    PORT MAP (
294
    vss => vss,
295
    vdd => vdd,
296
    q => i_4,
297
    i1 => b(4),
298
    i0 => a(4));
299
  en5 : latch
300
    PORT MAP (
301
    vss => vss,
302
    vdd => vdd,
303
    b => o4,
304
    en => en,
305
    a => i4);
306
  xor6 : xr2_x1
307
    PORT MAP (
308
    vss => vss,
309
    vdd => vdd,
310
    q => i_5,
311
    i1 => b(5),
312
    i0 => a(5));
313
  en6 : latch
314
    PORT MAP (
315
    vss => vss,
316
    vdd => vdd,
317
    b => o5,
318
    en => en,
319
    a => i5);
320
  xor7 : xr2_x1
321
    PORT MAP (
322
    vss => vss,
323
    vdd => vdd,
324
    q => i_6,
325
    i1 => b(6),
326
    i0 => a(6));
327
  en7 : latch
328
    PORT MAP (
329
    vss => vss,
330
    vdd => vdd,
331
    b => o6,
332
    en => en,
333
    a => i6);
334
  xor8 : xr2_x1
335
    PORT MAP (
336
    vss => vss,
337
    vdd => vdd,
338
    q => i_7,
339
    i1 => b(7),
340
    i0 => a(7));
341
  en8 : latch
342
    PORT MAP (
343
    vss => vss,
344
    vdd => vdd,
345
    b => o7,
346
    en => en,
347
    a => i7);
348
  xor9 : xr2_x1
349
    PORT MAP (
350
    vss => vss,
351
    vdd => vdd,
352
    q => i_8,
353
    i1 => b(8),
354
    i0 => a(8));
355
  en9 : latch
356
    PORT MAP (
357
    vss => vss,
358
    vdd => vdd,
359
    b => o8,
360
    en => en,
361
    a => i8);
362
  xor10 : xr2_x1
363
    PORT MAP (
364
    vss => vss,
365
    vdd => vdd,
366
    q => i_9,
367
    i1 => b(9),
368
    i0 => a(9));
369
  en10 : latch
370
    PORT MAP (
371
    vss => vss,
372
    vdd => vdd,
373
    b => o9,
374
    en => en,
375
    a => i9);
376
  xor11 : xr2_x1
377
    PORT MAP (
378
    vss => vss,
379
    vdd => vdd,
380
    q => i_10,
381
    i1 => b(10),
382
    i0 => a(10));
383
  en11 : latch
384
    PORT MAP (
385
    vss => vss,
386
    vdd => vdd,
387
    b => o10,
388
    en => en,
389
    a => i10);
390
  xor12 : xr2_x1
391
    PORT MAP (
392
    vss => vss,
393
    vdd => vdd,
394
    q => i_11,
395
    i1 => b(11),
396
    i0 => a(11));
397
  en12 : latch
398
    PORT MAP (
399
    vss => vss,
400
    vdd => vdd,
401
    b => o11,
402
    en => en,
403
    a => i11);
404
  xor13 : xr2_x1
405
    PORT MAP (
406
    vss => vss,
407
    vdd => vdd,
408
    q => i_12,
409
    i1 => b(12),
410
    i0 => a(12));
411
  en13 : latch
412
    PORT MAP (
413
    vss => vss,
414
    vdd => vdd,
415
    b => o12,
416
    en => en,
417
    a => i12);
418
  xor14 : xr2_x1
419
    PORT MAP (
420
    vss => vss,
421
    vdd => vdd,
422
    q => i_13,
423
    i1 => b(13),
424
    i0 => a(13));
425
  en14 : latch
426
    PORT MAP (
427
    vss => vss,
428
    vdd => vdd,
429
    b => o13,
430
    en => en,
431
    a => i13);
432
  xor15 : xr2_x1
433
    PORT MAP (
434
    vss => vss,
435
    vdd => vdd,
436
    q => i_14,
437
    i1 => b(14),
438
    i0 => a(14));
439
  en15 : latch
440
    PORT MAP (
441
    vss => vss,
442
    vdd => vdd,
443
    b => o14,
444
    en => en,
445
    a => i14);
446
  xor16 : xr2_x1
447
    PORT MAP (
448
    vss => vss,
449
    vdd => vdd,
450
    q => i_15,
451
    i1 => b(15),
452
    i0 => a(15));
453
  en16 : latch
454
    PORT MAP (
455
    vss => vss,
456
    vdd => vdd,
457
    b => o15,
458
    en => en,
459
    a => i15);
460
  xor17 : xr2_x1
461
    PORT MAP (
462
    vss => vss,
463
    vdd => vdd,
464
    q => i_16,
465
    i1 => b(16),
466
    i0 => a(16));
467
  en17 : latch
468
    PORT MAP (
469
    vss => vss,
470
    vdd => vdd,
471
    b => o16,
472
    en => en,
473
    a => i16);
474
  xor18 : xr2_x1
475
    PORT MAP (
476
    vss => vss,
477
    vdd => vdd,
478
    q => i_17,
479
    i1 => b(17),
480
    i0 => a(17));
481
  en18 : latch
482
    PORT MAP (
483
    vss => vss,
484
    vdd => vdd,
485
    b => o17,
486
    en => en,
487
    a => i17);
488
  xor19 : xr2_x1
489
    PORT MAP (
490
    vss => vss,
491
    vdd => vdd,
492
    q => i_18,
493
    i1 => b(18),
494
    i0 => a(18));
495
  en19 : latch
496
    PORT MAP (
497
    vss => vss,
498
    vdd => vdd,
499
    b => o18,
500
    en => en,
501
    a => i18);
502
  xor20 : xr2_x1
503
    PORT MAP (
504
    vss => vss,
505
    vdd => vdd,
506
    q => i_19,
507
    i1 => b(19),
508
    i0 => a(19));
509
  en20 : latch
510
    PORT MAP (
511
    vss => vss,
512
    vdd => vdd,
513
    b => o19,
514
    en => en,
515
    a => i19);
516
  xor21 : xr2_x1
517
    PORT MAP (
518
    vss => vss,
519
    vdd => vdd,
520
    q => i_20,
521
    i1 => b(20),
522
    i0 => a(20));
523
  en21 : latch
524
    PORT MAP (
525
    vss => vss,
526
    vdd => vdd,
527
    b => o20,
528
    en => en,
529
    a => i20);
530
  xor22 : xr2_x1
531
    PORT MAP (
532
    vss => vss,
533
    vdd => vdd,
534
    q => i_21,
535
    i1 => b(21),
536
    i0 => a(21));
537
  en22 : latch
538
    PORT MAP (
539
    vss => vss,
540
    vdd => vdd,
541
    b => o21,
542
    en => en,
543
    a => i21);
544
  xor23 : xr2_x1
545
    PORT MAP (
546
    vss => vss,
547
    vdd => vdd,
548
    q => i_22,
549
    i1 => b(22),
550
    i0 => a(22));
551
  en23 : latch
552
    PORT MAP (
553
    vss => vss,
554
    vdd => vdd,
555
    b => o22,
556
    en => en,
557
    a => i22);
558
  xor24 : xr2_x1
559
    PORT MAP (
560
    vss => vss,
561
    vdd => vdd,
562
    q => i_23,
563
    i1 => b(23),
564
    i0 => a(23));
565
  en24 : latch
566
    PORT MAP (
567
    vss => vss,
568
    vdd => vdd,
569
    b => o23,
570
    en => en,
571
    a => i23);
572
  xor25 : xr2_x1
573
    PORT MAP (
574
    vss => vss,
575
    vdd => vdd,
576
    q => i_24,
577
    i1 => b(24),
578
    i0 => a(24));
579
  en25 : latch
580
    PORT MAP (
581
    vss => vss,
582
    vdd => vdd,
583
    b => o24,
584
    en => en,
585
    a => i24);
586
  xor26 : xr2_x1
587
    PORT MAP (
588
    vss => vss,
589
    vdd => vdd,
590
    q => i_25,
591
    i1 => b(25),
592
    i0 => a(25));
593
  en26 : latch
594
    PORT MAP (
595
    vss => vss,
596
    vdd => vdd,
597
    b => o25,
598
    en => en,
599
    a => i25);
600
  xor27 : xr2_x1
601
    PORT MAP (
602
    vss => vss,
603
    vdd => vdd,
604
    q => i_26,
605
    i1 => b(26),
606
    i0 => a(26));
607
  en27 : latch
608
    PORT MAP (
609
    vss => vss,
610
    vdd => vdd,
611
    b => o26,
612
    en => en,
613
    a => i26);
614
  xor28 : xr2_x1
615
    PORT MAP (
616
    vss => vss,
617
    vdd => vdd,
618
    q => i_27,
619
    i1 => b(27),
620
    i0 => a(27));
621
  en28 : latch
622
    PORT MAP (
623
    vss => vss,
624
    vdd => vdd,
625
    b => o27,
626
    en => en,
627
    a => i27);
628
  xor29 : xr2_x1
629
    PORT MAP (
630
    vss => vss,
631
    vdd => vdd,
632
    q => i_28,
633
    i1 => b(28),
634
    i0 => a(28));
635
  en29 : latch
636
    PORT MAP (
637
    vss => vss,
638
    vdd => vdd,
639
    b => o28,
640
    en => en,
641
    a => i28);
642
  xor30 : xr2_x1
643
    PORT MAP (
644
    vss => vss,
645
    vdd => vdd,
646
    q => i_29,
647
    i1 => b(29),
648
    i0 => a(29));
649
  en30 : latch
650
    PORT MAP (
651
    vss => vss,
652
    vdd => vdd,
653
    b => o29,
654
    en => en,
655
    a => i29);
656
  xor31 : xr2_x1
657
    PORT MAP (
658
    vss => vss,
659
    vdd => vdd,
660
    q => i_30,
661
    i1 => b(30),
662
    i0 => a(30));
663
  en31 : latch
664
    PORT MAP (
665
    vss => vss,
666
    vdd => vdd,
667
    b => o30,
668
    en => en,
669
    a => i30);
670
  xor32 : xr2_x1
671
    PORT MAP (
672
    vss => vss,
673
    vdd => vdd,
674
    q => i_31,
675
    i1 => b(31),
676
    i0 => a(31));
677
  en32 : latch
678
    PORT MAP (
679
    vss => vss,
680
    vdd => vdd,
681
    b => o31,
682
    en => en,
683
    a => i31);
684
  xor33 : xr2_x1
685
    PORT MAP (
686
    vss => vss,
687
    vdd => vdd,
688
    q => i_32,
689
    i1 => b(32),
690
    i0 => a(32));
691
  en33 : latch
692
    PORT MAP (
693
    vss => vss,
694
    vdd => vdd,
695
    b => o32,
696
    en => en,
697
    a => i32);
698
  xor34 : xr2_x1
699
    PORT MAP (
700
    vss => vss,
701
    vdd => vdd,
702
    q => i_33,
703
    i1 => b(33),
704
    i0 => a(33));
705
  en34 : latch
706
    PORT MAP (
707
    vss => vss,
708
    vdd => vdd,
709
    b => o33,
710
    en => en,
711
    a => i33);
712
  xor35 : xr2_x1
713
    PORT MAP (
714
    vss => vss,
715
    vdd => vdd,
716
    q => i_34,
717
    i1 => b(34),
718
    i0 => a(34));
719
  en35 : latch
720
    PORT MAP (
721
    vss => vss,
722
    vdd => vdd,
723
    b => o34,
724
    en => en,
725
    a => i34);
726
  xor36 : xr2_x1
727
    PORT MAP (
728
    vss => vss,
729
    vdd => vdd,
730
    q => i_35,
731
    i1 => b(35),
732
    i0 => a(35));
733
  en36 : latch
734
    PORT MAP (
735
    vss => vss,
736
    vdd => vdd,
737
    b => o35,
738
    en => en,
739
    a => i35);
740
  xor37 : xr2_x1
741
    PORT MAP (
742
    vss => vss,
743
    vdd => vdd,
744
    q => i_36,
745
    i1 => b(36),
746
    i0 => a(36));
747
  en37 : latch
748
    PORT MAP (
749
    vss => vss,
750
    vdd => vdd,
751
    b => o36,
752
    en => en,
753
    a => i36);
754
  xor38 : xr2_x1
755
    PORT MAP (
756
    vss => vss,
757
    vdd => vdd,
758
    q => i_37,
759
    i1 => b(37),
760
    i0 => a(37));
761
  en38 : latch
762
    PORT MAP (
763
    vss => vss,
764
    vdd => vdd,
765
    b => o37,
766
    en => en,
767
    a => i37);
768
  xor39 : xr2_x1
769
    PORT MAP (
770
    vss => vss,
771
    vdd => vdd,
772
    q => i_38,
773
    i1 => b(38),
774
    i0 => a(38));
775
  en39 : latch
776
    PORT MAP (
777
    vss => vss,
778
    vdd => vdd,
779
    b => o38,
780
    en => en,
781
    a => i38);
782
  xor40 : xr2_x1
783
    PORT MAP (
784
    vss => vss,
785
    vdd => vdd,
786
    q => i_39,
787
    i1 => b(39),
788
    i0 => a(39));
789
  en40 : latch
790
    PORT MAP (
791
    vss => vss,
792
    vdd => vdd,
793
    b => o39,
794
    en => en,
795
    a => i39);
796
  xor41 : xr2_x1
797
    PORT MAP (
798
    vss => vss,
799
    vdd => vdd,
800
    q => i_40,
801
    i1 => b(40),
802
    i0 => a(40));
803
  en41 : latch
804
    PORT MAP (
805
    vss => vss,
806
    vdd => vdd,
807
    b => o40,
808
    en => en,
809
    a => i40);
810
  xor42 : xr2_x1
811
    PORT MAP (
812
    vss => vss,
813
    vdd => vdd,
814
    q => i_41,
815
    i1 => b(41),
816
    i0 => a(41));
817
  en42 : latch
818
    PORT MAP (
819
    vss => vss,
820
    vdd => vdd,
821
    b => o41,
822
    en => en,
823
    a => i41);
824
  xor43 : xr2_x1
825
    PORT MAP (
826
    vss => vss,
827
    vdd => vdd,
828
    q => i_42,
829
    i1 => b(42),
830
    i0 => a(42));
831
  en43 : latch
832
    PORT MAP (
833
    vss => vss,
834
    vdd => vdd,
835
    b => o42,
836
    en => en,
837
    a => i42);
838
  xor44 : xr2_x1
839
    PORT MAP (
840
    vss => vss,
841
    vdd => vdd,
842
    q => i_43,
843
    i1 => b(43),
844
    i0 => a(43));
845
  en44 : latch
846
    PORT MAP (
847
    vss => vss,
848
    vdd => vdd,
849
    b => o43,
850
    en => en,
851
    a => i43);
852
  xor45 : xr2_x1
853
    PORT MAP (
854
    vss => vss,
855
    vdd => vdd,
856
    q => i_44,
857
    i1 => b(44),
858
    i0 => a(44));
859
  en45 : latch
860
    PORT MAP (
861
    vss => vss,
862
    vdd => vdd,
863
    b => o44,
864
    en => en,
865
    a => i44);
866
  xor46 : xr2_x1
867
    PORT MAP (
868
    vss => vss,
869
    vdd => vdd,
870
    q => i_45,
871
    i1 => b(45),
872
    i0 => a(45));
873
  en46 : latch
874
    PORT MAP (
875
    vss => vss,
876
    vdd => vdd,
877
    b => o45,
878
    en => en,
879
    a => i45);
880
  xor47 : xr2_x1
881
    PORT MAP (
882
    vss => vss,
883
    vdd => vdd,
884
    q => i_46,
885
    i1 => b(46),
886
    i0 => a(46));
887
  en47 : latch
888
    PORT MAP (
889
    vss => vss,
890
    vdd => vdd,
891
    b => o46,
892
    en => en,
893
    a => i46);
894
  xor48 : xr2_x1
895
    PORT MAP (
896
    vss => vss,
897
    vdd => vdd,
898
    q => i_47,
899
    i1 => b(47),
900
    i0 => a(47));
901
  en48 : latch
902
    PORT MAP (
903
    vss => vss,
904
    vdd => vdd,
905
    b => o47,
906
    en => en,
907
    a => i47);
908
  xor49 : xr2_x1
909
    PORT MAP (
910
    vss => vss,
911
    vdd => vdd,
912
    q => i_48,
913
    i1 => b(48),
914
    i0 => a(48));
915
  en49 : latch
916
    PORT MAP (
917
    vss => vss,
918
    vdd => vdd,
919
    b => o48,
920
    en => en,
921
    a => i48);
922
  xor50 : xr2_x1
923
    PORT MAP (
924
    vss => vss,
925
    vdd => vdd,
926
    q => i_49,
927
    i1 => b(49),
928
    i0 => a(49));
929
  en50 : latch
930
    PORT MAP (
931
    vss => vss,
932
    vdd => vdd,
933
    b => o49,
934
    en => en,
935
    a => i49);
936
  xor51 : xr2_x1
937
    PORT MAP (
938
    vss => vss,
939
    vdd => vdd,
940
    q => i_50,
941
    i1 => b(50),
942
    i0 => a(50));
943
  en51 : latch
944
    PORT MAP (
945
    vss => vss,
946
    vdd => vdd,
947
    b => o50,
948
    en => en,
949
    a => i50);
950
  xor52 : xr2_x1
951
    PORT MAP (
952
    vss => vss,
953
    vdd => vdd,
954
    q => i_51,
955
    i1 => b(51),
956
    i0 => a(51));
957
  en52 : latch
958
    PORT MAP (
959
    vss => vss,
960
    vdd => vdd,
961
    b => o51,
962
    en => en,
963
    a => i51);
964
  xor53 : xr2_x1
965
    PORT MAP (
966
    vss => vss,
967
    vdd => vdd,
968
    q => i_52,
969
    i1 => b(52),
970
    i0 => a(52));
971
  en53 : latch
972
    PORT MAP (
973
    vss => vss,
974
    vdd => vdd,
975
    b => o52,
976
    en => en,
977
    a => i52);
978
  xor54 : xr2_x1
979
    PORT MAP (
980
    vss => vss,
981
    vdd => vdd,
982
    q => i_53,
983
    i1 => b(53),
984
    i0 => a(53));
985
  en54 : latch
986
    PORT MAP (
987
    vss => vss,
988
    vdd => vdd,
989
    b => o53,
990
    en => en,
991
    a => i53);
992
  xor55 : xr2_x1
993
    PORT MAP (
994
    vss => vss,
995
    vdd => vdd,
996
    q => i_54,
997
    i1 => b(54),
998
    i0 => a(54));
999
  en55 : latch
1000
    PORT MAP (
1001
    vss => vss,
1002
    vdd => vdd,
1003
    b => o54,
1004
    en => en,
1005
    a => i54);
1006
  xor56 : xr2_x1
1007
    PORT MAP (
1008
    vss => vss,
1009
    vdd => vdd,
1010
    q => i_55,
1011
    i1 => b(55),
1012
    i0 => a(55));
1013
  en56 : latch
1014
    PORT MAP (
1015
    vss => vss,
1016
    vdd => vdd,
1017
    b => o55,
1018
    en => en,
1019
    a => i55);
1020
  xor57 : xr2_x1
1021
    PORT MAP (
1022
    vss => vss,
1023
    vdd => vdd,
1024
    q => i_56,
1025
    i1 => b(56),
1026
    i0 => a(56));
1027
  en57 : latch
1028
    PORT MAP (
1029
    vss => vss,
1030
    vdd => vdd,
1031
    b => o56,
1032
    en => en,
1033
    a => i56);
1034
  xor58 : xr2_x1
1035
    PORT MAP (
1036
    vss => vss,
1037
    vdd => vdd,
1038
    q => i_57,
1039
    i1 => b(57),
1040
    i0 => a(57));
1041
  en58 : latch
1042
    PORT MAP (
1043
    vss => vss,
1044
    vdd => vdd,
1045
    b => o57,
1046
    en => en,
1047
    a => i57);
1048
  xor59 : xr2_x1
1049
    PORT MAP (
1050
    vss => vss,
1051
    vdd => vdd,
1052
    q => i_58,
1053
    i1 => b(58),
1054
    i0 => a(58));
1055
  en59 : latch
1056
    PORT MAP (
1057
    vss => vss,
1058
    vdd => vdd,
1059
    b => o58,
1060
    en => en,
1061
    a => i58);
1062
  xor60 : xr2_x1
1063
    PORT MAP (
1064
    vss => vss,
1065
    vdd => vdd,
1066
    q => i_59,
1067
    i1 => b(59),
1068
    i0 => a(59));
1069
  en60 : latch
1070
    PORT MAP (
1071
    vss => vss,
1072
    vdd => vdd,
1073
    b => o59,
1074
    en => en,
1075
    a => i59);
1076
  xor61 : xr2_x1
1077
    PORT MAP (
1078
    vss => vss,
1079
    vdd => vdd,
1080
    q => i_60,
1081
    i1 => b(60),
1082
    i0 => a(60));
1083
  en61 : latch
1084
    PORT MAP (
1085
    vss => vss,
1086
    vdd => vdd,
1087
    b => o60,
1088
    en => en,
1089
    a => i60);
1090
  xor62 : xr2_x1
1091
    PORT MAP (
1092
    vss => vss,
1093
    vdd => vdd,
1094
    q => i_61,
1095
    i1 => b(61),
1096
    i0 => a(61));
1097
  en62 : latch
1098
    PORT MAP (
1099
    vss => vss,
1100
    vdd => vdd,
1101
    b => o61,
1102
    en => en,
1103
    a => i61);
1104
  xor63 : xr2_x1
1105
    PORT MAP (
1106
    vss => vss,
1107
    vdd => vdd,
1108
    q => i_62,
1109
    i1 => b(62),
1110
    i0 => a(62));
1111
  en63 : latch
1112
    PORT MAP (
1113
    vss => vss,
1114
    vdd => vdd,
1115
    b => o62,
1116
    en => en,
1117
    a => i62);
1118
  xor64 : xr2_x1
1119
    PORT MAP (
1120
    vss => vss,
1121
    vdd => vdd,
1122
    q => i_63,
1123
    i1 => b(63),
1124
    i0 => a(63));
1125
  en64 : latch
1126
    PORT MAP (
1127
    vss => vss,
1128
    vdd => vdd,
1129
    b => o63,
1130
    en => en,
1131
    a => i63);
1132
 
1133
end VST;

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.