1 |
256 |
creep |
######################################################
|
2 |
|
|
# #
|
3 |
|
|
# Cadence Design Systems #
|
4 |
|
|
# FirstEncounter Floor Plan Information #
|
5 |
|
|
# #
|
6 |
|
|
######################################################
|
7 |
|
|
# Created by First Encounter v07.10-p011_1 on Thu Aug 6 06:27:23 2009
|
8 |
|
|
|
9 |
|
|
Version: 8
|
10 |
|
|
|
11 |
|
|
Head Box: 0.0000 0.0000 2070.0000 1960.0000
|
12 |
|
|
IO Box: 430.0000 430.0000 1640.0000 1530.0000
|
13 |
|
|
Core Box: 492.2000 492.0000 1580.0000 1452.0000
|
14 |
|
|
UseStdUtil: false
|
15 |
|
|
|
16 |
|
|
######################################################
|
17 |
|
|
# DesignRoutingHalo:
|
18 |
|
|
######################################################
|
19 |
|
|
|
20 |
|
|
######################################################
|
21 |
|
|
# Core Rows Parameters: #
|
22 |
|
|
######################################################
|
23 |
|
|
Row Spacing = 0.000000
|
24 |
|
|
Row SpacingType = 2
|
25 |
|
|
Row Flip = 2
|
26 |
|
|
Core Row Site: core_l
|
27 |
|
|
|
28 |
|
|
##############################################################################
|
29 |
|
|
# DefRow: #
|
30 |
|
|
##############################################################################
|
31 |
|
|
DefRow: ROW_0 core_l 492.2000 492.0000 FS 472 1 2.3000 0.0000
|
32 |
|
|
DefRow: ROW_1 core_l 492.2000 511.2000 N 472 1 2.3000 0.0000
|
33 |
|
|
DefRow: ROW_2 core_l 492.2000 530.4000 FS 472 1 2.3000 0.0000
|
34 |
|
|
DefRow: ROW_3 core_l 492.2000 549.6000 N 472 1 2.3000 0.0000
|
35 |
|
|
DefRow: ROW_4 core_l 492.2000 568.8000 FS 472 1 2.3000 0.0000
|
36 |
|
|
DefRow: ROW_5 core_l 492.2000 588.0000 N 472 1 2.3000 0.0000
|
37 |
|
|
DefRow: ROW_6 core_l 492.2000 607.2000 FS 472 1 2.3000 0.0000
|
38 |
|
|
DefRow: ROW_7 core_l 492.2000 626.4000 N 472 1 2.3000 0.0000
|
39 |
|
|
DefRow: ROW_8 core_l 492.2000 645.6000 FS 472 1 2.3000 0.0000
|
40 |
|
|
DefRow: ROW_9 core_l 492.2000 664.8000 N 472 1 2.3000 0.0000
|
41 |
|
|
DefRow: ROW_10 core_l 492.2000 684.0000 FS 472 1 2.3000 0.0000
|
42 |
|
|
DefRow: ROW_11 core_l 492.2000 703.2000 N 472 1 2.3000 0.0000
|
43 |
|
|
DefRow: ROW_12 core_l 492.2000 722.4000 FS 472 1 2.3000 0.0000
|
44 |
|
|
DefRow: ROW_13 core_l 492.2000 741.6000 N 472 1 2.3000 0.0000
|
45 |
|
|
DefRow: ROW_14 core_l 492.2000 760.8000 FS 472 1 2.3000 0.0000
|
46 |
|
|
DefRow: ROW_15 core_l 492.2000 780.0000 N 472 1 2.3000 0.0000
|
47 |
|
|
DefRow: ROW_16 core_l 492.2000 799.2000 FS 472 1 2.3000 0.0000
|
48 |
|
|
DefRow: ROW_17 core_l 492.2000 818.4000 N 472 1 2.3000 0.0000
|
49 |
|
|
DefRow: ROW_18 core_l 492.2000 837.6000 FS 472 1 2.3000 0.0000
|
50 |
|
|
DefRow: ROW_19 core_l 492.2000 856.8000 N 472 1 2.3000 0.0000
|
51 |
|
|
DefRow: ROW_20 core_l 492.2000 876.0000 FS 472 1 2.3000 0.0000
|
52 |
|
|
DefRow: ROW_21 core_l 492.2000 895.2000 N 472 1 2.3000 0.0000
|
53 |
|
|
DefRow: ROW_22 core_l 492.2000 914.4000 FS 472 1 2.3000 0.0000
|
54 |
|
|
DefRow: ROW_23 core_l 492.2000 933.6000 N 472 1 2.3000 0.0000
|
55 |
|
|
DefRow: ROW_24 core_l 492.2000 952.8000 FS 472 1 2.3000 0.0000
|
56 |
|
|
DefRow: ROW_25 core_l 492.2000 972.0000 N 472 1 2.3000 0.0000
|
57 |
|
|
DefRow: ROW_26 core_l 492.2000 991.2000 FS 472 1 2.3000 0.0000
|
58 |
|
|
DefRow: ROW_27 core_l 492.2000 1010.4000 N 472 1 2.3000 0.0000
|
59 |
|
|
DefRow: ROW_28 core_l 492.2000 1029.6000 FS 472 1 2.3000 0.0000
|
60 |
|
|
DefRow: ROW_29 core_l 492.2000 1048.8000 N 472 1 2.3000 0.0000
|
61 |
|
|
DefRow: ROW_30 core_l 492.2000 1068.0000 FS 472 1 2.3000 0.0000
|
62 |
|
|
DefRow: ROW_31 core_l 492.2000 1087.2000 N 472 1 2.3000 0.0000
|
63 |
|
|
DefRow: ROW_32 core_l 492.2000 1106.4000 FS 472 1 2.3000 0.0000
|
64 |
|
|
DefRow: ROW_33 core_l 492.2000 1125.6000 N 472 1 2.3000 0.0000
|
65 |
|
|
DefRow: ROW_34 core_l 492.2000 1144.8000 FS 472 1 2.3000 0.0000
|
66 |
|
|
DefRow: ROW_35 core_l 492.2000 1164.0000 N 472 1 2.3000 0.0000
|
67 |
|
|
DefRow: ROW_36 core_l 492.2000 1183.2000 FS 472 1 2.3000 0.0000
|
68 |
|
|
DefRow: ROW_37 core_l 492.2000 1202.4000 N 472 1 2.3000 0.0000
|
69 |
|
|
DefRow: ROW_38 core_l 492.2000 1221.6000 FS 472 1 2.3000 0.0000
|
70 |
|
|
DefRow: ROW_39 core_l 492.2000 1240.8000 N 472 1 2.3000 0.0000
|
71 |
|
|
DefRow: ROW_40 core_l 492.2000 1260.0000 FS 472 1 2.3000 0.0000
|
72 |
|
|
DefRow: ROW_41 core_l 492.2000 1279.2000 N 472 1 2.3000 0.0000
|
73 |
|
|
DefRow: ROW_42 core_l 492.2000 1298.4000 FS 472 1 2.3000 0.0000
|
74 |
|
|
DefRow: ROW_43 core_l 492.2000 1317.6000 N 472 1 2.3000 0.0000
|
75 |
|
|
DefRow: ROW_44 core_l 492.2000 1336.8000 FS 472 1 2.3000 0.0000
|
76 |
|
|
DefRow: ROW_45 core_l 492.2000 1356.0000 N 472 1 2.3000 0.0000
|
77 |
|
|
DefRow: ROW_46 core_l 492.2000 1375.2000 FS 472 1 2.3000 0.0000
|
78 |
|
|
DefRow: ROW_47 core_l 492.2000 1394.4000 N 472 1 2.3000 0.0000
|
79 |
|
|
DefRow: ROW_48 core_l 492.2000 1413.6000 FS 472 1 2.3000 0.0000
|
80 |
|
|
DefRow: ROW_49 core_l 492.2000 1432.8000 N 472 1 2.3000 0.0000
|
81 |
|
|
|
82 |
|
|
######################################################
|
83 |
|
|
# Track: dir start number space layer_num layer1 ...#
|
84 |
|
|
######################################################
|
85 |
|
|
Track: X 1.1500 900 2.3000 1 3
|
86 |
|
|
Track: Y 2.4000 816 2.4000 1 3
|
87 |
|
|
Track: Y 2.4000 816 2.4000 1 2
|
88 |
|
|
Track: X 1.1500 900 2.3000 1 2
|
89 |
|
|
Track: X 1.1500 900 2.3000 1 1
|
90 |
|
|
Track: Y 2.4000 816 2.4000 1 1
|
91 |
|
|
|
92 |
|
|
######################################################
|
93 |
|
|
# GCellGrid: dir start number space #
|
94 |
|
|
######################################################
|
95 |
|
|
GCellGrid: Y 1960.0500 1 38.6500
|
96 |
|
|
GCellGrid: Y 81.4000 47 40.0000
|
97 |
|
|
GCellGrid: Y -0.0500 2 41.4500
|
98 |
|
|
GCellGrid: X 2070.0500 1 29.9000
|
99 |
|
|
GCellGrid: X 80.1500 50 40.0000
|
100 |
|
|
GCellGrid: X -0.0500 2 40.2000
|
101 |
|
|
|
102 |
|
|
######################################################
|
103 |
|
|
# SpareCell: cellName #
|
104 |
|
|
# SpareInst: instName #
|
105 |
|
|
######################################################
|
106 |
|
|
|
107 |
|
|
######################################################
|
108 |
|
|
# ScanGroup: groupName startPin stopPin #
|
109 |
|
|
######################################################
|
110 |
|
|
|
111 |
|
|
######################################################
|
112 |
|
|
# JtagCell: leafCellName #
|
113 |
|
|
# JtagInst: #
|
114 |
|
|
######################################################
|
115 |
|
|
|
116 |
|
|
##############################################################################
|
117 |
|
|
# BlackBox: -cell { -size | { -area \ #
|
118 |
|
|
# -gatecount } \ #
|
119 |
|
|
# [-minwidth | -minheight | -fixedwidh | -fixedheight ] \ #
|
120 |
|
|
# -aspectratio } #
|
121 |
|
|
# [-boxList #
|
122 |
|
|
# ConstraintBox: #
|
123 |
|
|
# ... ] #
|
124 |
|
|
##############################################################################
|
125 |
|
|
|
126 |
|
|
#########################################################
|
127 |
|
|
# PhysicalNet: [-pwr|-gnd|-tiehi|-tielo] #
|
128 |
|
|
#########################################################
|
129 |
|
|
PhysicalNet: vdd! -pwr
|
130 |
|
|
PhysicalNet: gnd! -gnd
|
131 |
|
|
|
132 |
|
|
#########################################################
|
133 |
|
|
# PhysicalInstance: # |
|
134 |
|
|
#########################################################
|
135 |
|
|
|
136 |
|
|
#####################################################################
|
137 |
|
|
# Group: [-isPhyHier] #
|
138 |
|
|
# #
|
139 |
|
|
# ... #
|
140 |
|
|
#####################################################################
|
141 |
|
|
|
142 |
|
|
#####################################################################
|
143 |
|
|
# Fence: #
|
144 |
|
|
# ConstraintBox: #
|
145 |
|
|
# ... #
|
146 |
|
|
# Region: #
|
147 |
|
|
# ConstraintBox: #
|
148 |
|
|
# ... #
|
149 |
|
|
# Guide: #
|
150 |
|
|
# ConstraintBox: #
|
151 |
|
|
# ... #
|
152 |
|
|
# SoftGuide: #
|
153 |
|
|
# ... #
|
154 |
|
|
#####################################################################
|
155 |
|
|
|
156 |
|
|
###########################################################################
|
157 |
|
|
# #
|
158 |
|
|
# #
|
159 |
|
|
# ... #
|
160 |
|
|
# #
|
161 |
|
|
#
|
162 |
|
|
# coreToLeft=fval coreToRight=fval coreToTop=fval coreToBottom=fval #
|
163 |
|
|
# pinSpacingNorth=val pinSpacingWest=val pinSpacingSouth=val #
|
164 |
|
|
# pinSpacingEast=val blockedLayers=xval routingStyle=x|m > #
|
165 |
|
|
# #
|
166 |
|
|
# #
|
167 |
|
|
# #
|
168 |
|
|
# #
|
169 |
|
|
# #
|
170 |
|
|
# #
|
171 |
|
|
# #
|
172 |
|
|
# #
|
173 |
|
|
#
|
174 |
|
|
# pins=nr spacing=val isOptOrder=1 isAltLayer=1 > #
|
175 |
|
|
# ... #
|
176 |
|
|
# #
|
177 |
|
|
# #
|
178 |
|
|
# #
|
179 |
|
|
# ... #
|
180 |
|
|
# #
|
181 |
|
|
# #
|
182 |
|
|
# ... #
|
183 |
|
|
# #
|
184 |
|
|
# #
|
185 |
|
|
###########################################################################
|
186 |
|
|
|
187 |
|
|
|
188 |
|
|
|
189 |
|
|
######################################################
|
190 |
|
|
# Instance: #
|
191 |
|
|
######################################################
|
192 |
|
|
|
193 |
|
|
#################################################################
|
194 |
|
|
# Block: [ ] #
|
195 |
|
|
# [ #
|
196 |
|
|
# ] #
|
197 |
|
|
# [ ] #
|
198 |
|
|
# #
|
199 |
|
|
# Block with INT_MAX loc is for recording the halo block with #
|
200 |
|
|
# non-prePlaced status #
|
201 |
|
|
#################################################################
|
202 |
|
|
|
203 |
|
|
######################################################
|
204 |
|
|
# BlockLayerObstruct: ... #
|
205 |
|
|
######################################################
|
206 |
|
|
|
207 |
|
|
######################################################
|
208 |
|
|
# FeedthroughBuffer: #
|
209 |
|
|
######################################################
|
210 |
|
|
|
211 |
|
|
#################################################################
|
212 |
|
|
# #
|
213 |
|
|
# #
|
214 |
|
|
# #
|
215 |
|
|
# ... #
|
216 |
|
|
# #
|
217 |
|
|
# #
|
218 |
|
|
#################################################################
|
219 |
|
|
|
220 |
|
|
###########################################################################
|
221 |
|
|
# #
|
222 |
|
|
# #
|
223 |
|
|
# #
|
224 |
|
|
# #
|
225 |
|
|
# ... #
|
226 |
|
|
# #
|
227 |
|
|
# #
|
228 |
|
|
# #
|
229 |
|
|
###########################################################################
|
230 |
|
|
|
231 |
|
|
######################################################
|
232 |
|
|
# PrerouteAsObstruct: #
|
233 |
|
|
######################################################
|
234 |
|
|
PrerouteAsObstruct: 0x7
|
235 |
|
|
|
236 |
|
|
######################################################
|
237 |
|
|
# NetWeight: #
|
238 |
|
|
######################################################
|
239 |
|
|
|
240 |
|
|
#################################################################
|
241 |
|
|
# SprFile: #
|
242 |
|
|
#################################################################
|
243 |
|
|
SprFile: t6507lp_io.fp.spr
|
244 |
|
|
|
245 |
|
|
#######################################################################################
|
246 |
|
|
# IO: {-power|-ground|-} \ #
|
247 |
|
|
# [isCovered isPrePlaced] #
|
248 |
|
|
# IOPin: {placed|fixed|cover|-} #
|
249 |
|
|
# PinBox: #
|
250 |
|
|
# PinPoly: ... #
|
251 |
|
|
#######################################################################################
|
252 |
|
|
IO: filler1 FILLERP_110 1530.0000 1530.0000 N R180 - 01
|
253 |
|
|
IO: data_in_pad7 ICP 1420.0000 1530.0000 N R180 - 01
|
254 |
|
|
IO: data_in_pad6 ICP 1310.0000 1530.0000 N R180 - 01
|
255 |
|
|
IO: data_in_pad5 ICP 1200.0000 1530.0000 N R180 - 01
|
256 |
|
|
IO: data_in_pad4 ICP 1090.0000 1530.0000 N R180 - 01
|
257 |
|
|
IO: gnd_pad_up GND5ALLPADP 980.0000 1530.0000 N R180 - 01
|
258 |
|
|
IO: vdd_pad_up VDD5ALLPADP 870.0000 1530.0000 N R180 - 01
|
259 |
|
|
IO: data_in_pad3 ICP 760.0000 1530.0000 N R180 - 01
|
260 |
|
|
IO: data_in_pad2 ICP 650.0000 1530.0000 N R180 - 01
|
261 |
|
|
IO: data_in_pad1 ICP 540.0000 1530.0000 N R180 - 01
|
262 |
|
|
IO: data_in_pad0 ICP 430.0000 1530.0000 N R180 - 01
|
263 |
|
|
IO: right_up_pad CORNERCLMP 1640.0000 1530.0000 NE R180 - 01
|
264 |
|
|
IO: left_up_pad CORNERCLMP 0.0000 1530.0000 NW R270 - 01
|
265 |
|
|
IO: reset_n_pad ICP 0.0000 1420.0000 W R270 - 01
|
266 |
|
|
IO: clk_pad ICP 0.0000 1310.0000 W R270 - 01
|
267 |
|
|
IO: rw_mem_pad BT4P 0.0000 1200.0000 W R270 - 01
|
268 |
|
|
IO: address_pad12 BT4P 0.0000 1090.0000 W R270 - 01
|
269 |
|
|
IO: gnd_pad_left GND5ALLPADP 0.0000 980.0000 W R270 - 01
|
270 |
|
|
IO: vdd_pad_left VDD5ALLPADP 0.0000 870.0000 W R270 - 01
|
271 |
|
|
IO: filler0 FILLERP_110 0.0000 760.0000 W R270 - 01
|
272 |
|
|
IO: address_pad11 BT4P 0.0000 650.0000 W R270 - 01
|
273 |
|
|
IO: address_pad10 BT4P 0.0000 540.0000 W R270 - 01
|
274 |
|
|
IO: address_pad9 BT4P 0.0000 430.0000 W R270 - 01
|
275 |
|
|
IO: address_pad8 BT4P 1530.0000 0.0000 S R0 - 01
|
276 |
|
|
IO: address_pad7 BT4P 1420.0000 0.0000 S R0 - 01
|
277 |
|
|
IO: address_pad6 BT4P 1310.0000 0.0000 S R0 - 01
|
278 |
|
|
IO: address_pad5 BT4P 1200.0000 0.0000 S R0 - 01
|
279 |
|
|
IO: address_pad4 BT4P 1090.0000 0.0000 S R0 - 01
|
280 |
|
|
IO: gnd_pad_down GND5ALLPADP 980.0000 0.0000 S R0 - 01
|
281 |
|
|
IO: vdd_pad_down VDD5ALLPADP 870.0000 0.0000 S R0 - 01
|
282 |
|
|
IO: address_pad3 BT4P 760.0000 0.0000 S R0 - 01
|
283 |
|
|
IO: address_pad2 BT4P 650.0000 0.0000 S R0 - 01
|
284 |
|
|
IO: address_pad1 BT4P 540.0000 0.0000 S R0 - 01
|
285 |
|
|
IO: address_pad0 BT4P 430.0000 0.0000 S R0 - 01
|
286 |
|
|
IO: left_down_pad CORNERCLMP 0.0000 0.0000 SW R0 - 01
|
287 |
|
|
IO: right_down_pad CORNERCLMP 1640.0000 0.0000 SE R90 - 01
|
288 |
|
|
IO: data_out_pad7 BT4P 1640.0000 1420.0000 E R90 - 01
|
289 |
|
|
IO: data_out_pad6 BT4P 1640.0000 1310.0000 E R90 - 01
|
290 |
|
|
IO: data_out_pad5 BT4P 1640.0000 1200.0000 E R90 - 01
|
291 |
|
|
IO: data_out_pad4 BT4P 1640.0000 1090.0000 E R90 - 01
|
292 |
|
|
IO: gnd_pad_right GND5ALLPADP 1640.0000 980.0000 E R90 - 01
|
293 |
|
|
IO: vdd_pad_right VDD5ALLPADP 1640.0000 870.0000 E R90 - 01
|
294 |
|
|
IO: data_out_pad3 BT4P 1640.0000 760.0000 E R90 - 01
|
295 |
|
|
IO: data_out_pad2 BT4P 1640.0000 650.0000 E R90 - 01
|
296 |
|
|
IO: data_out_pad1 BT4P 1640.0000 540.0000 E R90 - 01
|
297 |
|
|
IO: data_out_pad0 BT4P 1640.0000 430.0000 E R90 - 01
|
298 |
|
|
|
299 |
|
|
#########################################################################################
|
300 |
|
|
# IOPin: {placed|fixed|cover|-} \ #
|
301 |
|
|
# [-special] [-clock] [[-spacing ] | [-drw ]] #
|
302 |
|
|
# PinBox: [-lyr ] \ #
|
303 |
|
|
# [[-spacing ] | [-drw ]] #
|
304 |
|
|
# PinPoly: ... [-lyr ] \ #
|
305 |
|
|
# [[-spacing ] | [-drw ]] #
|
306 |
|
|
# PinAntenna: LAYER #
|
307 |
|
|
#########################################################################################
|
308 |
|
|
|
309 |
|
|
#####################################################################
|
310 |
|
|
# #
|
311 |
|
|
# #
|
312 |
|
|
# #
|
313 |
|
|
# #
|
314 |
|
|
# #
|
315 |
|
|
# #
|
316 |
|
|
# where: #
|
317 |
|
|
# type is data type: Box, String, Int, PTR, Loc, ouble, Bits #
|
318 |
|
|
# obj_type are: inst, Design, instTerm, Bump #
|
319 |
|
|
#####################################################################
|
320 |
|
|
|
321 |
|
|
|
322 |
|
|
|
323 |
|
|
|
324 |
|
|
|
325 |
|
|
###########################################################$############################################################################################
|
326 |
|
|
# GlobalNetConnection: {-pin|-inst|-net} -type {pgpin|net|tiehi|tielo} {-all|-module |-region } [-override] #
|
327 |
|
|
########################################################################################################################################################
|
328 |
|
|
GlobalNetConnection: vdd! -pin VDD -inst * -type pgpin -all -override
|
329 |
|
|
GlobalNetConnection: gnd! -pin GND -inst * -type pgpin -all -override
|
330 |
|
|
|
331 |
|
|
################################################################################
|
332 |
|
|
# NetProperties: [-special] [-def_prop {int|dbl|str} ]... #
|
333 |
|
|
################################################################################
|