OpenCores
URL https://opencores.org/ocsvn/tm1637/tm1637/trunk

Subversion Repositories tm1637

[/] [tm1637/] [trunk/] [hdl/] [intel_qp/] [dec_counter/] [output_files/] [tm1637.fit.rpt] - Blame information for rev 3

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 3 mongoq
Fitter report for tm1637
2
Sat Mar 13 16:23:59 2021
3
Quartus Prime Version 20.1.0 Build 711 06/05/2020 SJ Lite Edition
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Parallel Compilation
13
  5. Incremental Compilation Preservation Summary
14
  6. Incremental Compilation Partition Settings
15
  7. Incremental Compilation Placement Preservation
16
  8. Pin-Out File
17
  9. Fitter Resource Usage Summary
18
 10. Fitter Partition Statistics
19
 11. Input Pins
20
 12. Output Pins
21
 13. Dual Purpose and Dedicated Pins
22
 14. I/O Bank Usage
23
 15. All Package Pins
24
 16. I/O Assignment Warnings
25
 17. Fitter Resource Utilization by Entity
26
 18. Delay Chain Summary
27
 19. Pad To Core Delay Chain Fanout
28
 20. Control Signals
29
 21. Global & Other Fast Signals
30
 22. Routing Usage Summary
31
 23. LAB Logic Elements
32
 24. LAB-wide Signals
33
 25. LAB Signals Sourced
34
 26. LAB Signals Sourced Out
35
 27. LAB Distinct Inputs
36
 28. I/O Rules Summary
37
 29. I/O Rules Details
38
 30. I/O Rules Matrix
39
 31. Fitter Device Options
40
 32. Operating Settings and Conditions
41
 33. Fitter Messages
42
 34. Fitter Suppressed Messages
43
 
44
 
45
 
46
----------------
47
; Legal Notice ;
48
----------------
49
Copyright (C) 2020  Intel Corporation. All rights reserved.
50
Your use of Intel Corporation's design tools, logic functions
51
and other software and tools, and any partner logic
52
functions, and any output files from any of the foregoing
53
(including device programming or simulation files), and any
54
associated documentation or information are expressly subject
55
to the terms and conditions of the Intel Program License
56
Subscription Agreement, the Intel Quartus Prime License Agreement,
57
the Intel FPGA IP License Agreement, or other applicable license
58
agreement, including, without limitation, that your use is for
59
the sole purpose of programming logic devices manufactured by
60
Intel and sold by Intel or its authorized distributors.  Please
61
refer to the applicable agreement for further details, at
62
https://fpgasoftware.intel.com/eula.
63
 
64
 
65
 
66
+----------------------------------------------------------------------------------+
67
; Fitter Summary                                                                   ;
68
+------------------------------------+---------------------------------------------+
69
; Fitter Status                      ; Successful - Sat Mar 13 16:23:59 2021       ;
70
; Quartus Prime Version              ; 20.1.0 Build 711 06/05/2020 SJ Lite Edition ;
71
; Revision Name                      ; tm1637                                      ;
72
; Top-level Entity Name              ; tm1637_toplevel                             ;
73
; Family                             ; Cyclone IV E                                ;
74
; Device                             ; EP4CE6E22C8                                 ;
75
; Timing Models                      ; Final                                       ;
76
; Total logic elements               ; 347 / 6,272 ( 6 % )                         ;
77
;     Total combinational functions  ; 332 / 6,272 ( 5 % )                         ;
78
;     Dedicated logic registers      ; 97 / 6,272 ( 2 % )                          ;
79
; Total registers                    ; 97                                          ;
80
; Total pins                         ; 3 / 92 ( 3 % )                              ;
81
; Total virtual pins                 ; 0                                           ;
82
; Total memory bits                  ; 0 / 276,480 ( 0 % )                         ;
83
; Embedded Multiplier 9-bit elements ; 0 / 30 ( 0 % )                              ;
84
; Total PLLs                         ; 0 / 2 ( 0 % )                               ;
85
+------------------------------------+---------------------------------------------+
86
 
87
 
88
+----------------------------------------------------------------------------------------------------------------------------------------------------+
89
; Fitter Settings                                                                                                                                    ;
90
+--------------------------------------------------------------------+---------------------------------------+---------------------------------------+
91
; Option                                                             ; Setting                               ; Default Value                         ;
92
+--------------------------------------------------------------------+---------------------------------------+---------------------------------------+
93
; Device                                                             ; EP4CE6E22C8                           ;                                       ;
94
; Maximum processors allowed for parallel compilation                ; All                                   ;                                       ;
95
; Nominal Core Supply Voltage                                        ; 1.2V                                  ;                                       ;
96
; Minimum Core Junction Temperature                                  ; 0                                     ;                                       ;
97
; Maximum Core Junction Temperature                                  ; 85                                    ;                                       ;
98
; Fit Attempts to Skip                                               ; 0                                     ; 0.0                                   ;
99
; Use smart compilation                                              ; Off                                   ; Off                                   ;
100
; Enable parallel Assembler and Timing Analyzer during compilation   ; On                                    ; On                                    ;
101
; Enable compact report table                                        ; Off                                   ; Off                                   ;
102
; Auto Merge PLLs                                                    ; On                                    ; On                                    ;
103
; Router Timing Optimization Level                                   ; Normal                                ; Normal                                ;
104
; Perform Clocking Topology Analysis During Routing                  ; Off                                   ; Off                                   ;
105
; Placement Effort Multiplier                                        ; 1.0                                   ; 1.0                                   ;
106
; Router Effort Multiplier                                           ; 1.0                                   ; 1.0                                   ;
107
; Optimize Hold Timing                                               ; All Paths                             ; All Paths                             ;
108
; Optimize Multi-Corner Timing                                       ; On                                    ; On                                    ;
109
; Power Optimization During Fitting                                  ; Normal compilation                    ; Normal compilation                    ;
110
; SSN Optimization                                                   ; Off                                   ; Off                                   ;
111
; Optimize Timing                                                    ; Normal compilation                    ; Normal compilation                    ;
112
; Optimize Timing for ECOs                                           ; Off                                   ; Off                                   ;
113
; Regenerate Full Fit Report During ECO Compiles                     ; Off                                   ; Off                                   ;
114
; Optimize IOC Register Placement for Timing                         ; Normal                                ; Normal                                ;
115
; Limit to One Fitting Attempt                                       ; Off                                   ; Off                                   ;
116
; Final Placement Optimizations                                      ; Automatically                         ; Automatically                         ;
117
; Fitter Aggressive Routability Optimizations                        ; Automatically                         ; Automatically                         ;
118
; Fitter Initial Placement Seed                                      ; 1                                     ; 1                                     ;
119
; Periphery to Core Placement and Routing Optimization               ; Off                                   ; Off                                   ;
120
; PCI I/O                                                            ; Off                                   ; Off                                   ;
121
; Weak Pull-Up Resistor                                              ; Off                                   ; Off                                   ;
122
; Enable Bus-Hold Circuitry                                          ; Off                                   ; Off                                   ;
123
; Auto Packed Registers                                              ; Auto                                  ; Auto                                  ;
124
; Auto Delay Chains                                                  ; On                                    ; On                                    ;
125
; Auto Delay Chains for High Fanout Input Pins                       ; Off                                   ; Off                                   ;
126
; Allow Single-ended Buffer for Differential-XSTL Input              ; Off                                   ; Off                                   ;
127
; Treat Bidirectional Pin as Output Pin                              ; Off                                   ; Off                                   ;
128
; Perform Physical Synthesis for Combinational Logic for Fitting     ; Off                                   ; Off                                   ;
129
; Perform Physical Synthesis for Combinational Logic for Performance ; Off                                   ; Off                                   ;
130
; Perform Register Duplication for Performance                       ; Off                                   ; Off                                   ;
131
; Perform Logic to Memory Mapping for Fitting                        ; Off                                   ; Off                                   ;
132
; Perform Register Retiming for Performance                          ; Off                                   ; Off                                   ;
133
; Perform Asynchronous Signal Pipelining                             ; Off                                   ; Off                                   ;
134
; Fitter Effort                                                      ; Auto Fit                              ; Auto Fit                              ;
135
; Physical Synthesis Effort Level                                    ; Normal                                ; Normal                                ;
136
; Logic Cell Insertion - Logic Duplication                           ; Auto                                  ; Auto                                  ;
137
; Auto Register Duplication                                          ; Auto                                  ; Auto                                  ;
138
; Auto Global Clock                                                  ; On                                    ; On                                    ;
139
; Auto Global Register Control Signals                               ; On                                    ; On                                    ;
140
; Reserve all unused pins                                            ; As input tri-stated with weak pull-up ; As input tri-stated with weak pull-up ;
141
; Synchronizer Identification                                        ; Auto                                  ; Auto                                  ;
142
; Enable Beneficial Skew Optimization                                ; On                                    ; On                                    ;
143
; Optimize Design for Metastability                                  ; On                                    ; On                                    ;
144
; Force Fitter to Avoid Periphery Placement Warnings                 ; Off                                   ; Off                                   ;
145
; Enable input tri-state on active configuration pins in user mode   ; Off                                   ; Off                                   ;
146
+--------------------------------------------------------------------+---------------------------------------+---------------------------------------+
147
 
148
 
149
+------------------------------------------+
150
; Parallel Compilation                     ;
151
+----------------------------+-------------+
152
; Processors                 ; Number      ;
153
+----------------------------+-------------+
154
; Number detected on machine ; 4           ;
155
; Maximum allowed            ; 2           ;
156
;                            ;             ;
157
; Average used               ; 1.03        ;
158
; Maximum used               ; 2           ;
159
;                            ;             ;
160
; Usage by Processor         ; % Time Used ;
161
;     Processor 1            ; 100.0%      ;
162
;     Processor 2            ;   2.7%      ;
163
+----------------------------+-------------+
164
 
165
 
166
+--------------------------------------------------------------------------------------------------+
167
; Incremental Compilation Preservation Summary                                                     ;
168
+---------------------+--------------------+----------------------------+--------------------------+
169
; Type                ; Total [A + B]      ; From Design Partitions [A] ; From Rapid Recompile [B] ;
170
+---------------------+--------------------+----------------------------+--------------------------+
171
; Placement (by node) ;                    ;                            ;                          ;
172
;     -- Requested    ; 0.00 % ( 0 / 447 ) ; 0.00 % ( 0 / 447 )         ; 0.00 % ( 0 / 447 )       ;
173
;     -- Achieved     ; 0.00 % ( 0 / 447 ) ; 0.00 % ( 0 / 447 )         ; 0.00 % ( 0 / 447 )       ;
174
;                     ;                    ;                            ;                          ;
175
; Routing (by net)    ;                    ;                            ;                          ;
176
;     -- Requested    ; 0.00 % ( 0 / 0 )   ; 0.00 % ( 0 / 0 )           ; 0.00 % ( 0 / 0 )         ;
177
;     -- Achieved     ; 0.00 % ( 0 / 0 )   ; 0.00 % ( 0 / 0 )           ; 0.00 % ( 0 / 0 )         ;
178
+---------------------+--------------------+----------------------------+--------------------------+
179
 
180
 
181
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
182
; Incremental Compilation Partition Settings                                                                                                                                             ;
183
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
184
; Partition Name                 ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents                       ;
185
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
186
; Top                            ; User-created   ; Source File       ; N/A                     ; Source File            ; N/A                          ;                                ;
187
; hard_block:auto_generated_inst ; Auto-generated ; Source File       ; N/A                     ; Source File            ; N/A                          ; hard_block:auto_generated_inst ;
188
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
189
 
190
 
191
+------------------------------------------------------------------------------------------------------------------------------------+
192
; Incremental Compilation Placement Preservation                                                                                     ;
193
+--------------------------------+-----------------------+-------------------------+-------------------+---------------------+-------+
194
; Partition Name                 ; Preservation Achieved ; Preservation Level Used ; Netlist Type Used ; Preservation Method ; Notes ;
195
+--------------------------------+-----------------------+-------------------------+-------------------+---------------------+-------+
196
; Top                            ; 0.00 % ( 0 / 437 )    ; N/A                     ; Source File       ; N/A                 ;       ;
197
; hard_block:auto_generated_inst ; 0.00 % ( 0 / 10 )     ; N/A                     ; Source File       ; N/A                 ;       ;
198
+--------------------------------+-----------------------+-------------------------+-------------------+---------------------+-------+
199
 
200
 
201
+--------------+
202
; Pin-Out File ;
203
+--------------+
204
The pin-out file can be found in /home/mongoq/projects/fpga/tm1637-opencores/opencores-online-repository/tm1637/trunk/hdl/intel_qp/dec_counter/output_files/tm1637.pin.
205
 
206
 
207
+-------------------------------------------------------------------+
208
; Fitter Resource Usage Summary                                     ;
209
+---------------------------------------------+---------------------+
210
; Resource                                    ; Usage               ;
211
+---------------------------------------------+---------------------+
212
; Total logic elements                        ; 347 / 6,272 ( 6 % ) ;
213
;     -- Combinational with no register       ; 250                 ;
214
;     -- Register only                        ; 15                  ;
215
;     -- Combinational with a register        ; 82                  ;
216
;                                             ;                     ;
217
; Logic element usage by number of LUT inputs ;                     ;
218
;     -- 4 input functions                    ; 225                 ;
219
;     -- 3 input functions                    ; 33                  ;
220
;     -- <=2 input functions                  ; 74                  ;
221
;     -- Register only                        ; 15                  ;
222
;                                             ;                     ;
223
; Logic elements by mode                      ;                     ;
224
;     -- normal mode                          ; 290                 ;
225
;     -- arithmetic mode                      ; 42                  ;
226
;                                             ;                     ;
227
; Total registers*                            ; 97 / 6,684 ( 1 % )  ;
228
;     -- Dedicated logic registers            ; 97 / 6,272 ( 2 % )  ;
229
;     -- I/O registers                        ; 0 / 412 ( 0 % )     ;
230
;                                             ;                     ;
231
; Total LABs:  partially or completely used   ; 28 / 392 ( 7 % )    ;
232
; Virtual pins                                ; 0                   ;
233
; I/O pins                                    ; 3 / 92 ( 3 % )      ;
234
;     -- Clock pins                           ; 1 / 3 ( 33 % )      ;
235
;     -- Dedicated input pins                 ; 0 / 9 ( 0 % )       ;
236
;                                             ;                     ;
237
; M9Ks                                        ; 0 / 30 ( 0 % )      ;
238
; Total block memory bits                     ; 0 / 276,480 ( 0 % ) ;
239
; Total block memory implementation bits      ; 0 / 276,480 ( 0 % ) ;
240
; Embedded Multiplier 9-bit elements          ; 0 / 30 ( 0 % )      ;
241
; PLLs                                        ; 0 / 2 ( 0 % )       ;
242
; Global signals                              ; 1                   ;
243
;     -- Global clocks                        ; 1 / 10 ( 10 % )     ;
244
; JTAGs                                       ; 0 / 1 ( 0 % )       ;
245
; CRC blocks                                  ; 0 / 1 ( 0 % )       ;
246
; ASMI blocks                                 ; 0 / 1 ( 0 % )       ;
247
; Oscillator blocks                           ; 0 / 1 ( 0 % )       ;
248
; Impedance control blocks                    ; 0 / 4 ( 0 % )       ;
249
; Average interconnect usage (total/H/V)      ; 0.7% / 0.6% / 1.0%  ;
250
; Peak interconnect usage (total/H/V)         ; 3.0% / 2.0% / 4.2%  ;
251
; Maximum fan-out                             ; 97                  ;
252
; Highest non-global fan-out                  ; 56                  ;
253
; Total fan-out                               ; 1440                ;
254
; Average fan-out                             ; 3.16                ;
255
+---------------------------------------------+---------------------+
256
*  Register count does not include registers inside RAM blocks or DSP blocks.
257
 
258
 
259
 
260
+---------------------------------------------------------------------------------------------------+
261
; Fitter Partition Statistics                                                                       ;
262
+---------------------------------------------+--------------------+--------------------------------+
263
; Statistic                                   ; Top                ; hard_block:auto_generated_inst ;
264
+---------------------------------------------+--------------------+--------------------------------+
265
; Difficulty Clustering Region                ; Low                ; Low                            ;
266
;                                             ;                    ;                                ;
267
; Total logic elements                        ; 347 / 6272 ( 6 % ) ; 0 / 6272 ( 0 % )               ;
268
;     -- Combinational with no register       ; 250                ; 0                              ;
269
;     -- Register only                        ; 15                 ; 0                              ;
270
;     -- Combinational with a register        ; 82                 ; 0                              ;
271
;                                             ;                    ;                                ;
272
; Logic element usage by number of LUT inputs ;                    ;                                ;
273
;     -- 4 input functions                    ; 225                ; 0                              ;
274
;     -- 3 input functions                    ; 33                 ; 0                              ;
275
;     -- <=2 input functions                  ; 74                 ; 0                              ;
276
;     -- Register only                        ; 15                 ; 0                              ;
277
;                                             ;                    ;                                ;
278
; Logic elements by mode                      ;                    ;                                ;
279
;     -- normal mode                          ; 290                ; 0                              ;
280
;     -- arithmetic mode                      ; 42                 ; 0                              ;
281
;                                             ;                    ;                                ;
282
; Total registers                             ; 97                 ; 0                              ;
283
;     -- Dedicated logic registers            ; 97 / 6272 ( 2 % )  ; 0 / 6272 ( 0 % )               ;
284
;     -- I/O registers                        ; 0                  ; 0                              ;
285
;                                             ;                    ;                                ;
286
; Total LABs:  partially or completely used   ; 28 / 392 ( 7 % )   ; 0 / 392 ( 0 % )                ;
287
;                                             ;                    ;                                ;
288
; Virtual pins                                ; 0                  ; 0                              ;
289
; I/O pins                                    ; 3                  ; 0                              ;
290
; Embedded Multiplier 9-bit elements          ; 0 / 30 ( 0 % )     ; 0 / 30 ( 0 % )                 ;
291
; Total memory bits                           ; 0                  ; 0                              ;
292
; Total RAM block bits                        ; 0                  ; 0                              ;
293
; Clock control block                         ; 1 / 12 ( 8 % )     ; 0 / 12 ( 0 % )                 ;
294
;                                             ;                    ;                                ;
295
; Connections                                 ;                    ;                                ;
296
;     -- Input Connections                    ; 0                  ; 0                              ;
297
;     -- Registered Input Connections         ; 0                  ; 0                              ;
298
;     -- Output Connections                   ; 0                  ; 0                              ;
299
;     -- Registered Output Connections        ; 0                  ; 0                              ;
300
;                                             ;                    ;                                ;
301
; Internal Connections                        ;                    ;                                ;
302
;     -- Total Connections                    ; 1435               ; 5                              ;
303
;     -- Registered Connections               ; 645                ; 0                              ;
304
;                                             ;                    ;                                ;
305
; External Connections                        ;                    ;                                ;
306
;     -- Top                                  ; 0                  ; 0                              ;
307
;     -- hard_block:auto_generated_inst       ; 0                  ; 0                              ;
308
;                                             ;                    ;                                ;
309
; Partition Interface                         ;                    ;                                ;
310
;     -- Input Ports                          ; 1                  ; 0                              ;
311
;     -- Output Ports                         ; 2                  ; 0                              ;
312
;     -- Bidir Ports                          ; 0                  ; 0                              ;
313
;                                             ;                    ;                                ;
314
; Registered Ports                            ;                    ;                                ;
315
;     -- Registered Input Ports               ; 0                  ; 0                              ;
316
;     -- Registered Output Ports              ; 0                  ; 0                              ;
317
;                                             ;                    ;                                ;
318
; Port Connectivity                           ;                    ;                                ;
319
;     -- Input Ports driven by GND            ; 0                  ; 0                              ;
320
;     -- Output Ports driven by GND           ; 0                  ; 0                              ;
321
;     -- Input Ports driven by VCC            ; 0                  ; 0                              ;
322
;     -- Output Ports driven by VCC           ; 0                  ; 0                              ;
323
;     -- Input Ports with no Source           ; 0                  ; 0                              ;
324
;     -- Output Ports with no Source          ; 0                  ; 0                              ;
325
;     -- Input Ports with no Fanout           ; 0                  ; 0                              ;
326
;     -- Output Ports with no Fanout          ; 0                  ; 0                              ;
327
+---------------------------------------------+--------------------+--------------------------------+
328
 
329
 
330
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
331
; Input Pins                                                                                                                                                                                                                                                                             ;
332
+-------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+-----------+
333
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination Control Block ; Location assigned by ; Slew Rate ;
334
+-------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+-----------+
335
; clk25 ; 25    ; 2        ; 0            ; 11           ; 21           ; 97                    ; 0                  ; yes    ; no             ; no            ; yes             ; no       ; Off          ; 2.5 V        ; --                        ; User                 ; no        ;
336
+-------+-------+----------+--------------+--------------+--------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+---------------------------+----------------------+-----------+
337
 
338
 
339
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
340
; Output Pins                                                                                                                                                                                                                                                                                                                                                                                                                                           ;
341
+------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-----------------------------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
342
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Z coordinate ; Output Register ; Output Enable Register ; Power Up High ; Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination                       ; Termination Control Block ; Output Buffer Pre-emphasis ; Voltage Output Differential ; Location assigned by ; Output Enable Source ; Output Enable Group ;
343
+------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-----------------------------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
344
; clk  ; 132   ; 8        ; 13           ; 24           ; 14           ; no              ; no                     ; no            ; 2         ; no              ; no         ; no            ; no       ; Off          ; 2.5 V        ; Default          ; Series 50 Ohm without Calibration ; --                        ; no                         ; no                          ; User                 ; -                    ; -                   ;
345
; dio  ; 128   ; 8        ; 16           ; 24           ; 14           ; no              ; no                     ; no            ; 2         ; yes             ; no         ; yes           ; no       ; Off          ; 2.5 V        ; Default          ; Series 50 Ohm without Calibration ; --                        ; no                         ; no                          ; User                 ; -                    ; -                   ;
346
+------+-------+----------+--------------+--------------+--------------+-----------------+------------------------+---------------+-----------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-----------------------------------+---------------------------+----------------------------+-----------------------------+----------------------+----------------------+---------------------+
347
 
348
 
349
+-------------------------------------------------------------------------------------------------------------------------+
350
; Dual Purpose and Dedicated Pins                                                                                         ;
351
+----------+-----------------------------+--------------------------+-------------------------+---------------------------+
352
; Location ; Pin Name                    ; Reserved As              ; User Signal Name        ; Pin Type                  ;
353
+----------+-----------------------------+--------------------------+-------------------------+---------------------------+
354
; 6        ; DIFFIO_L1n, DATA1, ASDO     ; As input tri-stated      ; ~ALTERA_ASDO_DATA1~     ; Dual Purpose Pin          ;
355
; 8        ; DIFFIO_L2p, FLASH_nCE, nCSO ; As input tri-stated      ; ~ALTERA_FLASH_nCE_nCSO~ ; Dual Purpose Pin          ;
356
; 9        ; nSTATUS                     ; -                        ; -                       ; Dedicated Programming Pin ;
357
; 12       ; DCLK                        ; As output driving ground ; ~ALTERA_DCLK~           ; Dual Purpose Pin          ;
358
; 13       ; DATA0                       ; As input tri-stated      ; ~ALTERA_DATA0~          ; Dual Purpose Pin          ;
359
; 14       ; nCONFIG                     ; -                        ; -                       ; Dedicated Programming Pin ;
360
; 21       ; nCE                         ; -                        ; -                       ; Dedicated Programming Pin ;
361
; 92       ; CONF_DONE                   ; -                        ; -                       ; Dedicated Programming Pin ;
362
; 94       ; MSEL0                       ; -                        ; -                       ; Dedicated Programming Pin ;
363
; 96       ; MSEL1                       ; -                        ; -                       ; Dedicated Programming Pin ;
364
; 97       ; MSEL2                       ; -                        ; -                       ; Dedicated Programming Pin ;
365
; 97       ; MSEL3                       ; -                        ; -                       ; Dedicated Programming Pin ;
366
; 101      ; DIFFIO_R3n, nCEO            ; Use as programming pin   ; ~ALTERA_nCEO~           ; Dual Purpose Pin          ;
367
; 132      ; DIFFIO_T10n, DATA2          ; Use as regular IO        ; clk                     ; Dual Purpose Pin          ;
368
+----------+-----------------------------+--------------------------+-------------------------+---------------------------+
369
 
370
 
371
+-----------------------------------------------------------+
372
; I/O Bank Usage                                            ;
373
+----------+-----------------+---------------+--------------+
374
; I/O Bank ; Usage           ; VCCIO Voltage ; VREF Voltage ;
375
+----------+-----------------+---------------+--------------+
376
; 1        ; 4 / 11 ( 36 % ) ; 2.5V          ; --           ;
377
; 2        ; 1 / 8 ( 13 % )  ; 2.5V          ; --           ;
378
; 3        ; 0 / 11 ( 0 % )  ; 2.5V          ; --           ;
379
; 4        ; 0 / 14 ( 0 % )  ; 2.5V          ; --           ;
380
; 5        ; 0 / 13 ( 0 % )  ; 2.5V          ; --           ;
381
; 6        ; 1 / 10 ( 10 % ) ; 2.5V          ; --           ;
382
; 7        ; 0 / 13 ( 0 % )  ; 2.5V          ; --           ;
383
; 8        ; 2 / 12 ( 17 % ) ; 2.5V          ; --           ;
384
+----------+-----------------+---------------+--------------+
385
 
386
 
387
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
388
; All Package Pins                                                                                                                                                                        ;
389
+----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
390
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                                            ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
391
+----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
392
; 1        ; 0          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
393
; 2        ; 1          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
394
; 3        ; 2          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
395
; 4        ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
396
; 5        ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
397
; 6        ; 5          ; 1        ; ~ALTERA_ASDO_DATA1~ / RESERVED_INPUT_WITH_WEAK_PULLUP     ; input  ; 2.5 V        ;         ; Row I/O    ; N               ; no       ; On           ;
398
; 7        ; 6          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
399
; 8        ; 7          ; 1        ; ~ALTERA_FLASH_nCE_nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 2.5 V        ;         ; Row I/O    ; N               ; no       ; On           ;
400
; 9        ; 9          ; 1        ; ^nSTATUS                                                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
401
; 10       ; 13         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
402
; 11       ; 14         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
403
; 12       ; 15         ; 1        ; ~ALTERA_DCLK~                                             ; output ; 2.5 V        ;         ; Row I/O    ; N               ; no       ; On           ;
404
; 13       ; 16         ; 1        ; ~ALTERA_DATA0~ / RESERVED_INPUT_WITH_WEAK_PULLUP          ; input  ; 2.5 V        ;         ; Row I/O    ; N               ; no       ; On           ;
405
; 14       ; 17         ; 1        ; ^nCONFIG                                                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
406
; 15       ; 18         ; 1        ; #TDI                                                      ; input  ;              ;         ; --         ;                 ; --       ; --           ;
407
; 16       ; 19         ; 1        ; #TCK                                                      ; input  ;              ;         ; --         ;                 ; --       ; --           ;
408
; 17       ;            ; 1        ; VCCIO1                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
409
; 18       ; 20         ; 1        ; #TMS                                                      ; input  ;              ;         ; --         ;                 ; --       ; --           ;
410
; 19       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
411
; 20       ; 21         ; 1        ; #TDO                                                      ; output ;              ;         ; --         ;                 ; --       ; --           ;
412
; 21       ; 22         ; 1        ; ^nCE                                                      ;        ;              ;         ; --         ;                 ; --       ; --           ;
413
; 22       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
414
; 23       ; 24         ; 1        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
415
; 24       ; 25         ; 2        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
416
; 25       ; 26         ; 2        ; clk25                                                     ; input  ; 2.5 V        ;         ; Row I/O    ; Y               ; no       ; Off          ;
417
; 26       ;            ; 2        ; VCCIO2                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
418
; 27       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
419
; 28       ; 31         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
420
; 29       ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
421
; 30       ; 34         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
422
; 31       ; 36         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
423
; 32       ; 39         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
424
; 33       ; 40         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
425
; 34       ; 41         ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
426
; 35       ;            ; --       ; VCCA1                                                     ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
427
; 36       ;            ;          ; GNDA1                                                     ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
428
; 37       ;            ;          ; VCCD_PLL1                                                 ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
429
; 38       ; 45         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
430
; 39       ; 46         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
431
; 40       ;            ; 3        ; VCCIO3                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
432
; 41       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
433
; 42       ; 52         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
434
; 43       ; 53         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
435
; 44       ; 54         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
436
; 45       ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
437
; 46       ; 58         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
438
; 47       ;            ; 3        ; VCCIO3                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
439
; 48       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
440
; 49       ; 68         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
441
; 50       ; 69         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
442
; 51       ; 70         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
443
; 52       ; 72         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
444
; 53       ; 73         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
445
; 54       ; 74         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
446
; 55       ; 75         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
447
; 56       ;            ; 4        ; VCCIO4                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
448
; 57       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
449
; 58       ; 80         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
450
; 59       ; 83         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
451
; 60       ; 84         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
452
; 61       ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
453
; 62       ;            ; 4        ; VCCIO4                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
454
; 63       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
455
; 64       ; 89         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
456
; 65       ; 90         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
457
; 66       ; 93         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
458
; 67       ; 94         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
459
; 68       ; 96         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
460
; 69       ; 97         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
461
; 70       ; 98         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
462
; 71       ; 99         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
463
; 72       ; 100        ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
464
; 73       ; 102        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
465
; 74       ; 103        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
466
; 75       ; 104        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
467
; 76       ; 106        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
468
; 77       ; 107        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
469
; 78       ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
470
; 79       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
471
; 80       ; 113        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
472
; 81       ;            ; 5        ; VCCIO5                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
473
; 82       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
474
; 83       ; 117        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
475
; 84       ; 118        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
476
; 85       ; 119        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
477
; 86       ; 120        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
478
; 87       ; 121        ; 5        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
479
; 88       ; 125        ; 5        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
480
; 89       ; 126        ; 5        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
481
; 90       ; 127        ; 6        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
482
; 91       ; 128        ; 6        ; GND+                                                      ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
483
; 92       ; 129        ; 6        ; ^CONF_DONE                                                ;        ;              ;         ; --         ;                 ; --       ; --           ;
484
; 93       ;            ; 6        ; VCCIO6                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
485
; 94       ; 130        ; 6        ; ^MSEL0                                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
486
; 95       ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
487
; 96       ; 131        ; 6        ; ^MSEL1                                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
488
; 97       ; 132        ; 6        ; ^MSEL2                                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
489
; 97       ; 133        ; 6        ; ^MSEL3                                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
490
; 98       ; 136        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
491
; 99       ; 137        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
492
; 100      ; 138        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
493
; 101      ; 139        ; 6        ; ~ALTERA_nCEO~ / RESERVED_OUTPUT_OPEN_DRAIN                ; output ; 2.5 V        ;         ; Row I/O    ; N               ; no       ; Off          ;
494
; 102      ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
495
; 103      ; 140        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
496
; 104      ; 141        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
497
; 105      ; 142        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
498
; 106      ; 146        ; 6        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
499
; 107      ;            ; --       ; VCCA2                                                     ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
500
; 108      ;            ;          ; GNDA2                                                     ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
501
; 109      ;            ;          ; VCCD_PLL2                                                 ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
502
; 110      ; 152        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
503
; 111      ; 154        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
504
; 112      ; 155        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
505
; 113      ; 156        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
506
; 114      ; 157        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
507
; 115      ; 158        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
508
; 116      ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
509
; 117      ;            ; 7        ; VCCIO7                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
510
; 118      ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
511
; 119      ; 163        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
512
; 120      ; 164        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
513
; 121      ; 165        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
514
; 122      ;            ; 7        ; VCCIO7                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
515
; 123      ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
516
; 124      ; 173        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
517
; 125      ; 174        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
518
; 126      ; 175        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
519
; 127      ; 176        ; 7        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
520
; 128      ; 177        ; 8        ; dio                                                       ; output ; 2.5 V        ;         ; Column I/O ; Y               ; no       ; Off          ;
521
; 129      ; 178        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
522
; 130      ;            ; 8        ; VCCIO8                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
523
; 131      ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
524
; 132      ; 181        ; 8        ; clk                                                       ; output ; 2.5 V        ;         ; Column I/O ; Y               ; no       ; Off          ;
525
; 133      ; 182        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
526
; 134      ;            ;          ; VCCINT                                                    ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
527
; 135      ; 185        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
528
; 136      ; 187        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; --       ; --           ;
529
; 137      ; 190        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
530
; 138      ; 191        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
531
; 139      ;            ; 8        ; VCCIO8                                                    ; power  ;              ; 2.5V    ; --         ;                 ; --       ; --           ;
532
; 140      ;            ;          ; GND                                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
533
; 141      ; 195        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
534
; 142      ; 201        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
535
; 143      ; 202        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
536
; 144      ; 203        ; 8        ; RESERVED_INPUT_WITH_WEAK_PULLUP                           ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
537
; EPAD     ;            ;          ; GND                                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
538
+----------+------------+----------+-----------------------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
539
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
540
 
541
 
542
+------------------------------------------+
543
; I/O Assignment Warnings                  ;
544
+----------+-------------------------------+
545
; Pin Name ; Reason                        ;
546
+----------+-------------------------------+
547
; clk      ; Incomplete set of assignments ;
548
; dio      ; Incomplete set of assignments ;
549
; clk25    ; Incomplete set of assignments ;
550
+----------+-------------------------------+
551
 
552
 
553
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
554
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                    ;
555
+----------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------+-------------------------+--------------+
556
; Compilation Hierarchy Node       ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M9Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                          ; Entity Name             ; Library Name ;
557
+----------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------+-------------------------+--------------+
558
; |tm1637_toplevel                 ; 347 (0)     ; 97 (0)                    ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 3    ; 0            ; 250 (0)      ; 15 (0)            ; 82 (0)           ; |tm1637_toplevel                             ; tm1637_toplevel         ; work         ;
559
;    |tm1637_decimal_count:dc|     ; 50 (50)     ; 45 (45)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 5 (5)        ; 9 (9)             ; 36 (36)          ; |tm1637_toplevel|tm1637_decimal_count:dc     ; tm1637_decimal_count    ; work         ;
560
;    |tm1637_external_connect:tec| ; 297 (297)   ; 52 (52)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 245 (245)    ; 6 (6)             ; 46 (46)          ; |tm1637_toplevel|tm1637_external_connect:tec ; tm1637_external_connect ; work         ;
561
+----------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------+-------------------------+--------------+
562
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
563
 
564
 
565
+---------------------------------------------------------------------------------------+
566
; Delay Chain Summary                                                                   ;
567
+-------+----------+---------------+---------------+-----------------------+-----+------+
568
; Name  ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ; TCOE ;
569
+-------+----------+---------------+---------------+-----------------------+-----+------+
570
; clk   ; Output   ; --            ; --            ; --                    ; --  ; --   ;
571
; dio   ; Output   ; --            ; --            ; --                    ; --  ; --   ;
572
; clk25 ; Input    ; (0) 0 ps      ; --            ; --                    ; --  ; --   ;
573
+-------+----------+---------------+---------------+-----------------------+-----+------+
574
 
575
 
576
+---------------------------------------------------+
577
; Pad To Core Delay Chain Fanout                    ;
578
+---------------------+-------------------+---------+
579
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
580
+---------------------+-------------------+---------+
581
; clk25               ;                   ;         ;
582
+---------------------+-------------------+---------+
583
 
584
 
585
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
586
; Control Signals                                                                                                                                                           ;
587
+---------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
588
; Name                                        ; Location           ; Fan-Out ; Usage         ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
589
+---------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
590
; clk25                                       ; PIN_25             ; 97      ; Clock         ; yes    ; Global Clock         ; GCLK3            ; --                        ;
591
; tm1637_decimal_count:dc|LessThan0~3         ; LCCOMB_X23_Y13_N0  ; 13      ; Sync. clear   ; no     ; --                   ; --               ; --                        ;
592
; tm1637_decimal_count:dc|ce                  ; FF_X23_Y13_N1      ; 52      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
593
; tm1637_external_connect:tec|dio~45          ; LCCOMB_X18_Y16_N14 ; 2       ; Clock enable  ; no     ; --                   ; --               ; --                        ;
594
; tm1637_external_connect:tec|dio~en          ; FF_X18_Y16_N3      ; 1       ; Output enable ; no     ; --                   ; --               ; --                        ;
595
; tm1637_external_connect:tec|reg_digit0[3]~0 ; LCCOMB_X17_Y16_N4  ; 16      ; Clock enable  ; no     ; --                   ; --               ; --                        ;
596
+---------------------------------------------+--------------------+---------+---------------+--------+----------------------+------------------+---------------------------+
597
 
598
 
599
+-----------------------------------------------------------------------------------------------------------------------------------------+
600
; Global & Other Fast Signals                                                                                                             ;
601
+-------+----------+---------+--------------------------------------+----------------------+------------------+---------------------------+
602
; Name  ; Location ; Fan-Out ; Fan-Out Using Intentional Clock Skew ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
603
+-------+----------+---------+--------------------------------------+----------------------+------------------+---------------------------+
604
; clk25 ; PIN_25   ; 97      ; 0                                    ; Global Clock         ; GCLK3            ; --                        ;
605
+-------+----------+---------+--------------------------------------+----------------------+------------------+---------------------------+
606
 
607
 
608
+------------------------------------------------+
609
; Routing Usage Summary                          ;
610
+-----------------------+------------------------+
611
; Routing Resource Type ; Usage                  ;
612
+-----------------------+------------------------+
613
; Block interconnects   ; 398 / 32,401 ( 1 % )   ;
614
; C16 interconnects     ; 1 / 1,326 ( < 1 % )    ;
615
; C4 interconnects      ; 215 / 21,816 ( < 1 % ) ;
616
; Direct links          ; 77 / 32,401 ( < 1 % )  ;
617
; Global clocks         ; 1 / 10 ( 10 % )        ;
618
; Local interconnects   ; 224 / 10,320 ( 2 % )   ;
619
; R24 interconnects     ; 0 / 1,289 ( 0 % )      ;
620
; R4 interconnects      ; 170 / 28,186 ( < 1 % ) ;
621
+-----------------------+------------------------+
622
 
623
 
624
+----------------------------------------------------------------------------+
625
; LAB Logic Elements                                                         ;
626
+---------------------------------------------+------------------------------+
627
; Number of Logic Elements  (Average = 12.39) ; Number of LABs  (Total = 28) ;
628
+---------------------------------------------+------------------------------+
629
; 1                                           ; 4                            ;
630
; 2                                           ; 2                            ;
631
; 3                                           ; 0                            ;
632
; 4                                           ; 0                            ;
633
; 5                                           ; 0                            ;
634
; 6                                           ; 0                            ;
635
; 7                                           ; 0                            ;
636
; 8                                           ; 0                            ;
637
; 9                                           ; 0                            ;
638
; 10                                          ; 0                            ;
639
; 11                                          ; 0                            ;
640
; 12                                          ; 0                            ;
641
; 13                                          ; 1                            ;
642
; 14                                          ; 1                            ;
643
; 15                                          ; 8                            ;
644
; 16                                          ; 12                           ;
645
+---------------------------------------------+------------------------------+
646
 
647
 
648
+-------------------------------------------------------------------+
649
; LAB-wide Signals                                                  ;
650
+------------------------------------+------------------------------+
651
; LAB-wide Signals  (Average = 0.86) ; Number of LABs  (Total = 28) ;
652
+------------------------------------+------------------------------+
653
; 1 Clock                            ; 13                           ;
654
; 1 Clock enable                     ; 11                           ;
655
+------------------------------------+------------------------------+
656
 
657
 
658
+-----------------------------------------------------------------------------+
659
; LAB Signals Sourced                                                         ;
660
+----------------------------------------------+------------------------------+
661
; Number of Signals Sourced  (Average = 15.68) ; Number of LABs  (Total = 28) ;
662
+----------------------------------------------+------------------------------+
663
; 0                                            ; 0                            ;
664
; 1                                            ; 3                            ;
665
; 2                                            ; 3                            ;
666
; 3                                            ; 0                            ;
667
; 4                                            ; 0                            ;
668
; 5                                            ; 0                            ;
669
; 6                                            ; 0                            ;
670
; 7                                            ; 0                            ;
671
; 8                                            ; 0                            ;
672
; 9                                            ; 0                            ;
673
; 10                                           ; 0                            ;
674
; 11                                           ; 0                            ;
675
; 12                                           ; 0                            ;
676
; 13                                           ; 0                            ;
677
; 14                                           ; 0                            ;
678
; 15                                           ; 7                            ;
679
; 16                                           ; 5                            ;
680
; 17                                           ; 0                            ;
681
; 18                                           ; 2                            ;
682
; 19                                           ; 1                            ;
683
; 20                                           ; 1                            ;
684
; 21                                           ; 1                            ;
685
; 22                                           ; 0                            ;
686
; 23                                           ; 0                            ;
687
; 24                                           ; 0                            ;
688
; 25                                           ; 0                            ;
689
; 26                                           ; 1                            ;
690
; 27                                           ; 0                            ;
691
; 28                                           ; 0                            ;
692
; 29                                           ; 1                            ;
693
; 30                                           ; 0                            ;
694
; 31                                           ; 2                            ;
695
; 32                                           ; 1                            ;
696
+----------------------------------------------+------------------------------+
697
 
698
 
699
+--------------------------------------------------------------------------------+
700
; LAB Signals Sourced Out                                                        ;
701
+-------------------------------------------------+------------------------------+
702
; Number of Signals Sourced Out  (Average = 6.96) ; Number of LABs  (Total = 28) ;
703
+-------------------------------------------------+------------------------------+
704
; 0                                               ; 0                            ;
705
; 1                                               ; 5                            ;
706
; 2                                               ; 2                            ;
707
; 3                                               ; 0                            ;
708
; 4                                               ; 0                            ;
709
; 5                                               ; 3                            ;
710
; 6                                               ; 2                            ;
711
; 7                                               ; 3                            ;
712
; 8                                               ; 4                            ;
713
; 9                                               ; 2                            ;
714
; 10                                              ; 2                            ;
715
; 11                                              ; 2                            ;
716
; 12                                              ; 0                            ;
717
; 13                                              ; 0                            ;
718
; 14                                              ; 1                            ;
719
; 15                                              ; 0                            ;
720
; 16                                              ; 2                            ;
721
+-------------------------------------------------+------------------------------+
722
 
723
 
724
+-----------------------------------------------------------------------------+
725
; LAB Distinct Inputs                                                         ;
726
+----------------------------------------------+------------------------------+
727
; Number of Distinct Inputs  (Average = 12.75) ; Number of LABs  (Total = 28) ;
728
+----------------------------------------------+------------------------------+
729
; 0                                            ; 0                            ;
730
; 1                                            ; 1                            ;
731
; 2                                            ; 2                            ;
732
; 3                                            ; 1                            ;
733
; 4                                            ; 3                            ;
734
; 5                                            ; 0                            ;
735
; 6                                            ; 4                            ;
736
; 7                                            ; 0                            ;
737
; 8                                            ; 1                            ;
738
; 9                                            ; 1                            ;
739
; 10                                           ; 0                            ;
740
; 11                                           ; 1                            ;
741
; 12                                           ; 1                            ;
742
; 13                                           ; 0                            ;
743
; 14                                           ; 0                            ;
744
; 15                                           ; 2                            ;
745
; 16                                           ; 0                            ;
746
; 17                                           ; 0                            ;
747
; 18                                           ; 3                            ;
748
; 19                                           ; 1                            ;
749
; 20                                           ; 1                            ;
750
; 21                                           ; 2                            ;
751
; 22                                           ; 0                            ;
752
; 23                                           ; 1                            ;
753
; 24                                           ; 1                            ;
754
; 25                                           ; 1                            ;
755
; 26                                           ; 0                            ;
756
; 27                                           ; 0                            ;
757
; 28                                           ; 0                            ;
758
; 29                                           ; 0                            ;
759
; 30                                           ; 0                            ;
760
; 31                                           ; 0                            ;
761
; 32                                           ; 0                            ;
762
; 33                                           ; 0                            ;
763
; 34                                           ; 0                            ;
764
; 35                                           ; 0                            ;
765
; 36                                           ; 1                            ;
766
+----------------------------------------------+------------------------------+
767
 
768
 
769
+------------------------------------------+
770
; I/O Rules Summary                        ;
771
+----------------------------------+-------+
772
; I/O Rules Statistic              ; Total ;
773
+----------------------------------+-------+
774
; Total I/O Rules                  ; 30    ;
775
; Number of I/O Rules Passed       ; 12    ;
776
; Number of I/O Rules Failed       ; 0     ;
777
; Number of I/O Rules Unchecked    ; 0     ;
778
; Number of I/O Rules Inapplicable ; 18    ;
779
+----------------------------------+-------+
780
 
781
 
782
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
783
; I/O Rules Details                                                                                                                                                                                                                                                                                   ;
784
+--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+---------------------+-------------------+
785
; Status       ; ID        ; Category                          ; Rule Description                                                                                     ; Severity ; Information                                                              ; Area                ; Extra Information ;
786
+--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+---------------------+-------------------+
787
; Inapplicable ; IO_000002 ; Capacity Checks                   ; Number of clocks in an I/O bank should not exceed the number of clocks available.                    ; Critical ; No Global Signal assignments found.                                      ; I/O                 ;                   ;
788
; Pass         ; IO_000001 ; Capacity Checks                   ; Number of pins in an I/O bank should not exceed the number of locations available.                   ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
789
; Pass         ; IO_000003 ; Capacity Checks                   ; Number of pins in a Vrefgroup should not exceed the number of locations available.                   ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
790
; Inapplicable ; IO_000004 ; Voltage Compatibility Checks      ; The I/O bank should support the requested VCCIO.                                                     ; Critical ; No IOBANK_VCCIO assignments found.                                       ; I/O                 ;                   ;
791
; Inapplicable ; IO_000005 ; Voltage Compatibility Checks      ; The I/O bank should not have competing VREF values.                                                  ; Critical ; No VREF I/O Standard assignments found.                                  ; I/O                 ;                   ;
792
; Pass         ; IO_000006 ; Voltage Compatibility Checks      ; The I/O bank should not have competing VCCIO values.                                                 ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
793
; Pass         ; IO_000007 ; Valid Location Checks             ; Checks for unavailable locations.                                                                    ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
794
; Inapplicable ; IO_000008 ; Valid Location Checks             ; Checks for reserved locations.                                                                       ; Critical ; No reserved LogicLock region found.                                      ; I/O                 ;                   ;
795
; Inapplicable ; IO_000047 ; I/O Properties Checks for One I/O ; On Chip Termination and Slew Rate should not be used at the same time.                               ; Critical ; No Slew Rate assignments found.                                          ; I/O                 ;                   ;
796
; Inapplicable ; IO_000046 ; I/O Properties Checks for One I/O ; The location should support the requested Slew Rate value.                                           ; Critical ; No Slew Rate assignments found.                                          ; I/O                 ;                   ;
797
; Inapplicable ; IO_000045 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Slew Rate value.                                       ; Critical ; No Slew Rate assignments found.                                          ; I/O                 ;                   ;
798
; Inapplicable ; IO_000027 ; I/O Properties Checks for One I/O ; Weak Pull Up and Bus Hold should not be used at the same time.                                       ; Critical ; No Enable Bus-Hold Circuitry or Weak Pull-Up Resistor assignments found. ; I/O                 ;                   ;
799
; Inapplicable ; IO_000026 ; I/O Properties Checks for One I/O ; On Chip Termination and Current Strength should not be used at the same time.                        ; Critical ; No Current Strength assignments found.                                   ; I/O                 ;                   ;
800
; Pass         ; IO_000024 ; I/O Properties Checks for One I/O ; The I/O direction should support the On Chip Termination value.                                      ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
801
; Inapplicable ; IO_000023 ; I/O Properties Checks for One I/O ; The I/O standard should support the Open Drain value.                                                ; Critical ; No open drain assignments found.                                         ; I/O                 ;                   ;
802
; Inapplicable ; IO_000022 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Bus Hold value.                                        ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O                 ;                   ;
803
; Inapplicable ; IO_000021 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Weak Pull Up value.                                    ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O                 ;                   ;
804
; Pass         ; IO_000020 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested PCI Clamp Diode.                                       ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
805
; Pass         ; IO_000019 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested On Chip Termination value.                             ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
806
; Inapplicable ; IO_000018 ; I/O Properties Checks for One I/O ; The I/O standard should support the requested Current Strength.                                      ; Critical ; No Current Strength assignments found.                                   ; I/O                 ;                   ;
807
; Pass         ; IO_000015 ; I/O Properties Checks for One I/O ; The location should support the requested PCI Clamp Diode.                                           ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
808
; Inapplicable ; IO_000014 ; I/O Properties Checks for One I/O ; The location should support the requested Weak Pull Up value.                                        ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O                 ;                   ;
809
; Inapplicable ; IO_000013 ; I/O Properties Checks for One I/O ; The location should support the requested Bus Hold value.                                            ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O                 ;                   ;
810
; Pass         ; IO_000012 ; I/O Properties Checks for One I/O ; The location should support the requested On Chip Termination value.                                 ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
811
; Inapplicable ; IO_000011 ; I/O Properties Checks for One I/O ; The location should support the requested Current Strength.                                          ; Critical ; No Current Strength assignments found.                                   ; I/O                 ;                   ;
812
; Pass         ; IO_000010 ; I/O Properties Checks for One I/O ; The location should support the requested I/O direction.                                             ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
813
; Pass         ; IO_000009 ; I/O Properties Checks for One I/O ; The location should support the requested I/O standard.                                              ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
814
; Pass         ; IO_000033 ; Electromigration Checks           ; Current density for consecutive I/Os should not exceed 240mA for row I/Os and 240mA for column I/Os. ; Critical ; 0 such failures found.                                                   ; I/O                 ;                   ;
815
; Inapplicable ; IO_000034 ; SI Related Distance Checks        ; Single-ended outputs should be 5 LAB row(s) away from a differential I/O.                            ; High     ; No Differential I/O Standard assignments found.                          ; I/O                 ;                   ;
816
; Inapplicable ; IO_000042 ; SI Related SSO Limit Checks       ; No more than 20 outputs are allowed in a VREF group when VREF is being read from.                    ; High     ; No VREF I/O Standard assignments found.                                  ; I/O                 ;                   ;
817
; ----         ; ----      ; Disclaimer                        ; OCT rules are checked but not reported.                                                              ; None     ; ----                                                                     ; On Chip Termination ;                   ;
818
+--------------+-----------+-----------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+---------------------+-------------------+
819
 
820
 
821
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
822
; I/O Rules Matrix                                                                                                                                                                                                                                                                                                                                                                                                                                                ;
823
+--------------------+--------------+-----------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+-----------+-----------+--------------+--------------+
824
; Pin/Rules          ; IO_000002    ; IO_000001 ; IO_000003 ; IO_000004    ; IO_000005    ; IO_000006 ; IO_000007 ; IO_000008    ; IO_000047    ; IO_000046    ; IO_000045    ; IO_000027    ; IO_000026    ; IO_000024    ; IO_000023    ; IO_000022    ; IO_000021    ; IO_000020    ; IO_000019    ; IO_000018    ; IO_000015    ; IO_000014    ; IO_000013    ; IO_000012    ; IO_000011    ; IO_000010 ; IO_000009 ; IO_000033 ; IO_000034    ; IO_000042    ;
825
+--------------------+--------------+-----------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+-----------+-----------+--------------+--------------+
826
; Total Pass         ; 0            ; 3         ; 3         ; 0            ; 0            ; 3         ; 3         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 2            ; 0            ; 0            ; 0            ; 2            ; 2            ; 0            ; 2            ; 0            ; 0            ; 2            ; 0            ; 3         ; 3         ; 3         ; 0            ; 0            ;
827
; Total Unchecked    ; 0            ; 0         ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0         ; 0         ; 0            ; 0            ;
828
; Total Inapplicable ; 3            ; 0         ; 0         ; 3            ; 3            ; 0         ; 0         ; 3            ; 3            ; 3            ; 3            ; 3            ; 3            ; 1            ; 3            ; 3            ; 3            ; 1            ; 1            ; 3            ; 1            ; 3            ; 3            ; 1            ; 3            ; 0         ; 0         ; 0         ; 3            ; 3            ;
829
; Total Fail         ; 0            ; 0         ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0         ; 0         ; 0            ; 0            ;
830
; clk                ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Pass      ; Pass      ; Pass      ; Inapplicable ; Inapplicable ;
831
; dio                ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Pass         ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Pass      ; Pass      ; Pass      ; Inapplicable ; Inapplicable ;
832
; clk25              ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Pass         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Pass      ; Inapplicable ; Inapplicable ;
833
+--------------------+--------------+-----------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+-----------+-----------+--------------+--------------+
834
 
835
 
836
+---------------------------------------------------------------------------------------------+
837
; Fitter Device Options                                                                       ;
838
+------------------------------------------------------------------+--------------------------+
839
; Option                                                           ; Setting                  ;
840
+------------------------------------------------------------------+--------------------------+
841
; Enable user-supplied start-up clock (CLKUSR)                     ; Off                      ;
842
; Enable device-wide reset (DEV_CLRn)                              ; Off                      ;
843
; Enable device-wide output enable (DEV_OE)                        ; Off                      ;
844
; Enable INIT_DONE output                                          ; Off                      ;
845
; Configuration scheme                                             ; Active Serial            ;
846
; Error detection CRC                                              ; Off                      ;
847
; Enable open drain on CRC_ERROR pin                               ; Off                      ;
848
; Enable input tri-state on active configuration pins in user mode ; Off                      ;
849
; Configuration Voltage Level                                      ; Auto                     ;
850
; Force Configuration Voltage Level                                ; Off                      ;
851
; nCEO                                                             ; As output driving ground ;
852
; Data[0]                                                          ; As input tri-stated      ;
853
; Data[1]/ASDO                                                     ; As input tri-stated      ;
854
; Data[7..2]                                                       ; Unreserved               ;
855
; FLASH_nCE/nCSO                                                   ; As input tri-stated      ;
856
; Other Active Parallel pins                                       ; Unreserved               ;
857
; DCLK                                                             ; As output driving ground ;
858
+------------------------------------------------------------------+--------------------------+
859
 
860
 
861
+------------------------------------+
862
; Operating Settings and Conditions  ;
863
+---------------------------+--------+
864
; Setting                   ; Value  ;
865
+---------------------------+--------+
866
; Nominal Core Voltage      ; 1.20 V ;
867
; Low Junction Temperature  ; 0 °C   ;
868
; High Junction Temperature ; 85 °C  ;
869
+---------------------------+--------+
870
 
871
 
872
+-----------------+
873
; Fitter Messages ;
874
+-----------------+
875
Info (20030): Parallel compilation is enabled and will use 2 of the 2 processors detected
876
Info (119006): Selected device EP4CE6E22C8 for design "tm1637"
877
Info (21077): Low junction temperature is 0 degrees C
878
Info (21077): High junction temperature is 85 degrees C
879
Info (171003): Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
880
Warning (292013): Feature LogicLock is only available with a valid subscription license. You can purchase a software subscription to gain full access to this feature.
881
Info (176444): Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
882
    Info (176445): Device EP4CE10E22C8 is compatible
883
    Info (176445): Device EP4CE15E22C8 is compatible
884
    Info (176445): Device EP4CE22E22C8 is compatible
885
Info (169124): Fitter converted 5 user pins into dedicated programming pins
886
    Info (169125): Pin ~ALTERA_ASDO_DATA1~ is reserved at location 6
887
    Info (169125): Pin ~ALTERA_FLASH_nCE_nCSO~ is reserved at location 8
888
    Info (169125): Pin ~ALTERA_DCLK~ is reserved at location 12
889
    Info (169125): Pin ~ALTERA_DATA0~ is reserved at location 13
890
    Info (169125): Pin ~ALTERA_nCEO~ is reserved at location 101
891
Warning (15714): Some pins have incomplete I/O assignments. Refer to the I/O Assignment Warnings report for details
892
Info (332104): Reading SDC File: 'tm1637.sdc'
893
Info (332129): Detected timing requirements -- optimizing circuit to achieve only the specified requirements
894
Info (332111): Found 1 clocks
895
    Info (332111):   Period   Clock Name
896
    Info (332111): ======== ============
897
    Info (332111):   25.000        clk25
898
Info (176353): Automatically promoted node clk25~input (placed in PIN 25 (CLK3, DIFFCLK_1n)) File: /home/mongoq/projects/fpga/tm1637-opencores/opencores-online-repository/tm1637/trunk/hdl/intel_qp/dec_counter/tm1637_toplevel.vhd Line: 11
899
    Info (176355): Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G3
900
Info (176233): Starting register packing
901
Info (176235): Finished register packing
902
    Extra Info (176219): No registers were packed into other blocks
903
Info (171121): Fitter preparation operations ending: elapsed time is 00:00:01
904
Info (14896): Fitter has disabled Advanced Physical Optimization because it is not supported for the current family.
905
Info (170189): Fitter placement preparation operations beginning
906
Info (170190): Fitter placement preparation operations ending: elapsed time is 00:00:00
907
Info (170191): Fitter placement operations beginning
908
Info (170137): Fitter placement was successful
909
Info (170192): Fitter placement operations ending: elapsed time is 00:00:00
910
Info (170193): Fitter routing operations beginning
911
Info (170195): Router estimated average interconnect usage is 0% of the available device resources
912
    Info (170196): Router estimated peak interconnect usage is 2% of the available device resources in the region that extends from location X11_Y12 to location X22_Y24
913
Info (170199): The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
914
    Info (170201): Optimizations that may affect the design's routability were skipped
915
    Info (170200): Optimizations that may affect the design's timing were skipped
916
Info (170194): Fitter routing operations ending: elapsed time is 00:00:00
917
Info (11888): Total time spent on timing analysis during the Fitter is 0.10 seconds.
918
Info (334003): Started post-fitting delay annotation
919
Info (334004): Delay annotation completed successfully
920
Info (334003): Started post-fitting delay annotation
921
Info (334004): Delay annotation completed successfully
922
Info (11218): Fitter post-fit operations ending: elapsed time is 00:00:00
923
Info (144001): Generated suppressed messages file /home/mongoq/projects/fpga/tm1637-opencores/opencores-online-repository/tm1637/trunk/hdl/intel_qp/dec_counter/output_files/tm1637.fit.smsg
924
Info: Quartus Prime Fitter was successful. 0 errors, 2 warnings
925
    Info: Peak virtual memory: 887 megabytes
926
    Info: Processing ended: Sat Mar 13 16:23:59 2021
927
    Info: Elapsed time: 00:00:06
928
    Info: Total CPU time (on all processors): 00:00:06
929
 
930
 
931
+----------------------------+
932
; Fitter Suppressed Messages ;
933
+----------------------------+
934
The suppressed messages can be found in /home/mongoq/projects/fpga/tm1637-opencores/opencores-online-repository/tm1637/trunk/hdl/intel_qp/dec_counter/output_files/tm1637.fit.smsg.
935
 
936
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.