OpenCores
URL https://opencores.org/ocsvn/uart16750/uart16750/trunk

Subversion Repositories uart16750

[/] [uart16750/] [trunk/] [syn/] [Altera/] [CycloneII/] [UART16750.fit.rpt] - Blame information for rev 17

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 16 hasw
Fitter report for UART16750
2
Tue Feb 17 23:02:36 2009
3
Quartus II Version 8.0 Build 215 05/29/2008 SJ Full Version
4
 
5
 
6
---------------------
7
; Table of Contents ;
8
---------------------
9
  1. Legal Notice
10
  2. Fitter Summary
11
  3. Fitter Settings
12
  4. Fitter Partition Preservation Settings
13
  5. Fitter Netlist Optimizations
14
  6. Pin-Out File
15
  7. Fitter Resource Usage Summary
16
  8. Input Pins
17
  9. Output Pins
18
 10. I/O Bank Usage
19
 11. All Package Pins
20
 12. Output Pin Default Load For Reported TCO
21
 13. Fitter Resource Utilization by Entity
22
 14. Delay Chain Summary
23
 15. Pad To Core Delay Chain Fanout
24
 16. Control Signals
25
 17. Global & Other Fast Signals
26
 18. Non-Global High Fan-Out Signals
27
 19. Fitter RAM Summary
28
 20. Interconnect Usage Summary
29
 21. LAB Logic Elements
30
 22. LAB-wide Signals
31
 23. LAB Signals Sourced
32
 24. LAB Signals Sourced Out
33
 25. LAB Distinct Inputs
34
 26. Fitter Device Options
35
 27. Operating Settings and Conditions
36
 28. Fitter Messages
37
 29. Fitter Suppressed Messages
38
 
39
 
40
 
41
----------------
42
; Legal Notice ;
43
----------------
44
Copyright (C) 1991-2008 Altera Corporation
45
Your use of Altera Corporation's design tools, logic functions
46
and other software and tools, and its AMPP partner logic
47
functions, and any output files from any of the foregoing
48
(including device programming or simulation files), and any
49
associated documentation or information are expressly subject
50
to the terms and conditions of the Altera Program License
51
Subscription Agreement, Altera MegaCore Function License
52
Agreement, or other applicable license agreement, including,
53
without limitation, that your use is for the sole purpose of
54
programming logic devices manufactured by Altera and sold by
55
Altera or its authorized distributors.  Please refer to the
56
applicable agreement for further details.
57
 
58
 
59
 
60
+-------------------------------------------------------------------------------+
61
; Fitter Summary                                                                ;
62
+------------------------------------+------------------------------------------+
63
; Fitter Status                      ; Successful - Tue Feb 17 23:02:36 2009    ;
64
; Quartus II Version                 ; 8.0 Build 215 05/29/2008 SJ Full Version ;
65
; Revision Name                      ; UART16750                                ;
66
; Top-level Entity Name              ; UART16750                                ;
67
; Family                             ; Cyclone II                               ;
68
; Device                             ; EP2C5F256C6                              ;
69
; Timing Models                      ; Final                                    ;
70
; Total logic elements               ; 448 / 4,608 ( 10 % )                     ;
71
;     Total combinational functions  ; 418 / 4,608 ( 9 % )                      ;
72
;     Dedicated logic registers      ; 285 / 4,608 ( 6 % )                      ;
73
; Total registers                    ; 285                                      ;
74
; Total pins                         ; 36 / 158 ( 23 % )                        ;
75
; Total virtual pins                 ; 0                                        ;
76
; Total memory bits                  ; 1,216 / 119,808 ( 1 % )                  ;
77
; Embedded Multiplier 9-bit elements ; 0 / 26 ( 0 % )                           ;
78
; Total PLLs                         ; 0 / 2 ( 0 % )                            ;
79
+------------------------------------+------------------------------------------+
80
 
81
 
82
+--------------------------------------------------------------------------------------------------------------------------------------+
83
; Fitter Settings                                                                                                                      ;
84
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
85
; Option                                                             ; Setting                        ; Default Value                  ;
86
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
87
; Device                                                             ; EP2C5F256C6                    ;                                ;
88
; Fit Attempts to Skip                                               ; 0                              ; 0.0                            ;
89
; Device I/O Standard                                                ; 3.3-V LVTTL                    ;                                ;
90
; Use smart compilation                                              ; Off                            ; Off                            ;
91
; Maximum processors allowed for parallel compilation                ; 1                              ; 1                              ;
92
; Use TimeQuest Timing Analyzer                                      ; Off                            ; Off                            ;
93
; Router Timing Optimization Level                                   ; Normal                         ; Normal                         ;
94
; Placement Effort Multiplier                                        ; 1.0                            ; 1.0                            ;
95
; Router Effort Multiplier                                           ; 1.0                            ; 1.0                            ;
96
; Always Enable Input Buffers                                        ; Off                            ; Off                            ;
97
; Optimize Hold Timing                                               ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
98
; Optimize Fast-Corner Timing                                        ; Off                            ; Off                            ;
99
; PowerPlay Power Optimization                                       ; Normal compilation             ; Normal compilation             ;
100
; Optimize Timing                                                    ; Normal compilation             ; Normal compilation             ;
101
; Optimize IOC Register Placement for Timing                         ; On                             ; On                             ;
102
; Limit to One Fitting Attempt                                       ; Off                            ; Off                            ;
103
; Final Placement Optimizations                                      ; Automatically                  ; Automatically                  ;
104
; Fitter Aggressive Routability Optimizations                        ; Automatically                  ; Automatically                  ;
105
; Fitter Initial Placement Seed                                      ; 1                              ; 1                              ;
106
; PCI I/O                                                            ; Off                            ; Off                            ;
107
; Weak Pull-Up Resistor                                              ; Off                            ; Off                            ;
108
; Enable Bus-Hold Circuitry                                          ; Off                            ; Off                            ;
109
; Auto Global Memory Control Signals                                 ; Off                            ; Off                            ;
110
; Auto Packed Registers                                              ; Auto                           ; Auto                           ;
111
; Auto Delay Chains                                                  ; On                             ; On                             ;
112
; Auto Merge PLLs                                                    ; On                             ; On                             ;
113
; Ignore PLL Mode When Merging PLLs                                  ; Off                            ; Off                            ;
114
; Perform Physical Synthesis for Combinational Logic for Fitting     ; Off                            ; Off                            ;
115
; Perform Physical Synthesis for Combinational Logic for Performance ; Off                            ; Off                            ;
116
; Perform Register Duplication for Performance                       ; Off                            ; Off                            ;
117
; Perform Logic to Memory Mapping for Fitting                        ; Off                            ; Off                            ;
118
; Perform Register Retiming for Performance                          ; Off                            ; Off                            ;
119
; Perform Asynchronous Signal Pipelining                             ; Off                            ; Off                            ;
120
; Fitter Effort                                                      ; Auto Fit                       ; Auto Fit                       ;
121
; Physical Synthesis Effort Level                                    ; Normal                         ; Normal                         ;
122
; Auto Global Clock                                                  ; On                             ; On                             ;
123
; Auto Global Register Control Signals                               ; On                             ; On                             ;
124
; Stop After Congestion Map Generation                               ; Off                            ; Off                            ;
125
; Save Intermediate Fitting Results                                  ; Off                            ; Off                            ;
126
; Maximum number of global clocks allowed                            ; -1                             ; -1                             ;
127
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
128
 
129
 
130
+--------------------------------------------------------------------------------------------------------+
131
; Fitter Partition Preservation Settings                                                                 ;
132
+------+-------------------+---------+------------------------------+------------------------+-----------+
133
; Name ; # Preserved Nodes ; # Nodes ; Preservation Level Requested ; Netlist Type Used      ; Hierarchy ;
134
+------+-------------------+---------+------------------------------+------------------------+-----------+
135
; Top  ; 0                 ; 765     ; Placement and Routing        ; Post-Synthesis Netlist ;           ;
136
+------+-------------------+---------+------------------------------+------------------------+-----------+
137
 
138
 
139
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
140
; Fitter Netlist Optimizations                                                                                                                                                                                                                                                                            ;
141
+-------------------------+-----------------+------------------+---------------------+-----------+----------------+--------------------------------------------------------------------------------------------------------------------------------------------+------------------+-----------------------+
142
; Node                    ; Action          ; Operation        ; Reason              ; Node Port ; Node Port Name ; Destination Node                                                                                                                           ; Destination Port ; Destination Port Name ;
143
+-------------------------+-----------------+------------------+---------------------+-----------+----------------+--------------------------------------------------------------------------------------------------------------------------------------------+------------------+-----------------------+
144
; uart_16750:inst|iTSR[0] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[0] ; PORTBDATAOUT     ;                       ;
145
; uart_16750:inst|iTSR[1] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[1] ; PORTBDATAOUT     ;                       ;
146
; uart_16750:inst|iTSR[2] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[2] ; PORTBDATAOUT     ;                       ;
147
; uart_16750:inst|iTSR[3] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[3] ; PORTBDATAOUT     ;                       ;
148
; uart_16750:inst|iTSR[4] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[4] ; PORTBDATAOUT     ;                       ;
149
; uart_16750:inst|iTSR[5] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[5] ; PORTBDATAOUT     ;                       ;
150
; uart_16750:inst|iTSR[6] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[6] ; PORTBDATAOUT     ;                       ;
151
; uart_16750:inst|iTSR[7] ; Packed Register ; Register Packing ; Timing optimization ; REGOUT    ;                ; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|q_b[7] ; PORTBDATAOUT     ;                       ;
152
+-------------------------+-----------------+------------------+---------------------+-----------+----------------+--------------------------------------------------------------------------------------------------------------------------------------------+------------------+-----------------------+
153
 
154
 
155
+--------------+
156
; Pin-Out File ;
157
+--------------+
158
The pin-out file can be found in R:/uart16750/syn/Altera/CycloneII/UART16750.pin.
159
 
160
 
161
+----------------------------------------------------------------------------+
162
; Fitter Resource Usage Summary                                              ;
163
+---------------------------------------------+------------------------------+
164
; Resource                                    ; Usage                        ;
165
+---------------------------------------------+------------------------------+
166
; Total logic elements                        ; 448 / 4,608 ( 10 % )         ;
167
;     -- Combinational with no register       ; 163                          ;
168
;     -- Register only                        ; 30                           ;
169
;     -- Combinational with a register        ; 255                          ;
170
;                                             ;                              ;
171
; Logic element usage by number of LUT inputs ;                              ;
172
;     -- 4 input functions                    ; 223                          ;
173
;     -- 3 input functions                    ; 72                           ;
174
;     -- <=2 input functions                  ; 123                          ;
175
;     -- Register only                        ; 30                           ;
176
;                                             ;                              ;
177
; Logic elements by mode                      ;                              ;
178
;     -- normal mode                          ; 349                          ;
179
;     -- arithmetic mode                      ; 69                           ;
180
;                                             ;                              ;
181
; Total registers*                            ; 285 / 5,058 ( 6 % )          ;
182
;     -- Dedicated logic registers            ; 285 / 4,608 ( 6 % )          ;
183
;     -- I/O registers                        ; 0 / 450 ( 0 % )              ;
184
;                                             ;                              ;
185
; Total LABs:  partially or completely used   ; 40 / 288 ( 14 % )            ;
186
; User inserted logic elements                ; 0                            ;
187
; Virtual pins                                ; 0                            ;
188
; I/O pins                                    ; 36 / 158 ( 23 % )            ;
189
;     -- Clock pins                           ; 1 / 4 ( 25 % )               ;
190
; Global signals                              ; 2                            ;
191
; M4Ks                                        ; 2 / 26 ( 8 % )               ;
192
; Total memory bits                           ; 1,216 / 119,808 ( 1 % )      ;
193
; Total RAM block bits                        ; 9,216 / 119,808 ( 8 % )      ;
194
; Embedded Multiplier 9-bit elements          ; 0 / 26 ( 0 % )               ;
195
; PLLs                                        ; 0 / 2 ( 0 % )                ;
196
; Global clocks                               ; 2 / 8 ( 25 % )               ;
197
; JTAGs                                       ; 0 / 1 ( 0 % )                ;
198
; Average interconnect usage (total/H/V)      ; 2% / 2% / 2%                 ;
199
; Peak interconnect usage (total/H/V)         ; 4% / 3% / 4%                 ;
200
; Maximum fan-out node                        ; CLK~clkctrl                  ;
201
; Maximum fan-out                             ; 287                          ;
202
; Highest non-global fan-out signal           ; uart_16750:inst|iRXFIFOClear ;
203
; Highest non-global fan-out                  ; 41                           ;
204
; Total fan-out                               ; 2428                         ;
205
; Average fan-out                             ; 3.17                         ;
206
+---------------------------------------------+------------------------------+
207
*  Register count does not include registers inside RAM blocks or DSP blocks.
208
 
209
 
210
 
211
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
212
; Input Pins                                                                                                                                                                                                                                                   ;
213
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
214
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
215
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
216
; A[0]   ; G13   ; 3        ; 28           ; 11           ; 3           ; 15                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
217
; A[1]   ; F16   ; 3        ; 28           ; 10           ; 3           ; 15                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
218
; A[2]   ; F15   ; 3        ; 28           ; 9            ; 0           ; 10                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
219
; CLK    ; H15   ; 3        ; 28           ; 7            ; 1           ; 1                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
220
; CS     ; G12   ; 3        ; 28           ; 10           ; 0           ; 5                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
221
; CTSN   ; M15   ; 3        ; 28           ; 4            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
222
; DCDN   ; M16   ; 3        ; 28           ; 4            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
223
; DIN[0] ; B11   ; 2        ; 24           ; 14           ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
224
; DIN[1] ; B12   ; 2        ; 21           ; 14           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
225
; DIN[2] ; B13   ; 2        ; 24           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
226
; DIN[3] ; B14   ; 2        ; 26           ; 14           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
227
; DIN[4] ; A11   ; 2        ; 21           ; 14           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
228
; DIN[5] ; A12   ; 2        ; 21           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
229
; DIN[6] ; A13   ; 2        ; 24           ; 14           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
230
; DIN[7] ; A14   ; 2        ; 26           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
231
; DSRN   ; L14   ; 3        ; 28           ; 5            ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
232
; RD     ; D15   ; 3        ; 28           ; 11           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
233
; RIN    ; L16   ; 3        ; 28           ; 5            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
234
; RSTN   ; G16   ; 3        ; 28           ; 9            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
235
; SIN    ; G15   ; 3        ; 28           ; 9            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
236
; WR     ; E14   ; 3        ; 28           ; 12           ; 1           ; 3                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; User                 ;
237
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
238
 
239
 
240
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
241
; Output Pins                                                                                                                                                                                                                                                                               ;
242
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
243
; Name    ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load  ;
244
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
245
; DDIS    ; E16   ; 3        ; 28           ; 12           ; 4           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
246
; DOUT[0] ; T14   ; 4        ; 26           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
247
; DOUT[1] ; T13   ; 4        ; 24           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
248
; DOUT[2] ; T12   ; 4        ; 21           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
249
; DOUT[3] ; T11   ; 4        ; 14           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
250
; DOUT[4] ; R14   ; 4        ; 26           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
251
; DOUT[5] ; R13   ; 4        ; 24           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
252
; DOUT[6] ; R12   ; 4        ; 21           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
253
; DOUT[7] ; R11   ; 4        ; 14           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
254
; DTRN    ; L15   ; 3        ; 28           ; 5            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
255
; INT     ; D16   ; 3        ; 28           ; 11           ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
256
; OUT1N   ; N16   ; 3        ; 28           ; 4            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
257
; OUT2N   ; N15   ; 3        ; 28           ; 3            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
258
; RTSN    ; K15   ; 3        ; 28           ; 6            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
259
; SOUT    ; K16   ; 3        ; 28           ; 6            ; 1           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; User                 ; 10 pF ;
260
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
261
 
262
 
263
+------------------------------------------------------------+
264
; I/O Bank Usage                                             ;
265
+----------+------------------+---------------+--------------+
266
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
267
+----------+------------------+---------------+--------------+
268
; 1        ; 2 / 35 ( 6 % )   ; 3.3V          ; --           ;
269
; 2        ; 8 / 43 ( 19 % )  ; 3.3V          ; --           ;
270
; 3        ; 21 / 39 ( 54 % ) ; 3.3V          ; --           ;
271
; 4        ; 8 / 41 ( 20 % )  ; 3.3V          ; --           ;
272
+----------+------------------+---------------+--------------+
273
 
274
 
275
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
276
; All Package Pins                                                                                                                                                       ;
277
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
278
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                           ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
279
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
280
; A1       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
281
; A2       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
282
; A3       ; 166        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
283
; A4       ; 165        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
284
; A5       ; 163        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
285
; A6       ; 155        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
286
; A7       ; 149        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
287
; A8       ; 148        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
288
; A9       ; 146        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
289
; A10      ; 141        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
290
; A11      ; 136        ; 2        ; DIN[4]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
291
; A12      ; 135        ; 2        ; DIN[5]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
292
; A13      ; 132        ; 2        ; DIN[6]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
293
; A14      ; 128        ; 2        ; DIN[7]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
294
; A15      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
295
; A16      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
296
; B1       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
297
; B2       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
298
; B3       ; 167        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
299
; B4       ; 164        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
300
; B5       ; 162        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
301
; B6       ; 154        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
302
; B7       ; 150        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
303
; B8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
304
; B9       ; 147        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
305
; B10      ; 140        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
306
; B11      ; 133        ; 2        ; DIN[0]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
307
; B12      ; 134        ; 2        ; DIN[1]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
308
; B13      ; 131        ; 2        ; DIN[2]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
309
; B14      ; 127        ; 2        ; DIN[3]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
310
; B15      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
311
; B16      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
312
; C1       ; 2          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
313
; C2       ; 3          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
314
; C3       ; 0          ; 1        ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
315
; C4       ; 161        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
316
; C5       ; 160        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
317
; C6       ; 159        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
318
; C7       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
319
; C8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
320
; C9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
321
; C10      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
322
; C11      ; 137        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
323
; C12      ; 130        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
324
; C13      ; 129        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
325
; C14      ; 123        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
326
; C15      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
327
; C16      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
328
; D1       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
329
; D2       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
330
; D3       ; 8          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
331
; D4       ; 9          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
332
; D5       ; 4          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
333
; D6       ; 158        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
334
; D7       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
335
; D8       ; 153        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
336
; D9       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
337
; D10      ; 145        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
338
; D11      ; 144        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
339
; D12      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
340
; D13      ; 124        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
341
; D14      ; 126        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
342
; D15      ; 120        ; 3        ; RD                                       ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
343
; D16      ; 121        ; 3        ; INT                                      ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
344
; E1       ; 11         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
345
; E2       ; 12         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
346
; E3       ; 6          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
347
; E4       ; 7          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
348
; E5       ; 5          ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
349
; E6       ; 168        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
350
; E7       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
351
; E8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
352
; E9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
353
; E10      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
354
; E11      ;            ;          ; GNDA_PLL2                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
355
; E12      ;            ;          ; VCCA_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
356
; E13      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
357
; E14      ; 125        ; 3        ; WR                                       ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
358
; E15      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
359
; E16      ; 122        ; 3        ; DDIS                                     ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
360
; F1       ; 17         ; 1        ; ^DATA0                                   ; input  ;              ;         ; --         ;                 ; --       ; --           ;
361
; F2       ; 15         ; 1        ; #TCK                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
362
; F3       ; 10         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
363
; F4       ; 1          ; 1        ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; On           ;
364
; F5       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
365
; F6       ; 169        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
366
; F7       ; 151        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
367
; F8       ; 152        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
368
; F9       ; 143        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
369
; F10      ; 142        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
370
; F11      ;            ;          ; VCCD_PLL2                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
371
; F12      ;            ;          ; GND_PLL2                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
372
; F13      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
373
; F14      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
374
; F15      ; 113        ; 3        ; A[2]                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
375
; F16      ; 114        ; 3        ; A[1]                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
376
; G1       ; 14         ; 1        ; #TMS                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
377
; G2       ; 13         ; 1        ; #TDO                                     ; output ;              ;         ; --         ;                 ; --       ; --           ;
378
; G3       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
379
; G4       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
380
; G5       ; 19         ; 1        ; ^nCE                                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
381
; G6       ; 156        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
382
; G7       ; 157        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
383
; G8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
384
; G9       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
385
; G10      ; 138        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
386
; G11      ; 139        ; 2        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
387
; G12      ; 117        ; 3        ; CS                                       ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
388
; G13      ; 118        ; 3        ; A[0]                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
389
; G14      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
390
; G15      ; 112        ; 3        ; SIN                                      ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
391
; G16      ; 111        ; 3        ; RSTN                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
392
; H1       ; 21         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
393
; H2       ; 20         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
394
; H3       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
395
; H4       ; 18         ; 1        ; ^DCLK                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
396
; H5       ; 16         ; 1        ; #TDI                                     ; input  ;              ;         ; --         ;                 ; --       ; --           ;
397
; H6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
398
; H7       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
399
; H8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
400
; H9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
401
; H10      ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
402
; H11      ; 116        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
403
; H12      ; 109        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
404
; H13      ; 119        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
405
; H14      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
406
; H15      ; 107        ; 3        ; CLK                                      ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
407
; H16      ; 108        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
408
; J1       ; 24         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
409
; J2       ; 23         ; 1        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
410
; J3       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
411
; J4       ; 32         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
412
; J5       ; 22         ; 1        ; ^nCONFIG                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
413
; J6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
414
; J7       ;            ;          ; VCCINT                                   ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
415
; J8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
416
; J9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
417
; J10      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
418
; J11      ; 115        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
419
; J12      ; 110        ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
420
; J13      ; 102        ; 3        ; ^MSEL0                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
421
; J14      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
422
; J15      ; 106        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
423
; J16      ; 105        ; 3        ; GND+                                     ;        ;              ;         ; Row I/O    ;                 ; --       ; --           ;
424
; K1       ; 26         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
425
; K2       ; 25         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
426
; K3       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
427
; K4       ; 27         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
428
; K5       ; 28         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
429
; K6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
430
; K7       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
431
; K8       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
432
; K9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
433
; K10      ; 71         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
434
; K11      ; 70         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
435
; K12      ; 101        ; 3        ; ^MSEL1                                   ;        ;              ;         ; --         ;                 ; --       ; --           ;
436
; K13      ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
437
; K14      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
438
; K15      ; 104        ; 3        ; RTSN                                     ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
439
; K16      ; 103        ; 3        ; SOUT                                     ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
440
; L1       ; 30         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
441
; L2       ; 31         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
442
; L3       ; 37         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
443
; L4       ; 41         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
444
; L5       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
445
; L6       ;            ;          ; VCCD_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
446
; L7       ; 55         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
447
; L8       ; 56         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
448
; L9       ; 66         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
449
; L10      ; 67         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
450
; L11      ; 83         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
451
; L12      ; 77         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
452
; L13      ; 100        ; 3        ; ^CONF_DONE                               ;        ;              ;         ; --         ;                 ; --       ; --           ;
453
; L14      ; 96         ; 3        ; DSRN                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
454
; L15      ; 97         ; 3        ; DTRN                                     ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
455
; L16      ; 98         ; 3        ; RIN                                      ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
456
; M1       ; 29         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
457
; M2       ; 33         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
458
; M3       ; 34         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
459
; M4       ; 42         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
460
; M5       ;            ;          ; VCCA_PLL1                                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
461
; M6       ;            ;          ; GNDA_PLL1                                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
462
; M7       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
463
; M8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
464
; M9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
465
; M10      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
466
; M11      ; 82         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
467
; M12      ; 85         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
468
; M13      ; 99         ; 3        ; ^nSTATUS                                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
469
; M14      ; 95         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
470
; M15      ; 93         ; 3        ; CTSN                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
471
; M16      ; 94         ; 3        ; DCDN                                     ; input  ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
472
; N1       ; 35         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
473
; N2       ; 36         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
474
; N3       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
475
; N4       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
476
; N5       ;            ;          ; GND_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
477
; N6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
478
; N7       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
479
; N8       ; 52         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
480
; N9       ; 61         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
481
; N10      ; 62         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
482
; N11      ; 72         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
483
; N12      ; 84         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
484
; N13      ; 86         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
485
; N14      ; 87         ; 3        ; ~LVDS41p/nCEO~                           ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
486
; N15      ; 91         ; 3        ; OUT2N                                    ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
487
; N16      ; 92         ; 3        ; OUT1N                                    ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; Y               ; no       ; Off          ;
488
; P1       ; 38         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
489
; P2       ; 39         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
490
; P3       ; 40         ; 1        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
491
; P4       ; 46         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
492
; P5       ; 45         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
493
; P6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
494
; P7       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
495
; P8       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
496
; P9       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
497
; P10      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
498
; P11      ; 65         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
499
; P12      ; 73         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
500
; P13      ; 74         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
501
; P14      ; 88         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
502
; P15      ; 89         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
503
; P16      ; 90         ; 3        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Row I/O    ;                 ; no       ; On           ;
504
; R1       ;            ; 1        ; VCCIO1                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
505
; R2       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
506
; R3       ; 43         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
507
; R4       ; 48         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
508
; R5       ; 50         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
509
; R6       ;            ;          ; NC                                       ;        ;              ;         ; --         ;                 ; --       ; --           ;
510
; R7       ; 54         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
511
; R8       ; 58         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
512
; R9       ; 60         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
513
; R10      ; 68         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
514
; R11      ; 64         ; 4        ; DOUT[7]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
515
; R12      ; 76         ; 4        ; DOUT[6]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
516
; R13      ; 79         ; 4        ; DOUT[5]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
517
; R14      ; 81         ; 4        ; DOUT[4]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
518
; R15      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
519
; R16      ;            ; 3        ; VCCIO3                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
520
; T1       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
521
; T2       ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
522
; T3       ; 44         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
523
; T4       ; 47         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
524
; T5       ; 49         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
525
; T6       ; 51         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
526
; T7       ; 53         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
527
; T8       ; 57         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
528
; T9       ; 59         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
529
; T10      ; 69         ; 4        ; RESERVED_INPUT_WITH_WEAK_PULLUP          ;        ;              ;         ; Column I/O ;                 ; no       ; On           ;
530
; T11      ; 63         ; 4        ; DOUT[3]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
531
; T12      ; 75         ; 4        ; DOUT[2]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
532
; T13      ; 78         ; 4        ; DOUT[1]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
533
; T14      ; 80         ; 4        ; DOUT[0]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
534
; T15      ;            ; 4        ; VCCIO4                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
535
; T16      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
536
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
537
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
538
 
539
 
540
+-------------------------------------------------------------------------------+
541
; Output Pin Default Load For Reported TCO                                      ;
542
+----------------------------------+-------+------------------------------------+
543
; I/O Standard                     ; Load  ; Termination Resistance             ;
544
+----------------------------------+-------+------------------------------------+
545
; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
546
; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
547
; 2.5 V                            ; 0 pF  ; Not Available                      ;
548
; 1.8 V                            ; 0 pF  ; Not Available                      ;
549
; 1.5 V                            ; 0 pF  ; Not Available                      ;
550
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
551
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
552
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
553
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
554
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
555
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
556
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
557
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
558
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
559
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
560
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
561
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
562
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
563
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
564
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
565
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
566
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
567
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
568
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
569
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
570
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
571
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
572
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
573
+----------------------------------+-------+------------------------------------+
574
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
575
 
576
 
577
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
578
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                       ;
579
+---------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
580
; Compilation Hierarchy Node                  ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                                                                            ; Library Name ;
581
+---------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
582
; |UART16750                                  ; 448 (4)     ; 285 (3)                   ; 0 (0)         ; 1216        ; 2    ; 0            ; 0       ; 0         ; 36   ; 0            ; 163 (1)      ; 30 (2)            ; 255 (1)          ; |UART16750                                                                                                                                     ; work         ;
583
;    |slib_clock_div:inst2|                   ; 9 (9)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 6 (6)            ; |UART16750|slib_clock_div:inst2                                                                                                                ; work         ;
584
;    |uart_16750:inst|                        ; 435 (172)   ; 276 (112)                 ; 0 (0)         ; 1216        ; 2    ; 0            ; 0       ; 0         ; 0    ; 0            ; 159 (54)     ; 28 (17)           ; 248 (96)         ; |UART16750|uart_16750:inst                                                                                                                     ; work         ;
585
;       |slib_clock_div:UART_BG2|             ; 4 (4)       ; 4 (4)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; |UART16750|uart_16750:inst|slib_clock_div:UART_BG2                                                                                             ; work         ;
586
;       |slib_edge_detect:UART_BIDET|         ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_BIDET                                                                                         ; work         ;
587
;       |slib_edge_detect:UART_ED_CTS|        ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_CTS                                                                                        ; work         ;
588
;       |slib_edge_detect:UART_ED_DCD|        ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_DCD                                                                                        ; work         ;
589
;       |slib_edge_detect:UART_ED_DSR|        ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_DSR                                                                                        ; work         ;
590
;       |slib_edge_detect:UART_ED_READ|       ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_READ                                                                                       ; work         ;
591
;       |slib_edge_detect:UART_ED_RI|         ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_RI                                                                                         ; work         ;
592
;       |slib_edge_detect:UART_ED_WRITE|      ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_ED_WRITE                                                                                      ; work         ;
593
;       |slib_edge_detect:UART_FEDET|         ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_FEDET                                                                                         ; work         ;
594
;       |slib_edge_detect:UART_IIC_THRE_ED|   ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_IIC_THRE_ED                                                                                   ; work         ;
595
;       |slib_edge_detect:UART_PEDET|         ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_PEDET                                                                                         ; work         ;
596
;       |slib_edge_detect:UART_RCLK|          ; 1 (1)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_edge_detect:UART_RCLK                                                                                          ; work         ;
597
;       |slib_fifo:UART_RXFF|                 ; 49 (0)      ; 29 (0)                    ; 0 (0)         ; 704         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 29 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF                                                                                                 ; work         ;
598
;          |scfifo:scfifo_component|          ; 49 (0)      ; 29 (0)                    ; 0 (0)         ; 704         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 29 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component                                                                         ; work         ;
599
;             |scfifo_ko31:auto_generated|    ; 49 (0)      ; 29 (0)                    ; 0 (0)         ; 704         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 29 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated                                              ; work         ;
600
;                |a_dpfifo_7g31:dpfifo|       ; 49 (29)     ; 29 (12)                   ; 0 (0)         ; 704         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (17)      ; 0 (0)             ; 29 (12)          ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo                         ; work         ;
601
;                   |altsyncram_h981:FIFOram| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 704         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|altsyncram_h981:FIFOram ; work         ;
602
;                   |cntr_c5b:rd_ptr_msb|     ; 6 (6)       ; 5 (5)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_c5b:rd_ptr_msb     ; work         ;
603
;                   |cntr_d5b:wr_ptr|         ; 7 (7)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 6 (6)            ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_d5b:wr_ptr         ; work         ;
604
;                   |cntr_p57:usedw_counter|  ; 7 (7)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 6 (6)            ; |UART16750|uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_p57:usedw_counter  ; work         ;
605
;       |slib_fifo:UART_TXFF|                 ; 50 (0)      ; 29 (0)                    ; 0 (0)         ; 512         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 30 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF                                                                                                 ; work         ;
606
;          |scfifo:scfifo_component|          ; 50 (0)      ; 29 (0)                    ; 0 (0)         ; 512         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 30 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component                                                                         ; work         ;
607
;             |scfifo_an31:auto_generated|    ; 50 (0)      ; 29 (0)                    ; 0 (0)         ; 512         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (0)       ; 0 (0)             ; 30 (0)           ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated                                              ; work         ;
608
;                |a_dpfifo_te31:dpfifo|       ; 50 (30)     ; 29 (12)                   ; 0 (0)         ; 512         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 20 (17)      ; 0 (0)             ; 30 (13)          ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo                         ; work         ;
609
;                   |altsyncram_t681:FIFOram| ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 512         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram ; work         ;
610
;                   |cntr_c5b:rd_ptr_msb|     ; 6 (6)       ; 5 (5)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_c5b:rd_ptr_msb     ; work         ;
611
;                   |cntr_d5b:wr_ptr|         ; 7 (7)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 6 (6)            ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_d5b:wr_ptr         ; work         ;
612
;                   |cntr_p57:usedw_counter|  ; 7 (7)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 6 (6)            ; |UART16750|uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_p57:usedw_counter  ; work         ;
613
;       |slib_input_filter:UART_IF_CTS|       ; 3 (3)       ; 3 (3)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (3)            ; |UART16750|uart_16750:inst|slib_input_filter:UART_IF_CTS                                                                                       ; work         ;
614
;       |slib_input_filter:UART_IF_DCD|       ; 3 (3)       ; 3 (3)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (3)            ; |UART16750|uart_16750:inst|slib_input_filter:UART_IF_DCD                                                                                       ; work         ;
615
;       |slib_input_filter:UART_IF_DSR|       ; 3 (3)       ; 3 (3)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (3)            ; |UART16750|uart_16750:inst|slib_input_filter:UART_IF_DSR                                                                                       ; work         ;
616
;       |slib_input_filter:UART_IF_RI|        ; 3 (3)       ; 3 (3)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (3)            ; |UART16750|uart_16750:inst|slib_input_filter:UART_IF_RI                                                                                        ; work         ;
617
;       |slib_input_sync:UART_IS_CTS|         ; 2 (2)       ; 2 (2)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 2 (2)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_input_sync:UART_IS_CTS                                                                                         ; work         ;
618
;       |slib_input_sync:UART_IS_DCD|         ; 2 (2)       ; 2 (2)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 2 (2)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_input_sync:UART_IS_DCD                                                                                         ; work         ;
619
;       |slib_input_sync:UART_IS_DSR|         ; 2 (2)       ; 2 (2)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 2 (2)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_input_sync:UART_IS_DSR                                                                                         ; work         ;
620
;       |slib_input_sync:UART_IS_RI|          ; 2 (2)       ; 2 (2)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 2 (2)             ; 0 (0)            ; |UART16750|uart_16750:inst|slib_input_sync:UART_IS_RI                                                                                          ; work         ;
621
;       |slib_input_sync:UART_IS_SIN|         ; 2 (2)       ; 2 (2)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 1 (1)            ; |UART16750|uart_16750:inst|slib_input_sync:UART_IS_SIN                                                                                         ; work         ;
622
;       |uart_baudgen:UART_BG16|              ; 27 (27)     ; 17 (17)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 18 (18)          ; |UART16750|uart_16750:inst|uart_baudgen:UART_BG16                                                                                              ; work         ;
623
;       |uart_interrupt:UART_IIC|             ; 12 (12)     ; 4 (4)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 4 (4)            ; |UART16750|uart_16750:inst|uart_interrupt:UART_IIC                                                                                             ; work         ;
624
;       |uart_receiver:UART_RX|               ; 66 (48)     ; 32 (21)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 31 (24)      ; 0 (0)             ; 35 (23)          ; |UART16750|uart_16750:inst|uart_receiver:UART_RX                                                                                               ; work         ;
625
;          |slib_counter:RX_BRC|              ; 10 (10)     ; 5 (5)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 5 (5)            ; |UART16750|uart_16750:inst|uart_receiver:UART_RX|slib_counter:RX_BRC                                                                           ; work         ;
626
;          |slib_mv_filter:RX_MVF|            ; 9 (9)       ; 6 (6)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 7 (7)            ; |UART16750|uart_16750:inst|uart_receiver:UART_RX|slib_mv_filter:RX_MVF                                                                         ; work         ;
627
;       |uart_transmitter:UART_TX|            ; 35 (35)     ; 16 (16)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 17 (17)      ; 1 (1)             ; 17 (17)          ; |UART16750|uart_16750:inst|uart_transmitter:UART_TX                                                                                            ; work         ;
628
+---------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
629
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
630
 
631
 
632
+----------------------------------------------------------------------------------+
633
; Delay Chain Summary                                                              ;
634
+---------+----------+---------------+---------------+-----------------------+-----+
635
; Name    ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
636
+---------+----------+---------------+---------------+-----------------------+-----+
637
; DDIS    ; Output   ; --            ; --            ; --                    ; --  ;
638
; INT     ; Output   ; --            ; --            ; --                    ; --  ;
639
; OUT1N   ; Output   ; --            ; --            ; --                    ; --  ;
640
; OUT2N   ; Output   ; --            ; --            ; --                    ; --  ;
641
; RTSN    ; Output   ; --            ; --            ; --                    ; --  ;
642
; DTRN    ; Output   ; --            ; --            ; --                    ; --  ;
643
; SOUT    ; Output   ; --            ; --            ; --                    ; --  ;
644
; DOUT[7] ; Output   ; --            ; --            ; --                    ; --  ;
645
; DOUT[6] ; Output   ; --            ; --            ; --                    ; --  ;
646
; DOUT[5] ; Output   ; --            ; --            ; --                    ; --  ;
647
; DOUT[4] ; Output   ; --            ; --            ; --                    ; --  ;
648
; DOUT[3] ; Output   ; --            ; --            ; --                    ; --  ;
649
; DOUT[2] ; Output   ; --            ; --            ; --                    ; --  ;
650
; DOUT[1] ; Output   ; --            ; --            ; --                    ; --  ;
651
; DOUT[0] ; Output   ; --            ; --            ; --                    ; --  ;
652
; A[1]    ; Input    ; 6             ; 6             ; --                    ; --  ;
653
; A[2]    ; Input    ; 6             ; 6             ; --                    ; --  ;
654
; A[0]    ; Input    ; 6             ; 6             ; --                    ; --  ;
655
; CS      ; Input    ; 0             ; 4             ; --                    ; --  ;
656
; RD      ; Input    ; 6             ; 0             ; --                    ; --  ;
657
; CLK     ; Input    ; 0             ; 0             ; --                    ; --  ;
658
; WR      ; Input    ; 0             ; 4             ; --                    ; --  ;
659
; DIN[7]  ; Input    ; 6             ; 0             ; --                    ; --  ;
660
; DIN[0]  ; Input    ; 6             ; 0             ; --                    ; --  ;
661
; DIN[3]  ; Input    ; 6             ; 0             ; --                    ; --  ;
662
; DIN[4]  ; Input    ; 6             ; 0             ; --                    ; --  ;
663
; DIN[6]  ; Input    ; 6             ; 0             ; --                    ; --  ;
664
; DIN[2]  ; Input    ; 6             ; 0             ; --                    ; --  ;
665
; DIN[5]  ; Input    ; 6             ; 0             ; --                    ; --  ;
666
; DIN[1]  ; Input    ; 6             ; 0             ; --                    ; --  ;
667
; RSTN    ; Input    ; 6             ; 0             ; --                    ; --  ;
668
; DCDN    ; Input    ; 0             ; 6             ; --                    ; --  ;
669
; RIN     ; Input    ; 0             ; 6             ; --                    ; --  ;
670
; DSRN    ; Input    ; 0             ; 6             ; --                    ; --  ;
671
; CTSN    ; Input    ; 6             ; 0             ; --                    ; --  ;
672
; SIN     ; Input    ; 6             ; 0             ; --                    ; --  ;
673
+---------+----------+---------------+---------------+-----------------------+-----+
674
 
675
 
676
+-----------------------------------------------------------------------------------------------+
677
; Pad To Core Delay Chain Fanout                                                                ;
678
+-----------------------------------------------------------------+-------------------+---------+
679
; Source Pin / Fanout                                             ; Pad To Core Index ; Setting ;
680
+-----------------------------------------------------------------+-------------------+---------+
681
; A[1]                                                            ;                   ;         ;
682
;      - uart_16750:inst|Mux0~160                                 ; 1                 ; 6       ;
683
;      - uart_16750:inst|Mux0~162                                 ; 1                 ; 6       ;
684
;      - uart_16750:inst|Mux0~163                                 ; 1                 ; 6       ;
685
;      - uart_16750:inst|Mux0~164                                 ; 1                 ; 6       ;
686
;      - uart_16750:inst|Mux0~166                                 ; 1                 ; 6       ;
687
;      - uart_16750:inst|Mux1~88                                  ; 1                 ; 6       ;
688
;      - uart_16750:inst|Mux1~89                                  ; 1                 ; 6       ;
689
;      - uart_16750:inst|Mux2~106                                 ; 1                 ; 6       ;
690
;      - uart_16750:inst|Mux2~108                                 ; 1                 ; 6       ;
691
;      - uart_16750:inst|Mux3~430                                 ; 1                 ; 6       ;
692
;      - uart_16750:inst|Mux3~431                                 ; 1                 ; 6       ;
693
;      - uart_16750:inst|Mux3~434                                 ; 1                 ; 6       ;
694
;      - uart_16750:inst|Mux5~104                                 ; 1                 ; 6       ;
695
;      - uart_16750:inst|Mux5~105                                 ; 1                 ; 6       ;
696
;      - uart_16750:inst|iA[1]                                    ; 1                 ; 6       ;
697
; A[2]                                                            ;                   ;         ;
698
;      - uart_16750:inst|Mux0~160                                 ; 0                 ; 6       ;
699
;      - uart_16750:inst|Mux0~161                                 ; 0                 ; 6       ;
700
;      - uart_16750:inst|Mux0~163                                 ; 0                 ; 6       ;
701
;      - uart_16750:inst|Mux0~166                                 ; 0                 ; 6       ;
702
;      - uart_16750:inst|Mux1~87                                  ; 0                 ; 6       ;
703
;      - uart_16750:inst|Mux2~110                                 ; 0                 ; 6       ;
704
;      - uart_16750:inst|Mux3~435                                 ; 0                 ; 6       ;
705
;      - uart_16750:inst|Mux5~104                                 ; 0                 ; 6       ;
706
;      - uart_16750:inst|Mux5~105                                 ; 0                 ; 6       ;
707
;      - uart_16750:inst|iA[2]                                    ; 0                 ; 6       ;
708
; A[0]                                                            ;                   ;         ;
709
;      - uart_16750:inst|Mux0~167                                 ; 0                 ; 6       ;
710
;      - uart_16750:inst|Mux1~91                                  ; 0                 ; 6       ;
711
;      - uart_16750:inst|Mux2~106                                 ; 0                 ; 6       ;
712
;      - uart_16750:inst|Mux2~107                                 ; 0                 ; 6       ;
713
;      - uart_16750:inst|Mux2~108                                 ; 0                 ; 6       ;
714
;      - uart_16750:inst|Mux2~109                                 ; 0                 ; 6       ;
715
;      - uart_16750:inst|Mux3~430                                 ; 0                 ; 6       ;
716
;      - uart_16750:inst|Mux3~432                                 ; 0                 ; 6       ;
717
;      - uart_16750:inst|Mux3~433                                 ; 0                 ; 6       ;
718
;      - uart_16750:inst|Mux3~434                                 ; 0                 ; 6       ;
719
;      - uart_16750:inst|Mux4~37                                  ; 0                 ; 6       ;
720
;      - uart_16750:inst|Mux5~110                                 ; 0                 ; 6       ;
721
;      - uart_16750:inst|Mux6~37                                  ; 0                 ; 6       ;
722
;      - uart_16750:inst|Mux7~37                                  ; 0                 ; 6       ;
723
;      - uart_16750:inst|iA[0]                                    ; 0                 ; 6       ;
724
; CS                                                              ;                   ;         ;
725
;      - uart_16750:inst|UART_OUTREGS~0                           ; 1                 ; 4       ;
726
;      - uart_16750:inst|iLCRWrite~27                             ; 1                 ; 4       ;
727
;      - uart_16750:inst|iLCRWrite~29                             ; 1                 ; 4       ;
728
;      - uart_16750:inst|iMSRRead~26                              ; 1                 ; 4       ;
729
;      - uart_16750:inst|iCSWR                                    ; 1                 ; 4       ;
730
; RD                                                              ;                   ;         ;
731
;      - uart_16750:inst|UART_OUTREGS~0                           ; 0                 ; 6       ;
732
;      - uart_16750:inst|iMSRRead~26                              ; 0                 ; 6       ;
733
; CLK                                                             ;                   ;         ;
734
; WR                                                              ;                   ;         ;
735
;      - uart_16750:inst|iLCRWrite~27                             ; 1                 ; 4       ;
736
;      - uart_16750:inst|iLCRWrite~29                             ; 1                 ; 4       ;
737
;      - uart_16750:inst|iCSWR                                    ; 1                 ; 4       ;
738
; DIN[7]                                                          ;                   ;         ;
739
;      - uart_16750:inst|iDIN[7]~feeder                           ; 0                 ; 6       ;
740
; DIN[0]                                                          ;                   ;         ;
741
;      - uart_16750:inst|iDIN[0]~feeder                           ; 0                 ; 6       ;
742
; DIN[3]                                                          ;                   ;         ;
743
;      - uart_16750:inst|iDIN[3]~feeder                           ; 0                 ; 6       ;
744
; DIN[4]                                                          ;                   ;         ;
745
;      - uart_16750:inst|iDIN[4]                                  ; 0                 ; 6       ;
746
; DIN[6]                                                          ;                   ;         ;
747
;      - uart_16750:inst|iDIN[6]                                  ; 0                 ; 6       ;
748
; DIN[2]                                                          ;                   ;         ;
749
;      - uart_16750:inst|iDIN[2]~feeder                           ; 0                 ; 6       ;
750
; DIN[5]                                                          ;                   ;         ;
751
;      - uart_16750:inst|iDIN[5]~feeder                           ; 0                 ; 6       ;
752
; DIN[1]                                                          ;                   ;         ;
753
;      - uart_16750:inst|iDIN[1]                                  ; 0                 ; 6       ;
754
; RSTN                                                            ;                   ;         ;
755
;      - inst4~feeder                                             ; 0                 ; 6       ;
756
; DCDN                                                            ;                   ;         ;
757
;      - uart_16750:inst|slib_input_sync:UART_IS_DCD|iD[0]~feeder ; 1                 ; 6       ;
758
; RIN                                                             ;                   ;         ;
759
;      - uart_16750:inst|slib_input_sync:UART_IS_RI|iD[0]         ; 1                 ; 6       ;
760
; DSRN                                                            ;                   ;         ;
761
;      - uart_16750:inst|slib_input_sync:UART_IS_DSR|iD[0]        ; 1                 ; 6       ;
762
; CTSN                                                            ;                   ;         ;
763
;      - uart_16750:inst|slib_input_sync:UART_IS_CTS|iD[0]~feeder ; 0                 ; 6       ;
764
; SIN                                                             ;                   ;         ;
765
;      - uart_16750:inst|slib_input_sync:UART_IS_SIN|iD[0]        ; 0                 ; 6       ;
766
+-----------------------------------------------------------------+-------------------+---------+
767
 
768
 
769
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
770
; Control Signals                                                                                                                                                                                                                                                               ;
771
+----------------------------------------------------------------------------------------------------------------------------------------+-------------------+---------+-------------------------+--------+----------------------+------------------+---------------------------+
772
; Name                                                                                                                                   ; Location          ; Fan-Out ; Usage                   ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
773
+----------------------------------------------------------------------------------------------------------------------------------------+-------------------+---------+-------------------------+--------+----------------------+------------------+---------------------------+
774
; CLK                                                                                                                                    ; PIN_H15           ; 287     ; Clock                   ; yes    ; Global Clock         ; GCLK6            ; --                        ;
775
; inst1                                                                                                                                  ; LCFF_X27_Y9_N17   ; 224     ; Async. clear            ; yes    ; Global Clock         ; GCLK7            ; --                        ;
776
; inst1                                                                                                                                  ; LCFF_X27_Y9_N17   ; 2       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
777
; inst5                                                                                                                                  ; LCFF_X27_Y9_N3    ; 1       ; Async. clear            ; no     ; --                   ; --               ; --                        ;
778
; uart_16750:inst|State~57                                                                                                               ; LCCOMB_X18_Y3_N4  ; 12      ; Clock enable            ; no     ; --                   ; --               ; --                        ;
779
; uart_16750:inst|UART_CTI~1                                                                                                             ; LCCOMB_X26_Y3_N4  ; 6       ; Sync. clear             ; no     ; --                   ; --               ; --                        ;
780
; uart_16750:inst|\UART_TXPROC:State.txstart                                                                                             ; LCFF_X21_Y6_N15   ; 4       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
781
; uart_16750:inst|iDLLWrite~31                                                                                                           ; LCCOMB_X25_Y5_N12 ; 8       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
782
; uart_16750:inst|iDLMWrite~32                                                                                                           ; LCCOMB_X24_Y5_N4  ; 8       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
783
; uart_16750:inst|iFCRWrite~27                                                                                                           ; LCCOMB_X24_Y5_N12 ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
784
; uart_16750:inst|iFCR_TXFIFOReset                                                                                                       ; LCFF_X21_Y5_N13   ; 33      ; Sync. clear, Sync. load ; no     ; --                   ; --               ; --                        ;
785
; uart_16750:inst|iFECounter[5]~214                                                                                                      ; LCCOMB_X22_Y3_N20 ; 7       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
786
; uart_16750:inst|iIERWrite~26                                                                                                           ; LCCOMB_X24_Y5_N2  ; 5       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
787
; uart_16750:inst|iLCRWrite~28                                                                                                           ; LCCOMB_X24_Y5_N20 ; 8       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
788
; uart_16750:inst|iMCRWrite~23                                                                                                           ; LCCOMB_X24_Y5_N22 ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
789
; uart_16750:inst|iRXFIFOClear                                                                                                           ; LCFF_X21_Y4_N5    ; 41      ; Sync. clear, Sync. load ; no     ; --                   ; --               ; --                        ;
790
; uart_16750:inst|iSCRWrite~35                                                                                                           ; LCCOMB_X24_Y5_N16 ; 8       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
791
; uart_16750:inst|slib_clock_div:UART_BG2|iQ                                                                                             ; LCFF_X20_Y4_N27   ; 14      ; Clock enable            ; no     ; --                   ; --               ; --                        ;
792
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_c5b:rd_ptr_msb|_~2    ; LCCOMB_X26_Y7_N14 ; 5       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
793
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_d5b:wr_ptr|_~2        ; LCCOMB_X27_Y6_N2  ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
794
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|cntr_p57:usedw_counter|_~2 ; LCCOMB_X26_Y7_N20 ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
795
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|rd_ptr_lsb~2               ; LCCOMB_X26_Y6_N30 ; 1       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
796
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|valid_wreq                 ; LCCOMB_X26_Y6_N6  ; 12      ; Write enable            ; no     ; --                   ; --               ; --                        ;
797
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_c5b:rd_ptr_msb|_~2    ; LCCOMB_X21_Y6_N18 ; 5       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
798
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_d5b:wr_ptr|_~2        ; LCCOMB_X25_Y5_N20 ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
799
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|cntr_p57:usedw_counter|_~2 ; LCCOMB_X25_Y5_N10 ; 6       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
800
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|rd_ptr_lsb~2               ; LCCOMB_X21_Y6_N0  ; 1       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
801
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|valid_wreq~186             ; LCCOMB_X25_Y5_N18 ; 11      ; Write enable            ; no     ; --                   ; --               ; --                        ;
802
; uart_16750:inst|uart_baudgen:UART_BG16|Equal0~179                                                                                      ; LCCOMB_X20_Y4_N30 ; 17      ; Sync. clear             ; no     ; --                   ; --               ; --                        ;
803
; uart_16750:inst|uart_receiver:UART_RX|iDataCountInit                                                                                   ; LCCOMB_X20_Y3_N10 ; 12      ; Sync. clear             ; no     ; --                   ; --               ; --                        ;
804
; uart_16750:inst|uart_receiver:UART_RX|iFilterClear                                                                                     ; LCCOMB_X19_Y4_N14 ; 5       ; Sync. clear             ; no     ; --                   ; --               ; --                        ;
805
; uart_16750:inst|uart_receiver:UART_RX|slib_mv_filter:RX_MVF|iCounter[3]~214                                                            ; LCCOMB_X19_Y4_N12 ; 5       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
806
; uart_16750:inst|uart_transmitter:UART_TX|CState~1612                                                                                   ; LCCOMB_X20_Y4_N22 ; 9       ; Clock enable            ; no     ; --                   ; --               ; --                        ;
807
+----------------------------------------------------------------------------------------------------------------------------------------+-------------------+---------+-------------------------+--------+----------------------+------------------+---------------------------+
808
 
809
 
810
+---------------------------------------------------------------------------------------------------------+
811
; Global & Other Fast Signals                                                                             ;
812
+-------+-----------------+---------+----------------------+------------------+---------------------------+
813
; Name  ; Location        ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
814
+-------+-----------------+---------+----------------------+------------------+---------------------------+
815
; CLK   ; PIN_H15         ; 287     ; Global Clock         ; GCLK6            ; --                        ;
816
; inst1 ; LCFF_X27_Y9_N17 ; 224     ; Global Clock         ; GCLK7            ; --                        ;
817
+-------+-----------------+---------+----------------------+------------------+---------------------------+
818
 
819
 
820
+--------------------------------------------------------------------------------------------------------------------------------------+
821
; Non-Global High Fan-Out Signals                                                                                                      ;
822
+----------------------------------------------------------------------------------------------------------------------------+---------+
823
; Name                                                                                                                       ; Fan-Out ;
824
+----------------------------------------------------------------------------------------------------------------------------+---------+
825
; uart_16750:inst|iRXFIFOClear                                                                                               ; 41      ;
826
; ~GND                                                                                                                       ; 34      ;
827
; uart_16750:inst|iFCR_TXFIFOReset                                                                                           ; 33      ;
828
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|empty_dff      ; 22      ;
829
; uart_16750:inst|uart_baudgen:UART_BG16|Equal0~179                                                                          ; 17      ;
830
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|empty_dff      ; 17      ;
831
; A[0]                                                                                                                       ; 15      ;
832
; A[1]                                                                                                                       ; 15      ;
833
; uart_16750:inst|uart_receiver:UART_RX|slib_mv_filter:RX_MVF|iQ                                                             ; 14      ;
834
; uart_16750:inst|slib_clock_div:UART_BG2|iQ                                                                                 ; 14      ;
835
; uart_16750:inst|Mux0~160                                                                                                   ; 14      ;
836
; uart_16750:inst|iRXFIFORead~50                                                                                             ; 13      ;
837
; uart_16750:inst|iFCR_FIFOEnable                                                                                            ; 13      ;
838
; uart_16750:inst|uart_receiver:UART_RX|iDataCountInit                                                                       ; 12      ;
839
; uart_16750:inst|State~57                                                                                                   ; 12      ;
840
; uart_16750:inst|uart_receiver:UART_RX|slib_counter:RX_BRC|iCounter[4]                                                      ; 12      ;
841
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|valid_wreq     ; 12      ;
842
; uart_16750:inst|iA[1]                                                                                                      ; 12      ;
843
; uart_16750:inst|Mux5~105                                                                                                   ; 12      ;
844
; uart_16750:inst|iLCR[7]                                                                                                    ; 12      ;
845
; uart_16750:inst|uart_receiver:UART_RX|CState.idle                                                                          ; 11      ;
846
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|valid_rreq     ; 11      ;
847
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|valid_wreq~186 ; 11      ;
848
; uart_16750:inst|iMCR[4]                                                                                                    ; 11      ;
849
; uart_16750:inst|uart_receiver:UART_RX|iDataCount[1]                                                                        ; 11      ;
850
; uart_16750:inst|uart_receiver:UART_RX|iDataCount[0]                                                                        ; 11      ;
851
; A[2]                                                                                                                       ; 10      ;
852
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|valid_rreq     ; 10      ;
853
; uart_16750:inst|iTXFIFORead                                                                                                ; 10      ;
854
; uart_16750:inst|iDIN[0]                                                                                                    ; 10      ;
855
; uart_16750:inst|iA[0]                                                                                                      ; 10      ;
856
; uart_16750:inst|iLCR[1]                                                                                                    ; 10      ;
857
; uart_16750:inst|uart_receiver:UART_RX|iDataCount[2]                                                                        ; 10      ;
858
; uart_16750:inst|uart_receiver:UART_RX|RX_DATACOUNT~0                                                                       ; 9       ;
859
; uart_16750:inst|uart_transmitter:UART_TX|CState~1612                                                                       ; 9       ;
860
; uart_16750:inst|iDIN[1]                                                                                                    ; 9       ;
861
; uart_16750:inst|iLCR[0]                                                                                                    ; 9       ;
862
; uart_16750:inst|iDLMWrite~32                                                                                               ; 8       ;
863
; uart_16750:inst|iDIN[2]                                                                                                    ; 8       ;
864
; uart_16750:inst|iDLLWrite~31                                                                                               ; 8       ;
865
; uart_16750:inst|iSCRWrite~35                                                                                               ; 8       ;
866
; uart_16750:inst|iLCRWrite~28                                                                                               ; 8       ;
867
; uart_16750:inst|iRXFIFOWrite                                                                                               ; 8       ;
868
; uart_16750:inst|Mux5~104                                                                                                   ; 8       ;
869
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|full_dff       ; 8       ;
870
; uart_16750:inst|iFECounter[5]~214                                                                                          ; 7       ;
871
; uart_16750:inst|iDIN[5]                                                                                                    ; 7       ;
872
; uart_16750:inst|iDIN[3]                                                                                                    ; 7       ;
873
; uart_16750:inst|iA[2]                                                                                                      ; 7       ;
874
; uart_16750:inst|uart_transmitter:UART_TX|CState.stop                                                                       ; 7       ;
875
+----------------------------------------------------------------------------------------------------------------------------+---------+
876
 
877
 
878
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
879
; Fitter RAM Summary                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        ;
880
+------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------+------------+
881
; Name                                                                                                                                           ; Type ; Mode             ; Clock Mode   ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Port A Input Registers ; Port A Output Registers ; Port B Input Registers ; Port B Output Registers ; Size ; Implementation Port A Depth ; Implementation Port A Width ; Implementation Port B Depth ; Implementation Port B Width ; Implementation Bits ; M4Ks ; MIF  ; Location   ;
882
+------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------+------------+
883
; uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|altsyncram_h981:FIFOram|ALTSYNCRAM ; AUTO ; Simple Dual Port ; Single Clock ; 64           ; 11           ; 64           ; 11           ; yes                    ; no                      ; yes                    ; no                      ; 704  ; 64                          ; 11                          ; 64                          ; 11                          ; 704                 ; 1    ; None ; M4K_X23_Y3 ;
884
; uart_16750:inst|slib_fifo:UART_TXFF|scfifo:scfifo_component|scfifo_an31:auto_generated|a_dpfifo_te31:dpfifo|altsyncram_t681:FIFOram|ALTSYNCRAM ; AUTO ; Simple Dual Port ; Dual Clocks  ; 64           ; 8            ; 64           ; 8            ; yes                    ; no                      ; yes                    ; yes                     ; 512  ; 64                          ; 8                           ; 64                          ; 8                           ; 512                 ; 1    ; None ; M4K_X23_Y5 ;
885
+------------------------------------------------------------------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+--------------+------------------------+-------------------------+------------------------+-------------------------+------+-----------------------------+-----------------------------+-----------------------------+-----------------------------+---------------------+------+------+------------+
886
Note: Fitter may spread logical memories into multiple blocks to improve timing. The actual required RAM blocks can be found in the Fitter Resource Usage section.
887
 
888
 
889
+-----------------------------------------------------+
890
; Interconnect Usage Summary                          ;
891
+----------------------------+------------------------+
892
; Interconnect Resource Type ; Usage                  ;
893
+----------------------------+------------------------+
894
; Block interconnects        ; 556 / 15,666 ( 4 % )   ;
895
; C16 interconnects          ; 4 / 812 ( < 1 % )      ;
896
; C4 interconnects           ; 269 / 11,424 ( 2 % )   ;
897
; Direct links               ; 112 / 15,666 ( < 1 % ) ;
898
; Global clocks              ; 2 / 8 ( 25 % )         ;
899
; Local interconnects        ; 293 / 4,608 ( 6 % )    ;
900
; R24 interconnects          ; 3 / 652 ( < 1 % )      ;
901
; R4 interconnects           ; 304 / 13,328 ( 2 % )   ;
902
+----------------------------+------------------------+
903
 
904
 
905
+----------------------------------------------------------------------------+
906
; LAB Logic Elements                                                         ;
907
+---------------------------------------------+------------------------------+
908
; Number of Logic Elements  (Average = 11.20) ; Number of LABs  (Total = 40) ;
909
+---------------------------------------------+------------------------------+
910
; 1                                           ; 7                            ;
911
; 2                                           ; 0                            ;
912
; 3                                           ; 1                            ;
913
; 4                                           ; 0                            ;
914
; 5                                           ; 0                            ;
915
; 6                                           ; 1                            ;
916
; 7                                           ; 1                            ;
917
; 8                                           ; 1                            ;
918
; 9                                           ; 1                            ;
919
; 10                                          ; 1                            ;
920
; 11                                          ; 1                            ;
921
; 12                                          ; 2                            ;
922
; 13                                          ; 2                            ;
923
; 14                                          ; 2                            ;
924
; 15                                          ; 11                           ;
925
; 16                                          ; 9                            ;
926
+---------------------------------------------+------------------------------+
927
 
928
 
929
+-------------------------------------------------------------------+
930
; LAB-wide Signals                                                  ;
931
+------------------------------------+------------------------------+
932
; LAB-wide Signals  (Average = 2.40) ; Number of LABs  (Total = 40) ;
933
+------------------------------------+------------------------------+
934
; 1 Async. clear                     ; 33                           ;
935
; 1 Clock                            ; 39                           ;
936
; 1 Clock enable                     ; 11                           ;
937
; 1 Sync. clear                      ; 2                            ;
938
; 1 Sync. load                       ; 3                            ;
939
; 2 Clock enables                    ; 8                            ;
940
+------------------------------------+------------------------------+
941
 
942
 
943
+-----------------------------------------------------------------------------+
944
; LAB Signals Sourced                                                         ;
945
+----------------------------------------------+------------------------------+
946
; Number of Signals Sourced  (Average = 18.07) ; Number of LABs  (Total = 40) ;
947
+----------------------------------------------+------------------------------+
948
; 0                                            ; 0                            ;
949
; 1                                            ; 3                            ;
950
; 2                                            ; 4                            ;
951
; 3                                            ; 0                            ;
952
; 4                                            ; 0                            ;
953
; 5                                            ; 0                            ;
954
; 6                                            ; 1                            ;
955
; 7                                            ; 0                            ;
956
; 8                                            ; 0                            ;
957
; 9                                            ; 0                            ;
958
; 10                                           ; 0                            ;
959
; 11                                           ; 0                            ;
960
; 12                                           ; 2                            ;
961
; 13                                           ; 0                            ;
962
; 14                                           ; 1                            ;
963
; 15                                           ; 1                            ;
964
; 16                                           ; 0                            ;
965
; 17                                           ; 2                            ;
966
; 18                                           ; 3                            ;
967
; 19                                           ; 2                            ;
968
; 20                                           ; 2                            ;
969
; 21                                           ; 2                            ;
970
; 22                                           ; 0                            ;
971
; 23                                           ; 3                            ;
972
; 24                                           ; 1                            ;
973
; 25                                           ; 3                            ;
974
; 26                                           ; 3                            ;
975
; 27                                           ; 1                            ;
976
; 28                                           ; 5                            ;
977
; 29                                           ; 0                            ;
978
; 30                                           ; 0                            ;
979
; 31                                           ; 0                            ;
980
; 32                                           ; 1                            ;
981
+----------------------------------------------+------------------------------+
982
 
983
 
984
+--------------------------------------------------------------------------------+
985
; LAB Signals Sourced Out                                                        ;
986
+-------------------------------------------------+------------------------------+
987
; Number of Signals Sourced Out  (Average = 6.92) ; Number of LABs  (Total = 40) ;
988
+-------------------------------------------------+------------------------------+
989
; 0                                               ; 0                            ;
990
; 1                                               ; 10                           ;
991
; 2                                               ; 1                            ;
992
; 3                                               ; 1                            ;
993
; 4                                               ; 3                            ;
994
; 5                                               ; 1                            ;
995
; 6                                               ; 2                            ;
996
; 7                                               ; 3                            ;
997
; 8                                               ; 3                            ;
998
; 9                                               ; 3                            ;
999
; 10                                              ; 2                            ;
1000
; 11                                              ; 3                            ;
1001
; 12                                              ; 1                            ;
1002
; 13                                              ; 4                            ;
1003
; 14                                              ; 2                            ;
1004
; 15                                              ; 0                            ;
1005
; 16                                              ; 1                            ;
1006
+-------------------------------------------------+------------------------------+
1007
 
1008
 
1009
+-----------------------------------------------------------------------------+
1010
; LAB Distinct Inputs                                                         ;
1011
+----------------------------------------------+------------------------------+
1012
; Number of Distinct Inputs  (Average = 12.30) ; Number of LABs  (Total = 40) ;
1013
+----------------------------------------------+------------------------------+
1014
; 0                                            ; 0                            ;
1015
; 1                                            ; 0                            ;
1016
; 2                                            ; 2                            ;
1017
; 3                                            ; 6                            ;
1018
; 4                                            ; 1                            ;
1019
; 5                                            ; 1                            ;
1020
; 6                                            ; 2                            ;
1021
; 7                                            ; 5                            ;
1022
; 8                                            ; 0                            ;
1023
; 9                                            ; 1                            ;
1024
; 10                                           ; 1                            ;
1025
; 11                                           ; 3                            ;
1026
; 12                                           ; 1                            ;
1027
; 13                                           ; 2                            ;
1028
; 14                                           ; 0                            ;
1029
; 15                                           ; 0                            ;
1030
; 16                                           ; 1                            ;
1031
; 17                                           ; 1                            ;
1032
; 18                                           ; 0                            ;
1033
; 19                                           ; 3                            ;
1034
; 20                                           ; 1                            ;
1035
; 21                                           ; 2                            ;
1036
; 22                                           ; 0                            ;
1037
; 23                                           ; 0                            ;
1038
; 24                                           ; 0                            ;
1039
; 25                                           ; 0                            ;
1040
; 26                                           ; 1                            ;
1041
; 27                                           ; 1                            ;
1042
; 28                                           ; 0                            ;
1043
; 29                                           ; 2                            ;
1044
; 30                                           ; 1                            ;
1045
; 31                                           ; 1                            ;
1046
+----------------------------------------------+------------------------------+
1047
 
1048
 
1049
+--------------------------------------------------------------------------------------+
1050
; Fitter Device Options                                                                ;
1051
+----------------------------------------------+---------------------------------------+
1052
; Option                                       ; Setting                               ;
1053
+----------------------------------------------+---------------------------------------+
1054
; Enable user-supplied start-up clock (CLKUSR) ; Off                                   ;
1055
; Enable device-wide reset (DEV_CLRn)          ; Off                                   ;
1056
; Enable device-wide output enable (DEV_OE)    ; Off                                   ;
1057
; Enable INIT_DONE output                      ; Off                                   ;
1058
; Configuration scheme                         ; Active Serial                         ;
1059
; Error detection CRC                          ; Off                                   ;
1060
; nCEO                                         ; As output driving ground              ;
1061
; ASDO,nCSO                                    ; As input tri-stated                   ;
1062
; Reserve all unused pins                      ; As input tri-stated with weak pull-up ;
1063
; Base pin-out file on sameframe device        ; Off                                   ;
1064
+----------------------------------------------+---------------------------------------+
1065
 
1066
 
1067
+------------------------------------+
1068
; Operating Settings and Conditions  ;
1069
+---------------------------+--------+
1070
; Setting                   ; Value  ;
1071
+---------------------------+--------+
1072
; Nominal Core Voltage      ; 1.20 V ;
1073
; Low Junction Temperature  ; 0 °C   ;
1074
; High Junction Temperature ; 85 °C  ;
1075
+---------------------------+--------+
1076
 
1077
 
1078
+-----------------+
1079
; Fitter Messages ;
1080
+-----------------+
1081
Info: *******************************************************************
1082
Info: Running Quartus II Fitter
1083
    Info: Version 8.0 Build 215 05/29/2008 SJ Full Version
1084
    Info: Processing started: Tue Feb 17 23:02:32 2009
1085
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off UART16750 -c UART16750
1086
Info: Selected device EP2C5F256C6 for design "UART16750"
1087
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
1088
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
1089
    Info: Device EP2C8F256C6 is compatible
1090
Info: Fitter converted 3 user pins into dedicated programming pins
1091
    Info: Pin ~ASDO~ is reserved at location C3
1092
    Info: Pin ~nCSO~ is reserved at location F4
1093
    Info: Pin ~LVDS41p/nCEO~ is reserved at location N14
1094
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1095
Info: Fitter is using the Classic Timing Analyzer
1096
Info: Detected fmax, tsu, tco, and/or tpd requirements -- optimizing circuit to achieve only the specified requirements
1097
Info: Automatically promoted node CLK (placed in PIN H15 (CLK5, LVDSCLK2n, Input))
1098
    Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G6
1099
Info: Automatically promoted node inst1
1100
    Info: Automatically promoted destinations to use location or clock signal Global Clock
1101
    Info: Following destination nodes may be non-global or may not use global or regional clocks
1102
        Info: Destination node uart_16750:inst|iLSR_FIFOERR
1103
Info: Starting register packing
1104
Info: Finished register packing
1105
    Extra Info: Packed 8 registers into blocks of type EC
1106
Info: Fitter preparation operations ending: elapsed time is 00:00:00
1107
Info: Fitter placement preparation operations beginning
1108
Info: Fitter placement preparation operations ending: elapsed time is 00:00:01
1109
Info: Fitter placement operations beginning
1110
Info: Fitter placement was successful
1111
Info: Fitter placement operations ending: elapsed time is 00:00:00
1112
Info: Estimated most critical path is memory to pin delay of 10.082 ns
1113
    Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = M4K_X23_Y3; Fanout = 1; MEM Node = 'uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|altsyncram_h981:FIFOram|ram_block1a3~portb_address_reg5'
1114
    Info: 2: + IC(0.000 ns) + CELL(2.991 ns) = 2.991 ns; Loc. = M4K_X23_Y3; Fanout = 1; MEM Node = 'uart_16750:inst|slib_fifo:UART_RXFF|scfifo:scfifo_component|scfifo_ko31:auto_generated|a_dpfifo_7g31:dpfifo|altsyncram_h981:FIFOram|q_b[3]'
1115
    Info: 3: + IC(0.316 ns) + CELL(0.420 ns) = 3.727 ns; Loc. = LAB_X24_Y3; Fanout = 1; COMB Node = 'uart_16750:inst|Mux4~35'
1116
    Info: 4: + IC(0.481 ns) + CELL(0.271 ns) = 4.479 ns; Loc. = LAB_X25_Y3; Fanout = 1; COMB Node = 'uart_16750:inst|Mux4~36'
1117
    Info: 5: + IC(0.415 ns) + CELL(0.150 ns) = 5.044 ns; Loc. = LAB_X25_Y3; Fanout = 1; COMB Node = 'uart_16750:inst|Mux4~37'
1118
    Info: 6: + IC(0.290 ns) + CELL(0.271 ns) = 5.605 ns; Loc. = LAB_X25_Y3; Fanout = 1; COMB Node = 'uart_16750:inst|Mux4~38'
1119
    Info: 7: + IC(1.489 ns) + CELL(2.988 ns) = 10.082 ns; Loc. = PIN_T11; Fanout = 0; PIN Node = 'DOUT[3]'
1120
    Info: Total cell delay = 7.091 ns ( 70.33 % )
1121
    Info: Total interconnect delay = 2.991 ns ( 29.67 % )
1122
Info: Fitter routing operations beginning
1123
Info: Average interconnect usage is 1% of the available device resources
1124
    Info: Peak interconnect usage is 3% of the available device resources in the region that extends from location X14_Y0 to location X28_Y14
1125
Info: Fitter routing operations ending: elapsed time is 00:00:00
1126
Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
1127
    Info: Optimizations that may affect the design's routability were skipped
1128
    Info: Optimizations that may affect the design's timing were skipped
1129
Info: Started post-fitting delay annotation
1130
Info: Delay annotation completed successfully
1131
Info: Design uses memory blocks. Violating setup or hold times of memory block address registers for either read or write operations could cause memory contents to be corrupted. Make sure that all memory block address registers meet the setup and hold time requirements.
1132
Info: Generated suppressed messages file R:/uart16750/syn/Altera/CycloneII/UART16750.fit.smsg
1133
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
1134
    Info: Peak virtual memory: 190 megabytes
1135
    Info: Processing ended: Tue Feb 17 23:02:36 2009
1136
    Info: Elapsed time: 00:00:04
1137
    Info: Total CPU time (on all processors): 00:00:04
1138
 
1139
 
1140
+----------------------------+
1141
; Fitter Suppressed Messages ;
1142
+----------------------------+
1143
The suppressed messages can be found in R:/uart16750/syn/Altera/CycloneII/UART16750.fit.smsg.
1144
 
1145
 

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.