1 |
2 |
tak.sugawa |
-- Copyright (C) 1991-2005 Altera Corporation
|
2 |
|
|
-- Any megafunction design, and related netlist (encrypted or decrypted),
|
3 |
|
|
-- support information, device programming or simulation file, and any other
|
4 |
|
|
-- associated documentation or information provided by Altera or a partner
|
5 |
|
|
-- under Altera's Megafunction Partnership Program may be used only
|
6 |
|
|
-- to program PLD devices (but not masked PLD devices) from Altera. Any
|
7 |
|
|
-- other use of such megafunction design, netlist, support information,
|
8 |
|
|
-- device programming or simulation file, or any other related documentation
|
9 |
|
|
-- or information is prohibited for any other purpose, including, but not
|
10 |
|
|
-- limited to modification, reverse engineering, de-compiling, or use with
|
11 |
|
|
-- any other silicon devices, unless such use is explicitly licensed under
|
12 |
|
|
-- a separate agreement with Altera or a megafunction partner. Title to the
|
13 |
|
|
-- intellectual property, including patents, copyrights, trademarks, trade
|
14 |
|
|
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
|
15 |
|
|
-- support information, device programming or simulation file, or any other
|
16 |
|
|
-- related documentation or information provided by Altera or a megafunction
|
17 |
|
|
-- partner, remains with Altera, the megafunction partner, or their respective
|
18 |
|
|
-- licensors. No other licenses, including any licenses needed under any third
|
19 |
|
|
-- party's intellectual property, are provided herein.
|
20 |
|
|
--
|
21 |
|
|
-- This is a Quartus II output file. It is for reporting purposes only, and is
|
22 |
|
|
-- not intended for use as a Quartus II input file. This file cannot be used
|
23 |
|
|
-- to make Quartus II pin assignments - for instructions on how to make pin
|
24 |
|
|
-- assignments, please see Quartus II help.
|
25 |
|
|
---------------------------------------------------------------------------------
|
26 |
|
|
|
27 |
|
|
|
28 |
|
|
|
29 |
|
|
---------------------------------------------------------------------------------
|
30 |
|
|
-- NC : No Connect. This pin has no internal connection to the device.
|
31 |
|
|
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
|
32 |
|
|
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
|
33 |
|
|
-- of its bank.
|
34 |
|
|
-- Bank 1: 3.3V
|
35 |
|
|
-- Bank 2: 3.3V
|
36 |
|
|
-- Bank 3: 3.3V
|
37 |
|
|
-- Bank 4: 3.3V
|
38 |
|
|
-- Bank 5: 3.3V
|
39 |
|
|
-- Bank 6: 3.3V
|
40 |
|
|
-- Bank 7: 3.3V
|
41 |
|
|
-- Bank 8: 3.3V
|
42 |
|
|
-- Bank 9: 3.3V
|
43 |
|
|
-- Bank 10: 3.3V
|
44 |
|
|
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
|
45 |
|
|
-- It can also be used to report unused dedicated pins. The connection
|
46 |
|
|
-- on the board for unused dedicated pins depends on whether this will
|
47 |
|
|
-- be used in a future design. One example is device migration. When
|
48 |
|
|
-- using device migration, refer to the device pin-tables. If it is a
|
49 |
|
|
-- GND pin in the pin table or if it will not be used in a future design
|
50 |
|
|
-- for another purpose the it MUST be connected to GND. If it is an unused
|
51 |
|
|
-- dedicated pin, then it can be connected to a valid signal on the board
|
52 |
|
|
-- (low, high, or toggling) if that signal is required for a different
|
53 |
|
|
-- revision of the design.
|
54 |
|
|
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
|
55 |
|
|
-- This pin should be connected to GND. It may also be connected to a
|
56 |
|
|
-- valid signal on the board (low, high, or toggling) if that signal
|
57 |
|
|
-- is required for a different revision of the design.
|
58 |
|
|
-- GND* : Unused I/O pin. This pin can either be left unconnected or
|
59 |
|
|
-- connected to GND. Connecting this pin to GND will improve the
|
60 |
|
|
-- device's immunity to noise.
|
61 |
|
|
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
|
62 |
|
|
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
|
63 |
|
|
---------------------------------------------------------------------------------
|
64 |
|
|
|
65 |
|
|
Quartus II Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Web Edition
|
66 |
|
|
CHIP "yacc" ASSIGNED TO AN: EP2S15F484C3
|
67 |
|
|
|
68 |
|
|
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
|
69 |
|
|
-------------------------------------------------------------------------------------------------------------
|
70 |
|
|
GND : A1 : gnd : : : :
|
71 |
|
|
TEMPDIODEp : A2 : : : : :
|
72 |
|
|
VCCIO4 : A3 : power : : 3.3V : 4 :
|
73 |
|
|
MSEL3 : A4 : : : : 4 :
|
74 |
|
|
GND* : A5 : : : : 4 :
|
75 |
|
|
GND* : A6 : : : : 4 :
|
76 |
|
|
GND* : A7 : : : : 4 :
|
77 |
|
|
GND* : A8 : : : : 4 :
|
78 |
|
|
GND : A9 : gnd : : : :
|
79 |
|
|
GND* : A10 : : : : 9 :
|
80 |
|
|
VCCIO4 : A11 : power : : 3.3V : 4 :
|
81 |
|
|
VCCIO3 : A12 : power : : 3.3V : 3 :
|
82 |
|
|
GND* : A13 : : : : 3 :
|
83 |
|
|
GND : A14 : gnd : : : :
|
84 |
|
|
MemoryWData[27] : A15 : output : LVTTL : : 3 : N
|
85 |
|
|
GND* : A16 : : : : 3 :
|
86 |
|
|
GND* : A17 : : : : 3 :
|
87 |
|
|
MemoryWData[18] : A18 : output : LVTTL : : 3 : N
|
88 |
|
|
GND* : A19 : : : : 3 :
|
89 |
|
|
VCCIO3 : A20 : power : : 3.3V : 3 :
|
90 |
|
|
nCE : A21 : : : : 3 :
|
91 |
|
|
GND : A22 : gnd : : : :
|
92 |
|
|
VCCIO6 : AA1 : power : : 3.3V : 6 :
|
93 |
|
|
GND : AA2 : gnd : : : :
|
94 |
|
|
nCEO : AA3 : : : : 7 :
|
95 |
|
|
GND* : AA4 : : : : 7 :
|
96 |
|
|
GND* : AA5 : : : : 7 :
|
97 |
|
|
GND* : AA6 : : : : 7 :
|
98 |
|
|
GND* : AA7 : : : : 7 :
|
99 |
|
|
GND* : AA8 : : : : 7 :
|
100 |
|
|
GND* : AA9 : : : : 10 :
|
101 |
|
|
GND* : AA10 : : : : 10 :
|
102 |
|
|
data_port_address[14] : AA11 : output : LVTTL : : 7 : N
|
103 |
|
|
MWriteFF : AA12 : output : LVTTL : : 8 : N
|
104 |
|
|
data_port_address[15] : AA13 : output : LVTTL : : 8 : N
|
105 |
|
|
VREFB8 : AA14 : power : : : 8 :
|
106 |
|
|
data_port_address[9] : AA15 : output : LVTTL : : 8 : N
|
107 |
|
|
MemoryWData[29] : AA16 : output : LVTTL : : 8 : N
|
108 |
|
|
GND* : AA17 : : : : 8 :
|
109 |
|
|
MemoryWData[5] : AA18 : output : LVTTL : : 8 : N
|
110 |
|
|
TCK : AA19 : input : : : 8 :
|
111 |
|
|
TMS : AA20 : input : : : 8 :
|
112 |
|
|
GND : AA21 : gnd : : : :
|
113 |
|
|
VCCIO1 : AA22 : power : : 3.3V : 1 :
|
114 |
|
|
GND : AB1 : gnd : : : :
|
115 |
|
|
nIO_PULLUP : AB2 : : : : 7 :
|
116 |
|
|
VCCIO7 : AB3 : power : : 3.3V : 7 :
|
117 |
|
|
GND : AB4 : : : : :
|
118 |
|
|
GND* : AB5 : : : : 7 :
|
119 |
|
|
GND* : AB6 : : : : 7 :
|
120 |
|
|
GND* : AB7 : : : : 7 :
|
121 |
|
|
GND* : AB8 : : : : 7 :
|
122 |
|
|
GND : AB9 : gnd : : : :
|
123 |
|
|
GND* : AB10 : : : : 10 :
|
124 |
|
|
VCCIO7 : AB11 : power : : 3.3V : 7 :
|
125 |
|
|
VCCIO8 : AB12 : power : : 3.3V : 8 :
|
126 |
|
|
data_port_address[7] : AB13 : output : LVTTL : : 8 : N
|
127 |
|
|
GND : AB14 : gnd : : : :
|
128 |
|
|
MemoryWData[26] : AB15 : output : LVTTL : : 8 : N
|
129 |
|
|
MemoryWData[30] : AB16 : output : LVTTL : : 8 : N
|
130 |
|
|
MemoryWData[19] : AB17 : output : LVTTL : : 8 : N
|
131 |
|
|
MemoryWData[24] : AB18 : output : LVTTL : : 8 : N
|
132 |
|
|
TRST : AB19 : input : : : 8 :
|
133 |
|
|
VCCIO8 : AB20 : power : : 3.3V : 8 :
|
134 |
|
|
TDI : AB21 : input : : : 8 :
|
135 |
|
|
GND : AB22 : gnd : : : :
|
136 |
|
|
VCCIO5 : B1 : power : : 3.3V : 5 :
|
137 |
|
|
GND : B2 : gnd : : : :
|
138 |
|
|
TDO : B3 : output : : : 4 :
|
139 |
|
|
MSEL2 : B4 : : : : 4 :
|
140 |
|
|
GND* : B5 : : : : 4 :
|
141 |
|
|
GND* : B6 : : : : 4 :
|
142 |
|
|
GND* : B7 : : : : 4 :
|
143 |
|
|
GND* : B8 : : : : 4 :
|
144 |
|
|
GND* : B9 : : : : 9 :
|
145 |
|
|
GND* : B10 : : : : 9 :
|
146 |
|
|
GND* : B11 : : : : 4 :
|
147 |
|
|
GND* : B12 : : : : 4 :
|
148 |
|
|
GND* : B13 : : : : 3 :
|
149 |
|
|
VREFB3 : B14 : power : : : 3 :
|
150 |
|
|
MemoryWData[14] : B15 : output : LVTTL : : 3 : N
|
151 |
|
|
GND* : B16 : : : : 3 :
|
152 |
|
|
MemoryWData[22] : B17 : output : LVTTL : : 3 : N
|
153 |
|
|
MemoryWData[8] : B18 : output : LVTTL : : 3 : N
|
154 |
|
|
GND* : B19 : : : : 3 :
|
155 |
|
|
nSTATUS : B20 : : : : 3 :
|
156 |
|
|
GND : B21 : gnd : : : :
|
157 |
|
|
VCCIO2 : B22 : power : : 3.3V : 2 :
|
158 |
|
|
GND* : C1 : : : : 5 :
|
159 |
|
|
GND* : C2 : : : : 5 :
|
160 |
|
|
TEMPDIODEn : C3 : : : : :
|
161 |
|
|
GND* : C4 : : : : 4 :
|
162 |
|
|
GND* : C5 : : : : 4 :
|
163 |
|
|
GND* : C6 : : : : 4 :
|
164 |
|
|
GND* : C7 : : : : 4 :
|
165 |
|
|
GND* : C8 : : : : 4 :
|
166 |
|
|
GND* : C9 : : : : 9 :
|
167 |
|
|
GND* : C10 : : : : 9 :
|
168 |
|
|
GND* : C11 : : : : 4 :
|
169 |
|
|
GND* : C12 : : : : 4 :
|
170 |
|
|
GND* : C13 : : : : 3 :
|
171 |
|
|
GND* : C14 : : : : 3 :
|
172 |
|
|
MemoryWData[12] : C15 : output : LVTTL : : 3 : N
|
173 |
|
|
MemoryWData[25] : C16 : output : LVTTL : : 3 : N
|
174 |
|
|
GND* : C17 : : : : 3 :
|
175 |
|
|
MemoryWData[9] : C18 : output : LVTTL : : 3 : N
|
176 |
|
|
GND* : C19 : : : : 3 :
|
177 |
|
|
CONF_DONE : C20 : : : : 3 :
|
178 |
|
|
GND* : C21 : : : : 2 :
|
179 |
|
|
GND* : C22 : : : : 2 :
|
180 |
|
|
GND* : D1 : : : : 5 :
|
181 |
|
|
GND* : D2 : : : : 5 :
|
182 |
|
|
GND* : D3 : : : : 4 :
|
183 |
|
|
MSEL1 : D4 : : : : 4 :
|
184 |
|
|
GND* : D5 : : : : 4 :
|
185 |
|
|
GND* : D6 : : : : 4 :
|
186 |
|
|
VREFB4 : D7 : power : : : 4 :
|
187 |
|
|
GND* : D8 : : : : 4 :
|
188 |
|
|
VREFB4 : D9 : power : : : 4 :
|
189 |
|
|
GND* : D10 : : : : 9 :
|
190 |
|
|
MemoryWData[11] : D11 : output : LVTTL : : 3 : N
|
191 |
|
|
GND* : D12 : : : : 3 :
|
192 |
|
|
GND* : D13 : : : : 3 :
|
193 |
|
|
GND* : D14 : : : : 3 :
|
194 |
|
|
GND* : D15 : : : : 3 :
|
195 |
|
|
VREFB3 : D16 : power : : : 3 :
|
196 |
|
|
GND* : D17 : : : : 3 :
|
197 |
|
|
GND* : D18 : : : : 3 :
|
198 |
|
|
DCLK : D19 : : : : 3 :
|
199 |
|
|
GND* : D20 : : : : 3 :
|
200 |
|
|
GND* : D21 : : : : 2 :
|
201 |
|
|
GND* : D22 : : : : 2 :
|
202 |
|
|
GND* : E1 : : : : 5 :
|
203 |
|
|
GND* : E2 : : : : 5 :
|
204 |
|
|
GND* : E3 : : : : 5 :
|
205 |
|
|
GND* : E4 : : : : 5 :
|
206 |
|
|
MSEL0 : E5 : : : : 4 :
|
207 |
|
|
GND* : E6 : : : : 4 :
|
208 |
|
|
GND* : E7 : : : : 4 :
|
209 |
|
|
GND* : E8 : : : : 4 :
|
210 |
|
|
GND* : E9 : : : : 4 :
|
211 |
|
|
GND* : E10 : : : : 4 :
|
212 |
|
|
GND* : E11 : : : : 3 :
|
213 |
|
|
MemoryWData[13] : E12 : output : LVTTL : : 3 : N
|
214 |
|
|
~DATA0~ / RESERVED_INPUT : E13 : input : LVTTL : : 3 : N
|
215 |
|
|
GND* : E14 : : : : 3 :
|
216 |
|
|
GND* : E15 : : : : 3 :
|
217 |
|
|
GND* : E16 : : : : 3 :
|
218 |
|
|
GND* : E17 : : : : 3 :
|
219 |
|
|
GND* : E18 : : : : 3 :
|
220 |
|
|
GND* : E19 : : : : 2 :
|
221 |
|
|
GND* : E20 : : : : 2 :
|
222 |
|
|
GND* : E21 : : : : 2 :
|
223 |
|
|
GND* : E22 : : : : 2 :
|
224 |
|
|
GND* : F1 : : : : 5 :
|
225 |
|
|
GND* : F2 : : : : 5 :
|
226 |
|
|
VREFB5 : F3 : power : : : 5 :
|
227 |
|
|
GND* : F4 : : : : 5 :
|
228 |
|
|
GND* : F5 : : : : 5 :
|
229 |
|
|
GND* : F6 : : : : 4 :
|
230 |
|
|
GND* : F7 : : : : 4 :
|
231 |
|
|
GND* : F8 : : : : 4 :
|
232 |
|
|
GND* : F9 : : : : 4 :
|
233 |
|
|
GNDA_PLL5 : F10 : gnd : : : :
|
234 |
|
|
GNDA_PLL5 : F11 : gnd : : : :
|
235 |
|
|
VCCA_PLL5 : F12 : power : : 1.2V : :
|
236 |
|
|
MemoryWData[16] : F13 : output : LVTTL : : 3 : N
|
237 |
|
|
GND* : F14 : : : : 3 :
|
238 |
|
|
GND* : F15 : : : : 3 :
|
239 |
|
|
GND* : F16 : : : : 3 :
|
240 |
|
|
GND* : F17 : : : : 3 :
|
241 |
|
|
VREFB2 : F18 : power : : : 2 :
|
242 |
|
|
GND* : F19 : : : : 2 :
|
243 |
|
|
GND* : F20 : : : : 2 :
|
244 |
|
|
GND* : F21 : : : : 2 :
|
245 |
|
|
GND* : F22 : : : : 2 :
|
246 |
|
|
GND* : G1 : : : : 5 :
|
247 |
|
|
GND* : G2 : : : : 5 :
|
248 |
|
|
GND* : G3 : : : : 5 :
|
249 |
|
|
GND* : G4 : : : : 5 :
|
250 |
|
|
GND* : G5 : : : : 5 :
|
251 |
|
|
GND* : G6 : : : : 5 :
|
252 |
|
|
GND* : G7 : : : : 4 :
|
253 |
|
|
GND* : G8 : : : : 4 :
|
254 |
|
|
GND* : G9 : : : : 4 :
|
255 |
|
|
VCC_PLL5_OUT : G10 : power : : 3.3V : 9 :
|
256 |
|
|
VCCD_PLL5 : G11 : power : : 1.2V : :
|
257 |
|
|
GND* : G12 : : : : 3 :
|
258 |
|
|
MemoryWData[15] : G13 : output : LVTTL : : 3 : N
|
259 |
|
|
MemoryWData[10] : G14 : output : LVTTL : : 3 : N
|
260 |
|
|
GND* : G15 : : : : 3 :
|
261 |
|
|
GND* : G16 : : : : 3 :
|
262 |
|
|
GND* : G17 : : : : 2 :
|
263 |
|
|
GND* : G18 : : : : 2 :
|
264 |
|
|
GND* : G19 : : : : 2 :
|
265 |
|
|
GND* : G20 : : : : 2 :
|
266 |
|
|
GND* : G21 : : : : 2 :
|
267 |
|
|
GND* : G22 : : : : 2 :
|
268 |
|
|
GND* : H1 : : : : 5 :
|
269 |
|
|
GND* : H2 : : : : 5 :
|
270 |
|
|
GND* : H3 : : : : 5 :
|
271 |
|
|
GND* : H4 : : : : 5 :
|
272 |
|
|
GND* : H5 : : : : 5 :
|
273 |
|
|
GND* : H6 : : : : 5 :
|
274 |
|
|
GND* : H7 : : : : 4 :
|
275 |
|
|
VCCINT : H8 : power : : 1.2V : :
|
276 |
|
|
GND* : H9 : : : : 4 :
|
277 |
|
|
VCCPD4 : H10 : power : : 3.3V : 4 :
|
278 |
|
|
GND* : H11 : : : : 3 :
|
279 |
|
|
GND* : H12 : : : : 3 :
|
280 |
|
|
VCCPD3 : H13 : power : : 3.3V : 3 :
|
281 |
|
|
GND* : H14 : : : : 3 :
|
282 |
|
|
GND : H15 : gnd : : : :
|
283 |
|
|
GND* : H16 : : : : 3 :
|
284 |
|
|
GND* : H17 : : : : 2 :
|
285 |
|
|
GND* : H18 : : : : 2 :
|
286 |
|
|
GND* : H19 : : : : 2 :
|
287 |
|
|
GND* : H20 : : : : 2 :
|
288 |
|
|
GND* : H21 : : : : 2 :
|
289 |
|
|
GND* : H22 : : : : 2 :
|
290 |
|
|
GND : J1 : gnd : : : :
|
291 |
|
|
GND* : J2 : : : : 5 :
|
292 |
|
|
GND* : J3 : : : : 5 :
|
293 |
|
|
VREFB5 : J4 : power : : : 5 :
|
294 |
|
|
GND* : J5 : : : : 5 :
|
295 |
|
|
GND* : J6 : : : : 5 :
|
296 |
|
|
GND* : J7 : : : : 5 :
|
297 |
|
|
GND* : J8 : : : : 5 :
|
298 |
|
|
VCCINT : J9 : power : : 1.2V : :
|
299 |
|
|
GND : J10 : gnd : : : :
|
300 |
|
|
VCCINT : J11 : power : : 1.2V : :
|
301 |
|
|
GND : J12 : gnd : : : :
|
302 |
|
|
VCCINT : J13 : power : : 1.2V : :
|
303 |
|
|
GND : J14 : gnd : : : :
|
304 |
|
|
GND* : J15 : : : : 3 :
|
305 |
|
|
GND* : J16 : : : : 2 :
|
306 |
|
|
GND* : J17 : : : : 2 :
|
307 |
|
|
GND* : J18 : : : : 2 :
|
308 |
|
|
GND* : J19 : : : : 2 :
|
309 |
|
|
GND* : J20 : : : : 2 :
|
310 |
|
|
RXD : J21 : input : LVTTL : : 2 : N
|
311 |
|
|
GND : J22 : gnd : : : :
|
312 |
|
|
GND* : K1 : : : : 5 :
|
313 |
|
|
GND* : K2 : : : : 5 :
|
314 |
|
|
GND* : K3 : : : : 5 :
|
315 |
|
|
GND* : K4 : : : : 5 :
|
316 |
|
|
GND* : K5 : : : : 5 :
|
317 |
|
|
GND* : K6 : : : : 5 :
|
318 |
|
|
GND* : K7 : : : : 5 :
|
319 |
|
|
GND* : K8 : : : : 5 :
|
320 |
|
|
GND : K9 : gnd : : : :
|
321 |
|
|
VCCINT : K10 : power : : 1.2V : :
|
322 |
|
|
GND : K11 : gnd : : : :
|
323 |
|
|
VCCINT : K12 : power : : 1.2V : :
|
324 |
|
|
GND : K13 : gnd : : : :
|
325 |
|
|
VCCPD2 : K14 : power : : 3.3V : 2 :
|
326 |
|
|
GND* : K15 : : : : 2 :
|
327 |
|
|
GND* : K16 : : : : 2 :
|
328 |
|
|
Async_Reset : K17 : input : LVTTL : : 2 : N
|
329 |
|
|
GND* : K18 : : : : 2 :
|
330 |
|
|
GND* : K19 : : : : 2 :
|
331 |
|
|
data_port_address[2] : K20 : output : LVTTL : : 2 : N
|
332 |
|
|
GND* : K21 : : : : 2 :
|
333 |
|
|
MemoryWData[23] : K22 : output : LVTTL : : 2 : N
|
334 |
|
|
VCCIO5 : L1 : power : : 3.3V : 5 :
|
335 |
|
|
GND* : L2 : : : : 5 :
|
336 |
|
|
GND* : L3 : : : : 5 :
|
337 |
|
|
GNDA_PLL4 : L4 : gnd : : : :
|
338 |
|
|
GNDA_PLL4 : L5 : gnd : : : :
|
339 |
|
|
VCCD_PLL4 : L6 : power : : 1.2V : :
|
340 |
|
|
GND* : L7 : : : : 5 :
|
341 |
|
|
GND* : L8 : : : : 5 :
|
342 |
|
|
VCCPD5 : L9 : power : : 3.3V : 5 :
|
343 |
|
|
GND : L10 : gnd : : : :
|
344 |
|
|
VCCINT : L11 : power : : 1.2V : :
|
345 |
|
|
GND : L12 : gnd : : : :
|
346 |
|
|
VCCINT : L13 : power : : 1.2V : :
|
347 |
|
|
GND : L14 : gnd : : : :
|
348 |
|
|
data_port_address[1] : L15 : output : LVTTL : : 2 : N
|
349 |
|
|
data_port_address[0] : L16 : output : LVTTL : : 2 : N
|
350 |
|
|
GNDA_PLL1 : L17 : gnd : : : :
|
351 |
|
|
GNDA_PLL1 : L18 : gnd : : : :
|
352 |
|
|
VREFB2 : L19 : power : : : 2 :
|
353 |
|
|
GND* : L20 : : : : 2 :
|
354 |
|
|
TXD : L21 : output : LVTTL : : 2 : N
|
355 |
|
|
VCCIO2 : L22 : power : : 3.3V : 2 :
|
356 |
|
|
VCCIO6 : M1 : power : : 3.3V : 6 :
|
357 |
|
|
GND+ : M2 : : : : 5 :
|
358 |
|
|
GND+ : M3 : : : : 5 :
|
359 |
|
|
VCCA_PLL3 : M4 : power : : 1.2V : :
|
360 |
|
|
VCCD_PLL3 : M5 : power : : 1.2V : :
|
361 |
|
|
VCCA_PLL4 : M6 : power : : 1.2V : :
|
362 |
|
|
GND : M7 : gnd : : : :
|
363 |
|
|
VCCINT : M8 : power : : 1.2V : :
|
364 |
|
|
GND : M9 : gnd : : : :
|
365 |
|
|
VCCINT : M10 : power : : 1.2V : :
|
366 |
|
|
GND : M11 : gnd : : : :
|
367 |
|
|
VCCINT : M12 : power : : 1.2V : :
|
368 |
|
|
GND : M13 : gnd : : : :
|
369 |
|
|
VCCINT : M14 : power : : 1.2V : :
|
370 |
|
|
GND : M15 : gnd : : : :
|
371 |
|
|
VCCD_PLL1 : M16 : power : : 1.2V : :
|
372 |
|
|
VCCA_PLL1 : M17 : power : : 1.2V : :
|
373 |
|
|
VCCD_PLL2 : M18 : power : : 1.2V : :
|
374 |
|
|
VCCA_PLL2 : M19 : power : : 1.2V : :
|
375 |
|
|
GND+ : M20 : : : : 2 :
|
376 |
|
|
GND+ : M21 : : : : 2 :
|
377 |
|
|
VCCIO1 : M22 : power : : 3.3V : 1 :
|
378 |
|
|
GND* : N1 : : : : 6 :
|
379 |
|
|
GND* : N2 : : : : 6 :
|
380 |
|
|
GND+ : N3 : : : : 6 :
|
381 |
|
|
GND+ : N4 : : : : 6 :
|
382 |
|
|
GNDA_PLL3 : N5 : gnd : : : :
|
383 |
|
|
GNDA_PLL3 : N6 : gnd : : : :
|
384 |
|
|
GND* : N7 : : : : 6 :
|
385 |
|
|
GND* : N8 : : : : 6 :
|
386 |
|
|
VCCPD6 : N9 : power : : 3.3V : 6 :
|
387 |
|
|
GND : N10 : gnd : : : :
|
388 |
|
|
VCCINT : N11 : power : : 1.2V : :
|
389 |
|
|
GND : N12 : gnd : : : :
|
390 |
|
|
VCCINT : N13 : power : : 1.2V : :
|
391 |
|
|
GND : N14 : gnd : : : :
|
392 |
|
|
MemoryWData[4] : N15 : output : LVTTL : : 1 : N
|
393 |
|
|
MemoryWData[6] : N16 : output : LVTTL : : 1 : N
|
394 |
|
|
GNDA_PLL2 : N17 : gnd : : : :
|
395 |
|
|
GNDA_PLL2 : N18 : gnd : : : :
|
396 |
|
|
GND+ : N19 : : : : 1 :
|
397 |
|
|
clock : N20 : input : LVTTL : : 1 : N
|
398 |
|
|
GND* : N21 : : : : 1 :
|
399 |
|
|
MemoryWData[2] : N22 : output : LVTTL : : 1 : N
|
400 |
|
|
GND : P1 : gnd : : : :
|
401 |
|
|
GND* : P2 : : : : 6 :
|
402 |
|
|
GND* : P3 : : : : 6 :
|
403 |
|
|
VREFB6 : P4 : power : : : 6 :
|
404 |
|
|
GND* : P5 : : : : 6 :
|
405 |
|
|
GND* : P6 : : : : 6 :
|
406 |
|
|
GND* : P7 : : : : 6 :
|
407 |
|
|
GND* : P8 : : : : 6 :
|
408 |
|
|
VCCINT : P9 : power : : 1.2V : :
|
409 |
|
|
VCCPD7 : P10 : power : : 3.3V : 7 :
|
410 |
|
|
GND : P11 : gnd : : : :
|
411 |
|
|
VCCINT : P12 : power : : 1.2V : :
|
412 |
|
|
GND : P13 : gnd : : : :
|
413 |
|
|
VCCINT : P14 : power : : 1.2V : :
|
414 |
|
|
VCCPD1 : P15 : power : : 3.3V : 1 :
|
415 |
|
|
GND* : P16 : : : : 1 :
|
416 |
|
|
GND* : P17 : : : : 1 :
|
417 |
|
|
GND* : P18 : : : : 1 :
|
418 |
|
|
MemoryWData[7] : P19 : output : LVTTL : : 1 : N
|
419 |
|
|
GND* : P20 : : : : 1 :
|
420 |
|
|
MemoryWData[3] : P21 : output : LVTTL : : 1 : N
|
421 |
|
|
GND : P22 : gnd : : : :
|
422 |
|
|
GND* : R1 : : : : 6 :
|
423 |
|
|
GND* : R2 : : : : 6 :
|
424 |
|
|
GND* : R3 : : : : 6 :
|
425 |
|
|
GND* : R4 : : : : 6 :
|
426 |
|
|
GND* : R5 : : : : 6 :
|
427 |
|
|
GND* : R6 : : : : 6 :
|
428 |
|
|
GND* : R7 : : : : 6 :
|
429 |
|
|
GND* : R8 : : : : 6 :
|
430 |
|
|
GND* : R9 : : : : 7 :
|
431 |
|
|
GND : R10 : gnd : : : :
|
432 |
|
|
VCC_PLL6_OUT : R11 : power : : 3.3V : 10 :
|
433 |
|
|
VCCA_PLL6 : R12 : power : : 1.2V : :
|
434 |
|
|
VCCPD8 : R13 : power : : 3.3V : 8 :
|
435 |
|
|
GND* : R14 : : : : 8 :
|
436 |
|
|
GND* : R15 : : : : 8 :
|
437 |
|
|
GND* : R16 : : : : 1 :
|
438 |
|
|
GND* : R17 : : : : 1 :
|
439 |
|
|
MemoryWData[1] : R18 : output : LVTTL : : 1 : N
|
440 |
|
|
GND* : R19 : : : : 1 :
|
441 |
|
|
VREFB1 : R20 : power : : : 1 :
|
442 |
|
|
MemoryWData[0] : R21 : output : LVTTL : : 1 : N
|
443 |
|
|
GND* : R22 : : : : 1 :
|
444 |
|
|
GND* : T1 : : : : 6 :
|
445 |
|
|
GND* : T2 : : : : 6 :
|
446 |
|
|
GND* : T3 : : : : 6 :
|
447 |
|
|
GND* : T4 : : : : 6 :
|
448 |
|
|
GND* : T5 : : : : 6 :
|
449 |
|
|
GND* : T6 : : : : 6 :
|
450 |
|
|
GND* : T7 : : : : 7 :
|
451 |
|
|
GND* : T8 : : : : 7 :
|
452 |
|
|
GND* : T9 : : : : 7 :
|
453 |
|
|
GND* : T10 : : : : 7 :
|
454 |
|
|
GNDA_PLL6 : T11 : gnd : : : :
|
455 |
|
|
GNDA_PLL6 : T12 : gnd : : : :
|
456 |
|
|
data_port_address[11] : T13 : output : LVTTL : : 8 : N
|
457 |
|
|
GND* : T14 : : : : 8 :
|
458 |
|
|
GND* : T15 : : : : 8 :
|
459 |
|
|
GND* : T16 : : : : 8 :
|
460 |
|
|
GND* : T17 : : : : 1 :
|
461 |
|
|
GND* : T18 : : : : 1 :
|
462 |
|
|
GND* : T19 : : : : 1 :
|
463 |
|
|
GND* : T20 : : : : 1 :
|
464 |
|
|
GND* : T21 : : : : 1 :
|
465 |
|
|
GND* : T22 : : : : 1 :
|
466 |
|
|
GND* : U1 : : : : 6 :
|
467 |
|
|
GND* : U2 : : : : 6 :
|
468 |
|
|
VREFB6 : U3 : power : : : 6 :
|
469 |
|
|
GND* : U4 : : : : 6 :
|
470 |
|
|
GND* : U5 : : : : 6 :
|
471 |
|
|
GND* : U6 : : : : 7 :
|
472 |
|
|
GND* : U7 : : : : 7 :
|
473 |
|
|
GND* : U8 : : : : 7 :
|
474 |
|
|
GND* : U9 : : : : 7 :
|
475 |
|
|
GND* : U10 : : : : 7 :
|
476 |
|
|
VCCD_PLL6 : U11 : power : : 1.2V : :
|
477 |
|
|
data_port_address[5] : U12 : output : LVTTL : : 8 : N
|
478 |
|
|
MemoryWData[20] : U13 : output : LVTTL : : 8 : N
|
479 |
|
|
GND* : U14 : : : : 8 :
|
480 |
|
|
GND* : U15 : : : : 8 :
|
481 |
|
|
GND* : U16 : : : : 8 :
|
482 |
|
|
GND* : U17 : : : : 1 :
|
483 |
|
|
GND* : U18 : : : : 1 :
|
484 |
|
|
GND* : U19 : : : : 1 :
|
485 |
|
|
GND* : U20 : : : : 1 :
|
486 |
|
|
GND* : U21 : : : : 1 :
|
487 |
|
|
GND* : U22 : : : : 1 :
|
488 |
|
|
GND* : V1 : : : : 6 :
|
489 |
|
|
GND* : V2 : : : : 6 :
|
490 |
|
|
GND* : V3 : : : : 6 :
|
491 |
|
|
GND* : V4 : : : : 6 :
|
492 |
|
|
PORSEL : V5 : : : : 7 :
|
493 |
|
|
GND* : V6 : : : : 7 :
|
494 |
|
|
GND* : V7 : : : : 7 :
|
495 |
|
|
GND* : V8 : : : : 7 :
|
496 |
|
|
MemoryWData[31] : V9 : output : LVTTL : : 10 : N
|
497 |
|
|
GND* : V10 : : : : 7 :
|
498 |
|
|
data_port_address[12] : V11 : output : LVTTL : : 8 : N
|
499 |
|
|
data_port_address[13] : V12 : output : LVTTL : : 8 : N
|
500 |
|
|
GND* : V13 : : : : 8 :
|
501 |
|
|
GND* : V14 : : : : 8 :
|
502 |
|
|
GND* : V15 : : : : 8 :
|
503 |
|
|
GND* : V16 : : : : 8 :
|
504 |
|
|
VCCSEL : V17 : : : : 8 :
|
505 |
|
|
GND* : V18 : : : : 1 :
|
506 |
|
|
GND* : V19 : : : : 1 :
|
507 |
|
|
VREFB1 : V20 : power : : : 1 :
|
508 |
|
|
GND* : V21 : : : : 1 :
|
509 |
|
|
GND* : V22 : : : : 1 :
|
510 |
|
|
GND* : W1 : : : : 6 :
|
511 |
|
|
GND* : W2 : : : : 6 :
|
512 |
|
|
GND* : W3 : : : : 6 :
|
513 |
|
|
GND* : W4 : : : : 6 :
|
514 |
|
|
GND* : W5 : : : : 7 :
|
515 |
|
|
VREFB7 : W6 : power : : : 7 :
|
516 |
|
|
GND* : W7 : : : : 7 :
|
517 |
|
|
VREFB7 : W8 : power : : : 7 :
|
518 |
|
|
GND* : W9 : : : : 10 :
|
519 |
|
|
GND* : W10 : : : : 7 :
|
520 |
|
|
data_port_address[6] : W11 : output : LVTTL : : 8 : N
|
521 |
|
|
data_port_address[3] : W12 : output : LVTTL : : 8 : N
|
522 |
|
|
data_port_address[4] : W13 : output : LVTTL : : 8 : N
|
523 |
|
|
GND* : W14 : : : : 8 :
|
524 |
|
|
GND* : W15 : : : : 8 :
|
525 |
|
|
GND* : W16 : : : : 8 :
|
526 |
|
|
GND* : W17 : : : : 8 :
|
527 |
|
|
nCONFIG : W18 : : : : 8 :
|
528 |
|
|
GND* : W19 : : : : 1 :
|
529 |
|
|
GND* : W20 : : : : 1 :
|
530 |
|
|
GND* : W21 : : : : 1 :
|
531 |
|
|
GND* : W22 : : : : 1 :
|
532 |
|
|
GND* : Y1 : : : : 6 :
|
533 |
|
|
GND* : Y2 : : : : 6 :
|
534 |
|
|
GND* : Y3 : : : : 7 :
|
535 |
|
|
PLL_ENA : Y4 : : : : 7 :
|
536 |
|
|
GND* : Y5 : : : : 7 :
|
537 |
|
|
GND* : Y6 : : : : 7 :
|
538 |
|
|
GND* : Y7 : : : : 7 :
|
539 |
|
|
GND* : Y8 : : : : 7 :
|
540 |
|
|
GND* : Y9 : : : : 10 :
|
541 |
|
|
GND* : Y10 : : : : 7 :
|
542 |
|
|
GND* : Y11 : : : : 7 :
|
543 |
|
|
data_port_address[8] : Y12 : output : LVTTL : : 8 : N
|
544 |
|
|
data_port_address[10] : Y13 : output : LVTTL : : 8 : N
|
545 |
|
|
GND* : Y14 : : : : 8 :
|
546 |
|
|
MemoryWData[28] : Y15 : output : LVTTL : : 8 : N
|
547 |
|
|
MemoryWData[17] : Y16 : output : LVTTL : : 8 : N
|
548 |
|
|
GND* : Y17 : : : : 8 :
|
549 |
|
|
MemoryWData[21] : Y18 : output : LVTTL : : 8 : N
|
550 |
|
|
VREFB8 : Y19 : power : : : 8 :
|
551 |
|
|
GND* : Y20 : : : : 8 :
|
552 |
|
|
GND* : Y21 : : : : 1 :
|
553 |
|
|
GND* : Y22 : : : : 1 :
|