OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [adv_debug_sys/] [Hardware/] [adv_dbg_if/] [rtl/] [xml/] [adv_dbg_if_wb_cpu0.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
adv_debug_sys
39
adv_dbg_if
40
wb_cpu0
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46
 
47 133 jt_eaton
 
48
 
49
 
50 135 jt_eaton
51
  gen_verilog
52
  104.0
53
  none
54
  :*Simulation:*
55
  tools/verilog/gen_verilog
56
    
57
    
58
      destination
59
      wb_cpu0
60
    
61
  
62
63 131 jt_eaton
 
64
 
65
 
66
 
67
 
68
 
69
 
70
 
71
 
72 135 jt_eaton
73 131 jt_eaton
 
74
 
75
 
76
 
77
 
78 135 jt_eaton
79 131 jt_eaton
 
80
 
81
 
82 135 jt_eaton
   
83
      fs-sim
84 131 jt_eaton
 
85 135 jt_eaton
      
86
        
87
        ../verilog/wb_cpu0_defines.v
88
        verilogSource
89
        include
90
      
91 131 jt_eaton
 
92 135 jt_eaton
      
93
        
94
        ../verilog/adbg_or1k_defines.v
95
        verilogSource
96
        include
97
      
98 131 jt_eaton
 
99 135 jt_eaton
      
100
        
101
        ../verilog/adbg_wb_defines.v
102
        verilogSource
103
        include
104
      
105 131 jt_eaton
 
106 135 jt_eaton
      
107
        
108
        ../verilog/adbg_top.v
109
        verilogSource
110
        module
111
      
112 131 jt_eaton
 
113 135 jt_eaton
      
114
        crc32
115
        ../verilog/adbg_crc32.v
116
        verilogSource
117
        module
118
      
119 131 jt_eaton
 
120
 
121 135 jt_eaton
      
122
        or1k_biu
123
        ../verilog/adbg_or1k_biu.v
124
        verilogSource
125
        module
126
      
127 131 jt_eaton
 
128
 
129 135 jt_eaton
      
130
        or1k_module
131
        ../verilog/adbg_or1k_module.v
132
        verilogSource
133
        module
134
      
135 131 jt_eaton
 
136
 
137 135 jt_eaton
      
138
        or1k_status_reg
139
        ../verilog/adbg_or1k_status_reg.v
140
        verilogSource
141
        module
142
      
143 131 jt_eaton
 
144
 
145 135 jt_eaton
      
146
        wb_biu
147
        ../verilog/adbg_wb_biu.v
148
        verilogSource
149
        module
150
      
151 131 jt_eaton
 
152 135 jt_eaton
      
153
        wb_module
154
        ../verilog/adbg_wb_module.v
155
        verilogSource
156
        module
157
      
158 131 jt_eaton
 
159
 
160 135 jt_eaton
      
161
        bytefifo
162
        ../verilog/adbg_bytefifo.v
163
        verilogSource
164
        module
165
      
166 131 jt_eaton
 
167 135 jt_eaton
      
168
        syncflop
169
        ../verilog/adbg_syncflop.v
170
        verilogSource
171
        module
172
      
173 131 jt_eaton
 
174 135 jt_eaton
      
175
        syncreg
176
        ../verilog/adbg_syncreg.v
177
        verilogSource
178
        module
179
      
180 131 jt_eaton
 
181
 
182
 
183 135 jt_eaton
   
184 131 jt_eaton
 
185
 
186 135 jt_eaton
  
187 131 jt_eaton
 
188
 
189
 
190
 
191
 
192 135 jt_eaton
193
       
194 131 jt_eaton
 
195
 
196 135 jt_eaton
              
197
              jtag
198
              
199
              
200
                                   ipxact:library="adv_debug_sys"
201
                                   ipxact:name="adv_dbg_if"
202
                                   ipxact:version="jtag_i"/>
203
              
204
              
205 131 jt_eaton
 
206
 
207
 
208
 
209 135 jt_eaton
             
210
              cpu0
211
              
212
              
213
                                   ipxact:library="adv_debug_sys"
214
                                   ipxact:name="adv_dbg_if"
215
                                   ipxact:version="cpu0_i"/>
216
              
217
              
218 131 jt_eaton
 
219
 
220 135 jt_eaton
              
221
              wb
222
              
223
              
224
                                   ipxact:library="adv_debug_sys"
225
                                   ipxact:name="adv_dbg_if"
226
                                   ipxact:version="wb_i"/>
227
              
228
              
229 131 jt_eaton
 
230
 
231
 
232
 
233
 
234
 
235 135 jt_eaton
              
236
              verilog
237
              
238
              
239
                                   ipxact:library="Testbench"
240
                                   ipxact:name="toolflow"
241
                                   ipxact:version="verilog"/>
242
              
243
              
244 131 jt_eaton
 
245
 
246
 
247
 
248
 
249
 
250 135 jt_eaton
              
251
              sim:*Simulation:*
252
              Verilog
253
              
254
                     
255
                            fs-sim
256
                     
257
              
258 131 jt_eaton
 
259
 
260 135 jt_eaton
              
261
              syn:*Synthesis:*
262
              Verilog
263
              
264
                     
265
                            fs-sim
266
                     
267
              
268 131 jt_eaton
 
269 135 jt_eaton
              
270
              doc
271
              
272
              
273
                                   ipxact:library="Testbench"
274
                                   ipxact:name="toolflow"
275
                                   ipxact:version="documentation"/>
276
              
277
              :*Documentation:*
278
              Verilog
279
              
280 131 jt_eaton
 
281
 
282
 
283 135 jt_eaton
      
284 131 jt_eaton
 
285
 
286
 
287
 
288 135 jt_eaton
289 131 jt_eaton
 
290
 
291
 
292 135 jt_eaton
293 131 jt_eaton
 
294
 
295
 
296 135 jt_eaton
297 131 jt_eaton
 
298
 
299
 
300
 
301
 
302
 
303
 
304
 
305
 
306
 
307
 
308
 
309 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.