OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [adv_debug_sys/] [Hardware/] [adv_dbg_if/] [rtl/] [xml/] [adv_dbg_if_wb_cpu2_jsp.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
adv_debug_sys
39
adv_dbg_if
40
wb_cpu2_jsp
41 131 jt_eaton
 
42
 
43
 
44
 
45
 
46
 
47
 
48
 
49 135 jt_eaton
50 131 jt_eaton
 
51
 
52 133 jt_eaton
 
53
 
54
 
55 135 jt_eaton
56
  gen_verilog
57
  104.0
58
  none
59
  :*Simulation:*
60
  tools/verilog/gen_verilog
61
    
62
    
63
      destination
64
      wb_cpu2_jsp
65
    
66
  
67
68 131 jt_eaton
 
69
 
70
 
71
 
72
 
73
 
74
 
75
 
76
 
77 135 jt_eaton
78 131 jt_eaton
 
79
 
80
 
81
 
82
 
83 135 jt_eaton
84 131 jt_eaton
 
85
 
86
 
87 135 jt_eaton
   
88
      fs-sim
89 131 jt_eaton
 
90 135 jt_eaton
      
91
        
92
        ../verilog/wb_cpu2_jsp_defines.v
93
        verilogSource
94
        include
95
      
96 131 jt_eaton
 
97 135 jt_eaton
      
98
        
99
        ../verilog/adbg_or1k_defines.v
100
        verilogSource
101
        include
102
      
103 131 jt_eaton
 
104 135 jt_eaton
      
105
        
106
        ../verilog/adbg_wb_defines.v
107
        verilogSource
108
        include
109
      
110 131 jt_eaton
 
111 135 jt_eaton
      
112
        
113
        ../verilog/adbg_top.v
114
        verilogSource
115
        module
116
      
117 131 jt_eaton
 
118 135 jt_eaton
      
119
        crc32
120
        ../verilog/adbg_crc32.v
121
        verilogSource
122
        module
123
      
124 131 jt_eaton
 
125 135 jt_eaton
      
126
        jsp_biu
127
        ../verilog/adbg_jsp_biu.v
128
        verilogSource
129
        module
130
      
131 131 jt_eaton
 
132 135 jt_eaton
      
133
        jsp_module
134
        ../verilog/adbg_jsp_module.v
135
        verilogSource
136
        module
137
      
138 131 jt_eaton
 
139 135 jt_eaton
      
140
        or1k_biu
141
        ../verilog/adbg_or1k_biu.v
142
        verilogSource
143
        module
144
      
145 131 jt_eaton
 
146
 
147 135 jt_eaton
      
148
        or1k_module
149
        ../verilog/adbg_or1k_module.v
150
        verilogSource
151
        module
152
      
153 131 jt_eaton
 
154
 
155 135 jt_eaton
      
156
        or1k_status_reg
157
        ../verilog/adbg_or1k_status_reg.v
158
        verilogSource
159
        module
160
      
161 131 jt_eaton
 
162
 
163 135 jt_eaton
      
164
        wb_biu
165
        ../verilog/adbg_wb_biu.v
166
        verilogSource
167
        module
168
      
169 131 jt_eaton
 
170 135 jt_eaton
      
171
        wb_module
172
        ../verilog/adbg_wb_module.v
173
        verilogSource
174
        module
175
      
176 131 jt_eaton
 
177
 
178 135 jt_eaton
      
179
        bytefifo
180
        ../verilog/adbg_bytefifo.v
181
        verilogSource
182
        module
183
      
184 131 jt_eaton
 
185 135 jt_eaton
      
186
        syncflop
187
        ../verilog/adbg_syncflop.v
188
        verilogSource
189
        module
190
      
191 131 jt_eaton
 
192 135 jt_eaton
      
193
        syncreg
194
        ../verilog/adbg_syncreg.v
195
        verilogSource
196
        module
197
      
198 131 jt_eaton
 
199
 
200
 
201 135 jt_eaton
   
202 131 jt_eaton
 
203
 
204 135 jt_eaton
  
205 131 jt_eaton
 
206
 
207
 
208
 
209
 
210 135 jt_eaton
211
       
212 131 jt_eaton
 
213
 
214 135 jt_eaton
              
215
              jtag
216
              
217
              
218
                                   ipxact:library="adv_debug_sys"
219
                                   ipxact:name="adv_dbg_if"
220
                                   ipxact:version="jtag_i"/>
221
              
222
              
223 131 jt_eaton
 
224
 
225 135 jt_eaton
              
226
              cpu0
227
              
228
              
229
                                   ipxact:library="adv_debug_sys"
230
                                   ipxact:name="adv_dbg_if"
231
                                   ipxact:version="cpu0_i"/>
232
              
233
              
234 131 jt_eaton
 
235
 
236 135 jt_eaton
              
237
              wb
238
              
239
              
240
                                   ipxact:library="adv_debug_sys"
241
                                   ipxact:name="adv_dbg_if"
242
                                   ipxact:version="wb_i"/>
243
              
244
              
245 131 jt_eaton
 
246
 
247
 
248 135 jt_eaton
              
249
              cpu1
250
              
251
              
252
                                   ipxact:library="adv_debug_sys"
253
                                   ipxact:name="adv_dbg_if"
254
                                   ipxact:version="cpu1_i"/>
255
              
256
              
257 131 jt_eaton
 
258
 
259
 
260 135 jt_eaton
              
261
              jsp
262
              
263
              
264
                                   ipxact:library="adv_debug_sys"
265
                                   ipxact:name="adv_dbg_if"
266
                                   ipxact:version="jsp_i"/>
267
              
268
              
269 131 jt_eaton
 
270
 
271
 
272
 
273
 
274
 
275
 
276 135 jt_eaton
              
277
              verilog
278
              
279
              
280
                                   ipxact:library="Testbench"
281
                                   ipxact:name="toolflow"
282
                                   ipxact:version="verilog"/>
283
              
284
              
285 131 jt_eaton
 
286
 
287
 
288
 
289
 
290
 
291 135 jt_eaton
              
292
              sim:*Simulation:*
293
              Verilog
294
              
295
                     
296
                            fs-sim
297
                     
298
              
299 131 jt_eaton
 
300
 
301 135 jt_eaton
              
302
              syn:*Synthesis:*
303
              Verilog
304
              
305
                     
306
                            fs-sim
307
                     
308
              
309 131 jt_eaton
 
310 135 jt_eaton
              
311
              doc
312
              
313
              
314
                                   ipxact:library="Testbench"
315
                                   ipxact:name="toolflow"
316
                                   ipxact:version="documentation"/>
317
              
318
              :*Documentation:*
319
              Verilog
320
              
321 131 jt_eaton
 
322
 
323
 
324 135 jt_eaton
      
325 131 jt_eaton
 
326
 
327
 
328
 
329 135 jt_eaton
330 131 jt_eaton
 
331
 
332 135 jt_eaton
int_o
333
wire
334
out
335
336 131 jt_eaton
 
337
 
338
 
339 135 jt_eaton
340 131 jt_eaton
 
341
 
342
 
343 135 jt_eaton
344 131 jt_eaton
 
345
 
346
 
347
 
348
 
349
 
350
 
351
 
352
 
353
 
354
 
355
 
356 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.