OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [wishbone/] [ip/] [wb_uart16550/] [rtl/] [xml/] [wb_uart16550_bus16_big.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
wishbone
39
wb_uart16550
40
bus16_big
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46
 
47 135 jt_eaton
 wb_clk
48
  
49
  
50
      
51
        
52
    
53
      
54
        clk
55
        wb_clk_i
56
      
57
    
58
        
59
      
60
  
61
 
62 131 jt_eaton
 
63
 
64 135 jt_eaton
 wb_reset
65
  
66
  
67
      
68
  
69
    
70
      
71
        reset
72
        wb_rst_i
73
      
74
    
75
        
76
      
77
  
78
 
79 131 jt_eaton
 
80
 
81
 
82
 
83 135 jt_eaton
wb
84
   
85
  
86
      
87
        
88
     
89 131 jt_eaton
 
90 135 jt_eaton
        
91
         adr
92
         
93
         wb_adr_i
94
           71
95
         
96
       
97 131 jt_eaton
 
98
 
99 135 jt_eaton
        
100
         wdata
101
         
102
         wb_dat_i
103
           150
104
         
105
       
106 131 jt_eaton
 
107
 
108 135 jt_eaton
        
109
         rdata
110
         
111
         wb_dat_o
112
           150
113
         
114
       
115 131 jt_eaton
 
116
 
117 135 jt_eaton
        
118
         sel
119
         
120
         wb_sel_i
121
           10
122
         
123
       
124 131 jt_eaton
 
125
 
126
 
127 135 jt_eaton
        
128
         ack
129
         
130
         wb_ack_o
131
         
132
       
133 131 jt_eaton
 
134
 
135 135 jt_eaton
        
136
         cyc
137
         
138
         wb_cyc_i
139
         
140
       
141 131 jt_eaton
 
142
 
143
 
144 135 jt_eaton
        
145
         stb
146
         
147
         wb_stb_i
148
         
149
       
150 131 jt_eaton
 
151
 
152 135 jt_eaton
        
153
         we
154
         
155
         wb_we_i
156
         
157
       
158 131 jt_eaton
 
159
 
160
 
161
 
162
 
163 135 jt_eaton
     
164
 
165
        
166
      
167
   big
168
   8
169
     
170 131 jt_eaton
 
171
 
172 135 jt_eaton
173 131 jt_eaton
 
174 135 jt_eaton
175 131 jt_eaton
 
176
 
177
 
178
 
179
 
180
 
181 135 jt_eaton
182 133 jt_eaton
 
183
 
184
 
185 131 jt_eaton
 
186 135 jt_eaton
187
  gen_registers
188
  102.1
189
  none
190
  :*common:*
191
  tools/regtool/gen_registers
192
    
193
    
194
      bus_intf
195
      wb
196
    
197
    
198
      dest_dir
199
      ../verilog
200
    
201
  
202
203 131 jt_eaton
 
204
 
205
 
206
 
207 135 jt_eaton
208
  gen_verilog
209
  104.0
210
  none
211
  :*common:*
212
  tools/verilog/gen_verilog
213
   
214
    
215
      destination
216
      wb_uart16550_bus16_big
217
    
218
  
219
220 131 jt_eaton
 
221
 
222
 
223
 
224
 
225 135 jt_eaton
226 131 jt_eaton
 
227
 
228 135 jt_eaton
  
229 131 jt_eaton
 
230
 
231 135 jt_eaton
    
232
      fs-common
233 131 jt_eaton
 
234 135 jt_eaton
      
235
        
236
        ../verilog/top.body
237
        verilogSourcefragment
238
      
239 131 jt_eaton
 
240
 
241
 
242 135 jt_eaton
    
243 131 jt_eaton
 
244
 
245
 
246 135 jt_eaton
    
247
      fs-sim
248 131 jt_eaton
 
249 135 jt_eaton
      
250
        
251
        ../verilog/copyright.v
252
        verilogSourceinclude
253
      
254 131 jt_eaton
 
255
 
256 135 jt_eaton
      
257
        
258
        ../verilog/common/wb_uart16550_bus16_big
259
        verilogSourcemodule
260
      
261 131 jt_eaton
 
262
 
263 135 jt_eaton
      
264
        
265
        ../verilog/defines
266
        verilogSourceinclude
267
      
268 131 jt_eaton
 
269 135 jt_eaton
      
270
        wb
271
        ../verilog/wb_uart16550_bus16_big_wb
272
        verilogSourcemodule
273
      
274 131 jt_eaton
 
275
 
276 135 jt_eaton
      
277
        raminfr
278
        ../verilog/raminfr
279
        verilogSourcemodule
280
      
281 131 jt_eaton
 
282 135 jt_eaton
      
283
        receiver
284
        ../verilog/receiver
285
        verilogSourcemodule
286
      
287 131 jt_eaton
 
288 135 jt_eaton
      
289
        regs
290
        ../verilog/regs
291
        verilogSourcemodule
292
      
293 131 jt_eaton
 
294 135 jt_eaton
      
295
        rfifo
296
        ../verilog/rfifo
297
        verilogSourcemodule
298
      
299 131 jt_eaton
 
300 135 jt_eaton
      
301
        sync_flops
302
        ../verilog/sync_flops
303
        verilogSourcemodule
304
      
305 131 jt_eaton
 
306 135 jt_eaton
      
307
        tfifo
308
        ../verilog/tfifo
309
        verilogSourcemodule
310
      
311 131 jt_eaton
 
312 135 jt_eaton
      
313
        transmitter
314
        ../verilog/transmitter
315
        verilogSourcemodule
316
      
317 131 jt_eaton
 
318 135 jt_eaton
      
319
        wb_fsm
320
        ../verilog/wb_fsm
321
        verilogSourcemodule
322
      
323 131 jt_eaton
 
324 135 jt_eaton
      
325
        dest_dir../views/sim/
326
        verilogSourcelibraryDir
327
      
328 131 jt_eaton
 
329
 
330
 
331 135 jt_eaton
    
332 131 jt_eaton
 
333
 
334 135 jt_eaton
    
335
      fs-syn
336 131 jt_eaton
 
337 135 jt_eaton
      
338
        
339
        ../verilog/copyright.v
340
        verilogSourceinclude
341
      
342 131 jt_eaton
 
343
 
344 135 jt_eaton
      
345
        
346
        ../verilog/common/wb_uart16550_bus16_big
347
        verilogSourcemodule
348
      
349 131 jt_eaton
 
350
 
351
 
352
 
353 135 jt_eaton
      
354
        
355
        ../verilog/defines
356
        verilogSourceinclude
357
      
358 131 jt_eaton
 
359 135 jt_eaton
      
360
        wb
361
        ../verilog/wb_uart16550_bus16_big_wb
362
        verilogSourcemodule
363
      
364 131 jt_eaton
 
365
 
366 135 jt_eaton
      
367
        raminfr
368
        ../verilog/raminfr
369
        verilogSourcemodule
370
      
371 131 jt_eaton
 
372 135 jt_eaton
      
373
        receiver
374
        ../verilog/receiver
375
        verilogSourcemodule
376
      
377 131 jt_eaton
 
378 135 jt_eaton
      
379
        regs
380
        ../verilog/regs
381
        verilogSourcemodule
382
      
383 131 jt_eaton
 
384 135 jt_eaton
      
385
        rfifo
386
        ../verilog/rfifo
387
        verilogSourcemodule
388
      
389 131 jt_eaton
 
390 135 jt_eaton
      
391
        sync_flops
392
        ../verilog/sync_flops
393
        verilogSourcemodule
394
      
395 131 jt_eaton
 
396 135 jt_eaton
      
397
        tfifo
398
        ../verilog/tfifo
399
        verilogSourcemodule
400
      
401 131 jt_eaton
 
402 135 jt_eaton
      
403
        transmitter
404
        ../verilog/transmitter
405
        verilogSourcemodule
406
      
407 131 jt_eaton
 
408 135 jt_eaton
      
409
        wb_fsm
410
        ../verilog/wb_fsm
411
        verilogSourcemodule
412
      
413 131 jt_eaton
 
414
 
415 135 jt_eaton
    
416 131 jt_eaton
 
417
 
418 135 jt_eaton
  
419 131 jt_eaton
 
420
 
421
 
422
 
423
 
424 135 jt_eaton
425
       
426 131 jt_eaton
 
427 135 jt_eaton
              
428
              verilog
429
              
430
              
431
                                   ipxact:library="Testbench"
432
                                   ipxact:name="toolflow"
433
                                   ipxact:version="verilog"/>
434
              
435
              
436 131 jt_eaton
 
437
 
438
 
439
 
440
 
441 135 jt_eaton
 
442
              
443
              common:*common:*
444 131 jt_eaton
 
445 135 jt_eaton
              Verilog
446
              
447
                     
448
                            fs-common
449
                     
450
              
451 131 jt_eaton
 
452 135 jt_eaton
              
453
              sim:*Simulation:*
454 131 jt_eaton
 
455 135 jt_eaton
              Verilog
456
              
457
                     
458
                            fs-sim
459
                     
460
              
461 131 jt_eaton
 
462 135 jt_eaton
              
463
              syn:*Synthesis:*
464 131 jt_eaton
 
465 135 jt_eaton
              Verilog
466
              
467
                     
468
                            fs-syn
469
                     
470
              
471 131 jt_eaton
 
472
 
473 135 jt_eaton
              
474
              doc
475
              
476
              
477
                                   ipxact:library="Testbench"
478
                                   ipxact:name="toolflow"
479
                                   ipxact:version="documentation"/>
480
              
481
              :*Documentation:*
482
              Verilog
483
              
484 131 jt_eaton
 
485 135 jt_eaton
      
486 131 jt_eaton
 
487
 
488
 
489
 
490 135 jt_eaton
491 131 jt_eaton
 
492 135 jt_eaton
baud_o
493
  wire
494
  out
495
496 131 jt_eaton
 
497 135 jt_eaton
cts_pad_i
498
  wire
499
  in
500
501 131 jt_eaton
 
502 135 jt_eaton
dcd_pad_i
503
  wire
504
  in
505
506 131 jt_eaton
 
507 135 jt_eaton
dsr_pad_i
508
  wire
509
  in
510
511 131 jt_eaton
 
512 135 jt_eaton
dtr_pad_o
513
  wire
514
  out
515
516 131 jt_eaton
 
517 135 jt_eaton
int_o
518
  wire
519
  out
520
521 131 jt_eaton
 
522
 
523 135 jt_eaton
ri_pad_i
524
  wire
525
  in
526
527 131 jt_eaton
 
528 135 jt_eaton
rts_pad_o
529
  wire
530
  out
531
532 131 jt_eaton
 
533 135 jt_eaton
srx_pad_i
534
  wire
535
  in
536
537 131 jt_eaton
 
538 135 jt_eaton
stx_pad_o
539
  wire
540
  out
541
542 131 jt_eaton
 
543
 
544
 
545
 
546 135 jt_eaton
547 131 jt_eaton
 
548 135 jt_eaton
549 131 jt_eaton
 
550
 
551
 
552 135 jt_eaton
553 131 jt_eaton
 
554 135 jt_eaton
555
8
556
 wb
557
558
 wb
559
 0x00
560 131 jt_eaton
 
561 135 jt_eaton
  
562
  mb_microbus
563
  0x100
564
  16
565 131 jt_eaton
 
566
 
567 135 jt_eaton
 
568
   rb_dll_reg
569
   0x0
570
   8
571
   read-only
572
  
573 131 jt_eaton
 
574 135 jt_eaton
 
575
   tr_reg
576
   0x0
577
   8
578
   write-strobe
579
  
580 131 jt_eaton
 
581
 
582 135 jt_eaton
 
583
   ie_dlh_reg
584
   0x1
585
   8
586
   read-only
587
  
588 131 jt_eaton
 
589 135 jt_eaton
 
590
   ie_reg
591
   0x1
592
   4
593
   write-strobe
594
  
595 131 jt_eaton
 
596
 
597 135 jt_eaton
 
598
   dll_reg
599
   0x0
600
   8
601
   write-strobe
602
  
603 131 jt_eaton
 
604
 
605 135 jt_eaton
 
606
   dlh_reg
607
   0x1
608
   8
609
   write-strobe
610
  
611 131 jt_eaton
 
612
 
613
 
614 135 jt_eaton
 
615
   ii_reg
616
   0x2
617
   4
618
   read-only
619
  
620 131 jt_eaton
 
621 135 jt_eaton
 
622
   fc_reg
623
   0x2
624
   8
625
   write-only
626
  
627 131 jt_eaton
 
628
 
629 135 jt_eaton
 
630
   lc_reg
631
   0x3
632
   8
633
   read-write
634
  
635 131 jt_eaton
 
636 135 jt_eaton
 
637
   mc_reg
638
   0x4
639
   5
640
   read-write
641
  
642 131 jt_eaton
 
643 135 jt_eaton
 
644
   ls_reg
645
   0x5
646
   8
647
   read-only
648
  
649 131 jt_eaton
 
650 135 jt_eaton
 
651
   ms_reg
652
   0x6
653
   8
654
   read-only
655
  
656 131 jt_eaton
 
657 135 jt_eaton
 
658
   sr_reg
659
   0x7
660
   8
661
   read-write
662
  
663 131 jt_eaton
 
664
 
665 135 jt_eaton
 
666
   debug_0_reg
667
   0x8
668
   32
669
   read-only
670
  
671 131 jt_eaton
 
672
 
673 135 jt_eaton
 
674
   debug_1_reg
675
   0xc
676
   32
677
   read-only
678
  
679 131 jt_eaton
 
680
 
681 135 jt_eaton
  
682 131 jt_eaton
 
683
 
684 135 jt_eaton
685 131 jt_eaton
 
686 135 jt_eaton
687 131 jt_eaton
 
688
 
689
 
690
 
691 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.