OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [wishbone/] [ip/] [wb_uart16550/] [rtl/] [xml/] [wb_uart16550_bus16_lit.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
wishbone
39
wb_uart16550
40
bus16_lit
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46
 
47 135 jt_eaton
 wb_clk
48
  
49
  
50
      
51
        
52
    
53
      
54
        clk
55
        wb_clk_i
56
      
57
    
58
 
59
        
60
      
61
  
62
 
63 131 jt_eaton
 
64
 
65 135 jt_eaton
 wb_reset
66
  
67
  
68
      
69
        
70
    
71
      
72
        reset
73
        wb_rst_i
74
      
75
    
76
        
77
      
78
  
79
 
80 131 jt_eaton
 
81
 
82
 
83 135 jt_eaton
wb
84
   
85
  
86
      
87
   
88 131 jt_eaton
 
89 135 jt_eaton
     
90 131 jt_eaton
 
91 135 jt_eaton
        
92
         adr
93
         
94
         wb_adr_i
95
           71
96
         
97
       
98 131 jt_eaton
 
99
 
100 135 jt_eaton
        
101
         wdata
102
         
103
         wb_dat_i
104
           150
105
         
106
       
107 131 jt_eaton
 
108
 
109 135 jt_eaton
        
110
         rdata
111
         
112
         wb_dat_o
113
           150
114
         
115
       
116 131 jt_eaton
 
117
 
118 135 jt_eaton
        
119
         sel
120
         
121
         wb_sel_i
122
           10
123
         
124
       
125 131 jt_eaton
 
126
 
127
 
128 135 jt_eaton
        
129
         ack
130
         
131
         wb_ack_o
132
         
133
       
134 131 jt_eaton
 
135
 
136 135 jt_eaton
        
137
         cyc
138
         
139
         wb_cyc_i
140
         
141
       
142 131 jt_eaton
 
143
 
144
 
145 135 jt_eaton
        
146
         stb
147
         
148
         wb_stb_i
149
         
150
       
151 131 jt_eaton
 
152
 
153 135 jt_eaton
        
154
         we
155
         
156
         wb_we_i
157
         
158
       
159 131 jt_eaton
 
160
 
161
 
162
 
163
 
164 135 jt_eaton
     
165 131 jt_eaton
 
166 135 jt_eaton
      
167
      
168
   little
169
   8
170
        
171 131 jt_eaton
 
172
 
173 135 jt_eaton
174 131 jt_eaton
 
175 135 jt_eaton
176 131 jt_eaton
 
177
 
178
 
179
 
180
 
181 133 jt_eaton
 
182 135 jt_eaton
183 133 jt_eaton
 
184
 
185
 
186 131 jt_eaton
 
187
 
188 135 jt_eaton
189
  gen_registers
190
  102.1
191
  none
192
  :*common:*
193
  tools/regtool/gen_registers
194
    
195
    
196
      bus_intf
197
      wb
198
    
199
    
200
      dest_dir
201
      ../verilog
202
    
203
  
204
205 131 jt_eaton
 
206
 
207
 
208
 
209 135 jt_eaton
210
  gen_verilog
211
  104.0
212
  none
213
  :*common:*
214
  tools/verilog/gen_verilog
215
   
216
    
217
      destination
218
      wb_uart16550_bus16_lit
219
    
220
  
221
222 131 jt_eaton
 
223
 
224
 
225
 
226
 
227 135 jt_eaton
228 131 jt_eaton
 
229
 
230 135 jt_eaton
  
231 131 jt_eaton
 
232
 
233 135 jt_eaton
    
234
      fs-common
235 131 jt_eaton
 
236 135 jt_eaton
      
237
        
238
        ../verilog/top.body
239
        verilogSourcefragment
240
      
241 131 jt_eaton
 
242
 
243
 
244 135 jt_eaton
    
245 131 jt_eaton
 
246
 
247
 
248 135 jt_eaton
    
249
      fs-sim
250 131 jt_eaton
 
251 135 jt_eaton
      
252
        
253
        ../verilog/copyright.v
254
        verilogSourceinclude
255
      
256 131 jt_eaton
 
257 135 jt_eaton
      
258
        
259
        ../verilog/common/wb_uart16550_bus16_lit
260
        verilogSourcemodule
261
      
262 131 jt_eaton
 
263
 
264 135 jt_eaton
      
265
        
266
        ../verilog/defines
267
        verilogSourceinclude
268
      
269 131 jt_eaton
 
270 135 jt_eaton
      
271
        wb
272
        ../verilog/wb_uart16550_bus16_lit_wb
273
        verilogSourcemodule
274
      
275 131 jt_eaton
 
276
 
277 135 jt_eaton
      
278
        raminfr
279
        ../verilog/raminfr
280
        verilogSourcemodule
281
      
282 131 jt_eaton
 
283 135 jt_eaton
      
284
        receiver
285
        ../verilog/receiver
286
        verilogSourcemodule
287
      
288 131 jt_eaton
 
289 135 jt_eaton
      
290
        regs
291
        ../verilog/regs
292
        verilogSourcemodule
293
      
294 131 jt_eaton
 
295 135 jt_eaton
      
296
        rfifo
297
        ../verilog/rfifo
298
        verilogSourcemodule
299
      
300 131 jt_eaton
 
301 135 jt_eaton
      
302
        sync_flops
303
        ../verilog/sync_flops
304
        verilogSourcemodule
305
      
306 131 jt_eaton
 
307 135 jt_eaton
      
308
        tfifo
309
        ../verilog/tfifo
310
        verilogSourcemodule
311
      
312 131 jt_eaton
 
313 135 jt_eaton
      
314
        transmitter
315
        ../verilog/transmitter
316
        verilogSourcemodule
317
      
318 131 jt_eaton
 
319 135 jt_eaton
      
320
        wb_fsm
321
        ../verilog/wb_fsm
322
        verilogSourcemodule
323
      
324 131 jt_eaton
 
325
 
326
 
327 135 jt_eaton
    
328 131 jt_eaton
 
329
 
330 135 jt_eaton
    
331
      fs-syn
332 131 jt_eaton
 
333 135 jt_eaton
      
334
        
335
        ../verilog/copyright.v
336
        verilogSourceinclude
337
      
338 131 jt_eaton
 
339 135 jt_eaton
      
340
        
341
        ../verilog/common/wb_uart16550_bus16_lit
342
        verilogSourcemodule
343
      
344 131 jt_eaton
 
345
 
346
 
347
 
348 135 jt_eaton
      
349
        
350
        ../verilog/defines
351
        verilogSourceinclude
352
      
353 131 jt_eaton
 
354 135 jt_eaton
      
355
        wb
356
        ../verilog/wb_uart16550_bus16_lit_wb
357
        verilogSourcemodule
358
      
359 131 jt_eaton
 
360
 
361 135 jt_eaton
      
362
        raminfr
363
        ../verilog/raminfr
364
        verilogSourcemodule
365
      
366 131 jt_eaton
 
367 135 jt_eaton
      
368
        receiver
369
        ../verilog/receiver
370
        verilogSourcemodule
371
      
372 131 jt_eaton
 
373 135 jt_eaton
      
374
        regs
375
        ../verilog/regs
376
        verilogSourcemodule
377
      
378 131 jt_eaton
 
379 135 jt_eaton
      
380
        rfifo
381
        ../verilog/rfifo
382
        verilogSourcemodule
383
      
384 131 jt_eaton
 
385 135 jt_eaton
      
386
        sync_flops
387
        ../verilog/sync_flops
388
        verilogSourcemodule
389
      
390 131 jt_eaton
 
391 135 jt_eaton
      
392
        tfifo
393
        ../verilog/tfifo
394
        verilogSourcemodule
395
      
396 131 jt_eaton
 
397 135 jt_eaton
      
398
        transmitter
399
        ../verilog/transmitter
400
        verilogSourcemodule
401
      
402 131 jt_eaton
 
403 135 jt_eaton
      
404
        wb_fsm
405
        ../verilog/wb_fsm
406
        verilogSourcemodule
407
      
408 131 jt_eaton
 
409
 
410
 
411
 
412 135 jt_eaton
    
413 131 jt_eaton
 
414
 
415
 
416
 
417 135 jt_eaton
  
418 131 jt_eaton
 
419
 
420
 
421
 
422
 
423 135 jt_eaton
424
       
425 131 jt_eaton
 
426
 
427 135 jt_eaton
              
428
              verilog
429
              
430
              
431
                                   ipxact:library="Testbench"
432
                                   ipxact:name="toolflow"
433
                                   ipxact:version="verilog"/>
434
              
435
              
436 131 jt_eaton
 
437
 
438
 
439 135 jt_eaton
 
440
 
441
              
442
              common:*common:*
443 131 jt_eaton
 
444 135 jt_eaton
              Verilog
445
              
446
                     
447
                            fs-common
448
                     
449
              
450 131 jt_eaton
 
451 135 jt_eaton
              
452
              sim:*Simulation:*
453 131 jt_eaton
 
454 135 jt_eaton
              Verilog
455
              
456
                     
457
                            fs-sim
458
                     
459
              
460 131 jt_eaton
 
461 135 jt_eaton
              
462
              syn:*Synthesis:*
463 131 jt_eaton
 
464 135 jt_eaton
              Verilog
465
              
466
                     
467
                            fs-syn
468
                     
469
              
470 131 jt_eaton
 
471
 
472 135 jt_eaton
              
473
              doc
474
              
475
              
476
                                   ipxact:library="Testbench"
477
                                   ipxact:name="toolflow"
478
                                   ipxact:version="documentation"/>
479
              
480
              :*Documentation:*
481
              Verilog
482
              
483 131 jt_eaton
 
484 135 jt_eaton
      
485 131 jt_eaton
 
486
 
487
 
488
 
489 135 jt_eaton
490 131 jt_eaton
 
491 135 jt_eaton
baud_o
492
  wire
493
  out
494
495 131 jt_eaton
 
496 135 jt_eaton
cts_pad_i
497
  wire
498
  in
499
500 131 jt_eaton
 
501 135 jt_eaton
dcd_pad_i
502
  wire
503
  in
504
505 131 jt_eaton
 
506 135 jt_eaton
dsr_pad_i
507
  wire
508
  in
509
510 131 jt_eaton
 
511 135 jt_eaton
dtr_pad_o
512
  wire
513
  out
514
515 131 jt_eaton
 
516 135 jt_eaton
int_o
517
  wire
518
  out
519
520 131 jt_eaton
 
521
 
522 135 jt_eaton
ri_pad_i
523
  wire
524
  in
525
526 131 jt_eaton
 
527 135 jt_eaton
rts_pad_o
528
  wire
529
  out
530
531 131 jt_eaton
 
532 135 jt_eaton
srx_pad_i
533
  wire
534
  in
535
536 131 jt_eaton
 
537 135 jt_eaton
stx_pad_o
538
  wire
539
  out
540
541 131 jt_eaton
 
542
 
543
 
544
 
545 135 jt_eaton
546 131 jt_eaton
 
547 135 jt_eaton
548 131 jt_eaton
 
549
 
550
 
551 135 jt_eaton
552 131 jt_eaton
 
553 135 jt_eaton
554
8
555
 wb
556
557
 wb
558
 0x00
559 131 jt_eaton
 
560 135 jt_eaton
  
561
  mb_microbus
562
  0x100
563
  16
564 131 jt_eaton
 
565
 
566 135 jt_eaton
 
567
   rb_dll_reg
568
   0x0
569
   8
570
   read-only
571
  
572 131 jt_eaton
 
573 135 jt_eaton
 
574
   tr_reg
575
   0x0
576
   8
577
   write-strobe
578
  
579 131 jt_eaton
 
580
 
581 135 jt_eaton
 
582
   ie_dlh_reg
583
   0x1
584
   8
585
   read-only
586
  
587 131 jt_eaton
 
588 135 jt_eaton
 
589
   ie_reg
590
   0x1
591
   4
592
   write-strobe
593
  
594 131 jt_eaton
 
595
 
596 135 jt_eaton
 
597
   dll_reg
598
   0x0
599
   8
600
   write-strobe
601
  
602 131 jt_eaton
 
603
 
604 135 jt_eaton
 
605
   dlh_reg
606
   0x1
607
   8
608
   write-strobe
609
  
610 131 jt_eaton
 
611
 
612
 
613 135 jt_eaton
 
614
   ii_reg
615
   0x2
616
   4
617
   read-only
618
  
619 131 jt_eaton
 
620 135 jt_eaton
 
621
   fc_reg
622
   0x2
623
   8
624
   write-only
625
  
626 131 jt_eaton
 
627
 
628 135 jt_eaton
 
629
   lc_reg
630
   0x3
631
   8
632
   read-write
633
  
634 131 jt_eaton
 
635 135 jt_eaton
 
636
   mc_reg
637
   0x4
638
   5
639
   read-write
640
  
641 131 jt_eaton
 
642 135 jt_eaton
 
643
   ls_reg
644
   0x5
645
   8
646
   read-only
647
  
648 131 jt_eaton
 
649 135 jt_eaton
 
650
   ms_reg
651
   0x6
652
   8
653
   read-only
654
  
655 131 jt_eaton
 
656 135 jt_eaton
 
657
   sr_reg
658
   0x7
659
   8
660
   read-write
661
  
662 131 jt_eaton
 
663
 
664 135 jt_eaton
 
665
   debug_0_reg
666
   0x8
667
   32
668
   read-only
669
  
670 131 jt_eaton
 
671
 
672 135 jt_eaton
 
673
   debug_1_reg
674
   0xc
675
   32
676
   read-only
677
  
678 131 jt_eaton
 
679
 
680
 
681
 
682
 
683
 
684
 
685
 
686
 
687
 
688 135 jt_eaton
  
689 131 jt_eaton
 
690
 
691 135 jt_eaton
692 131 jt_eaton
 
693 135 jt_eaton
694 131 jt_eaton
 
695
 
696
 
697
 
698 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.