OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [Projects/] [opencores.org/] [wishbone/] [ip/] [wb_uart16550/] [rtl/] [xml/] [wb_uart16550_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
wishbone
39
wb_uart16550
40
def
41 131 jt_eaton
 
42
 
43
 
44 135 jt_eaton
45 131 jt_eaton
 
46
 
47 135 jt_eaton
 wb_clk
48
  
49
  
50
      
51
        
52
    
53
      
54
        clk
55
        wb_clk_i
56
      
57
    
58
        
59
      
60
  
61
 
62 131 jt_eaton
 
63
 
64 135 jt_eaton
 wb_reset
65
  
66
  
67
      
68
  
69
    
70
      
71
        reset
72
        wb_rst_i
73
      
74
    
75
        
76
      
77
  
78
 
79 131 jt_eaton
 
80
 
81
 
82
 
83 135 jt_eaton
wb
84
   
85
  
86
      
87
        
88
 
89
     
90 131 jt_eaton
 
91 135 jt_eaton
        
92
         adr
93
         
94
         wb_adr_i
95
           WB_ADDR_WIDTH-10
96
         
97
       
98 131 jt_eaton
 
99
 
100 135 jt_eaton
        
101
         wdata
102
         
103
         wb_dat_i
104
           WB_DATA_WIDTH-10
105
         
106
       
107 131 jt_eaton
 
108
 
109 135 jt_eaton
        
110
         rdata
111
         
112
         wb_dat_o
113
           WB_DATA_WIDTH-10
114
         
115
       
116 131 jt_eaton
 
117
 
118 135 jt_eaton
        
119
         sel
120
         
121
         wb_sel_i
122
         
123
       
124 131 jt_eaton
 
125
 
126 135 jt_eaton
        
127
         ack
128
         
129
         wb_ack_o
130
         
131
       
132 131 jt_eaton
 
133
 
134 135 jt_eaton
        
135
         cyc
136
         
137
         wb_cyc_i
138
         
139
       
140 131 jt_eaton
 
141
 
142
 
143 135 jt_eaton
        
144
         stb
145
         
146
         wb_stb_i
147
         
148
       
149 131 jt_eaton
 
150
 
151 135 jt_eaton
        
152
         we
153
         
154
         wb_we_i
155
         
156
       
157 131 jt_eaton
 
158
 
159
 
160
 
161
 
162
 
163
 
164 135 jt_eaton
     
165
 
166
        
167
      
168
   little
169
   8
170
     
171 131 jt_eaton
 
172
 
173 135 jt_eaton
174 131 jt_eaton
 
175 135 jt_eaton
176 131 jt_eaton
 
177
 
178
 
179
 
180
 
181
 
182 135 jt_eaton
183 131 jt_eaton
 
184 133 jt_eaton
 
185 131 jt_eaton
 
186 135 jt_eaton
187
  gen_registers
188
  102.1
189
  none
190
  :*common:*
191
  tools/regtool/gen_registers
192
    
193
    
194
      bus_intf
195
      wb
196
    
197
    
198
      dest_dir
199
      ../verilog
200
    
201
  
202
203 131 jt_eaton
 
204
 
205
 
206 135 jt_eaton
207
  gen_verilog
208
  104.0
209
  none
210
  :*common:*
211
  tools/verilog/gen_verilog
212
    
213
    
214
      destination
215
      wb_uart16550_def
216
    
217
  
218
219 131 jt_eaton
 
220
 
221
 
222
 
223 135 jt_eaton
224 131 jt_eaton
 
225
 
226 135 jt_eaton
  
227 131 jt_eaton
 
228
 
229 135 jt_eaton
    
230
      fs-sim
231 131 jt_eaton
 
232 135 jt_eaton
      
233
        
234
        ../verilog/copyright.v
235
        verilogSourceinclude
236
      
237 131 jt_eaton
 
238 135 jt_eaton
      
239
        
240
        ../verilog/common/wb_uart16550_def
241
        verilogSourcemodule
242
      
243 131 jt_eaton
 
244 135 jt_eaton
      
245
        
246
        ../verilog/defines
247
        verilogSourceinclude
248
      
249 131 jt_eaton
 
250
 
251 135 jt_eaton
      
252
        wb
253
        ../verilog/wb_uart16550_def_wb
254
        verilogSourcemodule
255
      
256 131 jt_eaton
 
257
 
258 135 jt_eaton
      
259
        raminfr
260
        ../verilog/raminfr
261
        verilogSourcemodule
262
      
263 131 jt_eaton
 
264 135 jt_eaton
      
265
        receiver
266
        ../verilog/receiver
267
        verilogSourcemodule
268
      
269 131 jt_eaton
 
270 135 jt_eaton
      
271
        regs
272
        ../verilog/regs
273
        verilogSourcemodule
274
      
275 131 jt_eaton
 
276 135 jt_eaton
      
277
        rfifo
278
        ../verilog/rfifo
279
        verilogSourcemodule
280
      
281 131 jt_eaton
 
282 135 jt_eaton
      
283
        sync_flops
284
        ../verilog/sync_flops
285
        verilogSourcemodule
286
      
287 131 jt_eaton
 
288 135 jt_eaton
      
289
        tfifo
290
        ../verilog/tfifo
291
        verilogSourcemodule
292
      
293 131 jt_eaton
 
294 135 jt_eaton
      
295
        transmitter
296
        ../verilog/transmitter
297
        verilogSourcemodule
298
      
299 131 jt_eaton
 
300 135 jt_eaton
      
301
        wb_fsm
302
        ../verilog/wb_fsm
303
        verilogSourcemodule
304
      
305 131 jt_eaton
 
306
 
307
 
308
 
309 135 jt_eaton
    
310 131 jt_eaton
 
311
 
312 135 jt_eaton
    
313
      fs-syn
314 131 jt_eaton
 
315 135 jt_eaton
      
316
        
317
        ../verilog/copyright.v
318
        verilogSourceinclude
319
      
320 131 jt_eaton
 
321 135 jt_eaton
      
322
        
323
        ../verilog/common/wb_uart16550_def
324
        verilogSourcemodule
325
      
326 131 jt_eaton
 
327 135 jt_eaton
      
328
        
329
        ../verilog/defines
330
        verilogSourceinclude
331
      
332 131 jt_eaton
 
333 135 jt_eaton
      
334
        wb
335
        ../verilog/wb_uart16550_def_wb
336
        verilogSourcemodule
337
      
338 131 jt_eaton
 
339 135 jt_eaton
      
340
        raminfr
341
        ../verilog/raminfr
342
        verilogSourcemodule
343
      
344 131 jt_eaton
 
345 135 jt_eaton
      
346
        receiver
347
        ../verilog/receiver
348
        verilogSourcemodule
349
      
350 131 jt_eaton
 
351 135 jt_eaton
      
352
        regs
353
        ../verilog/regs
354
        verilogSourcemodule
355
      
356 131 jt_eaton
 
357 135 jt_eaton
      
358
        rfifo
359
        ../verilog/rfifo
360
        verilogSourcemodule
361
      
362 131 jt_eaton
 
363 135 jt_eaton
      
364
        sync_flops
365
        ../verilog/sync_flops
366
        verilogSourcemodule
367
      
368 131 jt_eaton
 
369 135 jt_eaton
      
370
        tfifo
371
        ../verilog/tfifo
372
        verilogSourcemodule
373
      
374 131 jt_eaton
 
375 135 jt_eaton
      
376
        transmitter
377
        ../verilog/transmitter
378
        verilogSourcemodule
379
      
380 131 jt_eaton
 
381 135 jt_eaton
      
382
        wb_fsm
383
        ../verilog/wb_fsm
384
        verilogSourcemodule
385
      
386 131 jt_eaton
 
387
 
388
 
389 135 jt_eaton
    
390 131 jt_eaton
 
391
 
392 135 jt_eaton
    
393
      fs-common
394 131 jt_eaton
 
395 135 jt_eaton
      
396
        
397
        ../verilog/top.body
398
        verilogSourcefragment
399
      
400 131 jt_eaton
 
401 135 jt_eaton
    
402 131 jt_eaton
 
403
 
404
 
405 135 jt_eaton
  
406 131 jt_eaton
 
407
 
408
 
409
 
410
 
411 135 jt_eaton
412
       
413 131 jt_eaton
 
414
 
415 135 jt_eaton
              
416
              verilog
417
              
418
              
419
                                   ipxact:library="Testbench"
420
                                   ipxact:name="toolflow"
421
                                   ipxact:version="verilog"/>
422
              
423
              
424 131 jt_eaton
 
425
 
426
 
427
 
428 135 jt_eaton
 
429
              
430
              common:*common:*
431 131 jt_eaton
 
432 135 jt_eaton
              Verilog
433
              
434
                     
435
                            fs-common
436
                     
437
              
438 131 jt_eaton
 
439
 
440
 
441 135 jt_eaton
              
442
              sim:*Simulation:*
443 131 jt_eaton
 
444 135 jt_eaton
              Verilog
445
              
446
                     
447
                            fs-sim
448
                     
449
              
450 131 jt_eaton
 
451 135 jt_eaton
              
452
              syn:*Synthesis:*
453 131 jt_eaton
 
454 135 jt_eaton
              Verilog
455
              
456
                     
457
                            fs-syn
458
                     
459
              
460 131 jt_eaton
 
461
 
462
 
463
 
464
 
465 135 jt_eaton
              
466
              doc
467
              
468
              
469
                                   ipxact:library="Testbench"
470
                                   ipxact:name="toolflow"
471
                                   ipxact:version="documentation"/>
472
              
473
              :*Documentation:*
474
              Verilog
475
              
476 131 jt_eaton
 
477
 
478
 
479 135 jt_eaton
      
480 131 jt_eaton
 
481
 
482
 
483
 
484
 
485
 
486 135 jt_eaton
487 131 jt_eaton
 
488 135 jt_eaton
baud_o
489
  wire
490
  out
491
492 131 jt_eaton
 
493 135 jt_eaton
cts_pad_i
494
  wire
495
  in
496
497 131 jt_eaton
 
498 135 jt_eaton
dcd_pad_i
499
  wire
500
  in
501
502 131 jt_eaton
 
503 135 jt_eaton
dsr_pad_i
504
  wire
505
  in
506
507 131 jt_eaton
 
508 135 jt_eaton
dtr_pad_o
509
  wire
510
  out
511
512 131 jt_eaton
 
513 135 jt_eaton
int_o
514
  wire
515
  out
516
517 131 jt_eaton
 
518
 
519 135 jt_eaton
ri_pad_i
520
  wire
521
  in
522
523 131 jt_eaton
 
524 135 jt_eaton
rts_pad_o
525
  wire
526
  out
527
528 131 jt_eaton
 
529 135 jt_eaton
srx_pad_i
530
  wire
531
  in
532
533 131 jt_eaton
 
534 135 jt_eaton
stx_pad_o
535
  wire
536
  out
537
538 131 jt_eaton
 
539
 
540
 
541
 
542 135 jt_eaton
543 131 jt_eaton
 
544 135 jt_eaton
545 131 jt_eaton
 
546
 
547
 
548 135 jt_eaton
549
8
550
 wb
551
552
 wb
553
 0x00
554 131 jt_eaton
 
555
 
556
 
557
 
558 135 jt_eaton
  
559
  mb_microbus
560
  0x100
561
  8
562 131 jt_eaton
 
563
 
564 135 jt_eaton
 
565
   rb_dll_reg
566
   0x0
567
   8
568
   read-only
569
  
570 131 jt_eaton
 
571
 
572 135 jt_eaton
 
573
   tr_reg
574
   0x0
575
   8
576
   write-strobe
577
  
578 131 jt_eaton
 
579
 
580 135 jt_eaton
 
581
   ie_dlh_reg
582
   0x1
583
   8
584
   read-only
585
  
586 131 jt_eaton
 
587 135 jt_eaton
 
588
   ie_reg
589
   0x1
590
   4
591
   write-strobe
592
  
593 131 jt_eaton
 
594
 
595
 
596
 
597 135 jt_eaton
 
598
   dll_reg
599
   0x0
600
   8
601
   write-strobe
602
  
603 131 jt_eaton
 
604
 
605 135 jt_eaton
 
606
   dlh_reg
607
   0x1
608
   8
609
   write-strobe
610
  
611 131 jt_eaton
 
612
 
613
 
614
 
615 135 jt_eaton
 
616
   ii_reg
617
   0x2
618
   4
619
   read-only
620
  
621 131 jt_eaton
 
622 135 jt_eaton
 
623
   fc_reg
624
   0x2
625
   8
626
   write-only
627
  
628 131 jt_eaton
 
629 135 jt_eaton
 
630
   lc_reg
631
   0x3
632
   8
633
   read-write
634
   
635
   bits
636
   Bits in character
637
   0
638
   2
639
   
640
   
641
   sb
642
   Stop bits
643
   2
644
   1
645
   
646
   
647
   pe
648
   Parity enable
649
   3
650
   1
651
   
652
   
653
   ep
654
   Even parity
655
   4
656
   1
657
   
658
   
659
   sp
660
   Stick parity
661
   5
662
   1
663
   
664
   
665
   bc
666
   Break control
667
   6
668
   1
669
   
670
   
671
   dlab
672
   Divsior latch access bit
673
   7
674
   1
675
   
676 131 jt_eaton
 
677 135 jt_eaton
  
678 131 jt_eaton
 
679 135 jt_eaton
 
680
   mc_reg
681
   0x4
682
   5
683
   read-write
684
   
685
   dtr
686
   Data transmit ready
687
   0
688
   1
689
   
690
   
691
   rts
692
   Ready to Send
693
   1
694
   1
695
   
696
   
697
   out
698
   Output control
699
   2
700
   2
701
   
702
   
703
   loopback
704
   loopback control
705
   4
706
   1
707
   
708
  
709 131 jt_eaton
 
710 135 jt_eaton
 
711
   ls_reg
712
   0x5
713
   8
714
   read-only
715
  
716 131 jt_eaton
 
717 135 jt_eaton
 
718
   ms_reg
719
   0x6
720
   8
721
   read-only
722
  
723 131 jt_eaton
 
724 135 jt_eaton
 
725
   sr_reg
726
   0x7
727
   8
728
   read-write
729
  
730 131 jt_eaton
 
731
 
732
 
733 135 jt_eaton
  
734
   debug_0_reg
735
   0x8
736
   32
737
   read-only
738
  
739 131 jt_eaton
 
740
 
741 135 jt_eaton
  
742
   debug_1_reg
743
   0xc
744
   32
745
   read-only
746
  
747 131 jt_eaton
 
748
 
749
 
750
 
751
 
752 135 jt_eaton
  
753 131 jt_eaton
 
754
 
755
 
756
 
757
 
758
 
759
 
760
 
761 135 jt_eaton
762 131 jt_eaton
 
763 135 jt_eaton
764 131 jt_eaton
 
765
 
766
 
767
 
768
 
769 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.