OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [Testbench/] [bfms/] [ps2_model/] [rtl/] [xml/] [ps2_model_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
30 135 jt_eaton
31
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
32 131 jt_eaton
xmlns:socgen="http://opencores.org"
33
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
34 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
35
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
36 131 jt_eaton
 
37 135 jt_eaton
opencores.org
38
Testbench
39
ps2_model
40
def
41 131 jt_eaton
 
42 135 jt_eaton
43 131 jt_eaton
 
44 135 jt_eaton
45
  gen_verilog_sim
46
  104.0
47
  none
48
  :*Simulation:*
49
  tools/verilog/gen_verilog
50
    
51
    
52
      destination
53
      ps2_model_def
54
    
55
  
56
57 131 jt_eaton
 
58
 
59 135 jt_eaton
60
  gen_verilog_syn
61
  104.0
62
  none
63
  :*Synthesis:*
64
  tools/verilog/gen_verilog
65
    
66
    
67
      destination
68
      ps2_model_def
69
    
70
  
71
72 131 jt_eaton
 
73
 
74
 
75 135 jt_eaton
76 131 jt_eaton
 
77
 
78
 
79 135 jt_eaton
  
80 131 jt_eaton
 
81 135 jt_eaton
    
82
      fs-sim
83 131 jt_eaton
 
84 135 jt_eaton
      
85
        
86
        ../verilog/copyright
87
        verilogSourceinclude
88
      
89 131 jt_eaton
 
90 135 jt_eaton
      
91
        
92
        ../verilog/sim/ps2_model_def
93
        verilogSourcemodule
94
      
95 131 jt_eaton
 
96
 
97 135 jt_eaton
      
98
        
99
        ../verilog/top.rtl
100
        verilogSourcefragment
101
      
102 131 jt_eaton
 
103 135 jt_eaton
      
104
        
105
        ../verilog/top.tasks
106
        verilogSourcefragment
107
      
108 131 jt_eaton
 
109 135 jt_eaton
      
110
        dest_dir../views/sim/
111
        verilogSourcelibraryDir
112
      
113 131 jt_eaton
 
114
 
115
 
116
 
117
 
118 135 jt_eaton
    
119 131 jt_eaton
 
120
 
121
 
122
 
123 135 jt_eaton
    
124
      fs-syn
125 131 jt_eaton
 
126 135 jt_eaton
      
127
        
128
        ../verilog/copyright
129
        verilogSourceinclude
130
      
131 131 jt_eaton
 
132
 
133 135 jt_eaton
      
134
        
135
        ../verilog/syn/ps2_model_def
136
        verilogSourcemodule
137
      
138 131 jt_eaton
 
139
 
140 135 jt_eaton
      
141
        
142
        ../verilog/top.rtl
143
        verilogSourcefragment
144
      
145 131 jt_eaton
 
146 135 jt_eaton
      
147
        dest_dir../views/syn/
148
        verilogSourcelibraryDir
149
      
150 131 jt_eaton
 
151
 
152 135 jt_eaton
    
153 131 jt_eaton
 
154
 
155
 
156
 
157
 
158
 
159
 
160
 
161 135 jt_eaton
  
162 131 jt_eaton
 
163
 
164
 
165 135 jt_eaton
166 131 jt_eaton
 
167
 
168 134 jt_eaton
 
169 135 jt_eaton
        
170
                        
171
                                Hierarchical
172
                                
173
                        
174
                
175 134 jt_eaton
 
176
 
177
 
178
 
179 135 jt_eaton
  
180 134 jt_eaton
 
181 135 jt_eaton
              
182
              Hierarchical
183
                     Hierarchical
184
              
185 134 jt_eaton
 
186
 
187
 
188 135 jt_eaton
 
189
             
190
              verilog
191
              
192
              
193
                                   ipxact:library="Testbench"
194
                                   ipxact:name="toolflow"
195
                                   ipxact:version="verilog"/>
196
              
197
              
198
 
199
 
200
 
201
 
202
 
203
 
204
              
205
              sim:*Simulation:*
206 131 jt_eaton
 
207 135 jt_eaton
              Verilog
208
              
209
                     
210
                            fs-sim
211
                     
212
              
213 131 jt_eaton
 
214 135 jt_eaton
              
215
              syn:*Synthesis:*
216 131 jt_eaton
 
217 135 jt_eaton
              Verilog
218
              
219
                     
220
                            fs-syn
221
                     
222
              
223 131 jt_eaton
 
224 135 jt_eaton
              
225
              doc
226
              
227
              
228
                                   ipxact:library="Testbench"
229
                                   ipxact:name="toolflow"
230
                                   ipxact:version="documentation"/>
231
              
232
              :*Documentation:*
233
              Verilog
234
              
235 131 jt_eaton
 
236
 
237
 
238 135 jt_eaton
      
239 131 jt_eaton
 
240 135 jt_eaton
241
CLKCNT10'h1f0
242
SIZE10
243
244 131 jt_eaton
 
245 135 jt_eaton
246 131 jt_eaton
 
247 135 jt_eaton
clk
248
wire
249
in
250
251 131 jt_eaton
 
252 135 jt_eaton
reset
253
wire
254
in
255
256 131 jt_eaton
 
257
 
258 135 jt_eaton
ps2_clk
259
wire
260
inout
261
262 131 jt_eaton
 
263 135 jt_eaton
ps2_data
264
wire
265
inout
266
267 131 jt_eaton
 
268 135 jt_eaton
269 131 jt_eaton
 
270 135 jt_eaton
271 131 jt_eaton
 
272
 
273
 
274
 
275
 
276
 
277
 
278
 
279
 
280
 
281
 
282 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.