OpenCores
URL https://opencores.org/ocsvn/socgen/socgen/trunk

Subversion Repositories socgen

[/] [socgen/] [trunk/] [common/] [opencores.org/] [cde/] [ip/] [fifo/] [rtl/] [xml/] [cde_fifo_def.xml] - Blame information for rev 135

Details | Compare with Previous | View Log

Line No. Rev Author Line
1 131 jt_eaton
2
5 135 jt_eaton
6
xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014"
7 131 jt_eaton
xmlns:socgen="http://opencores.org"
8
xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance"
9 135 jt_eaton
xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014
10
http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
11 131 jt_eaton
 
12 135 jt_eaton
opencores.org
13
cde
14
fifo
15
def
16 131 jt_eaton
 
17
 
18
 
19 135 jt_eaton
20 131 jt_eaton
 
21
 
22
 
23 135 jt_eaton
24
  gen_verilog
25
  104.0
26
  none
27
  :*common:*
28
  tools/verilog/gen_verilog
29
  
30
    
31
      destination
32
      fifo_def
33
    
34
  
35
36 131 jt_eaton
 
37
 
38
 
39
 
40
 
41
 
42 135 jt_eaton
43 131 jt_eaton
 
44
 
45
 
46
 
47
 
48
 
49 135 jt_eaton
50 131 jt_eaton
 
51
 
52 134 jt_eaton
 
53 135 jt_eaton
        
54
                        
55
                                Hierarchical
56
                                
57
                        
58 134 jt_eaton
 
59 135 jt_eaton
                        
60
                                verilog
61
                                verilog
62
                                cde_fifo_def
63
                                
64
                                        
65
                                                WIDTH
66
                                                8
67
                                        
68
                                
69
                                
70
                                        fs-sim
71
                                
72
                        
73
                
74 134 jt_eaton
 
75
 
76
 
77 135 jt_eaton
 
78 131 jt_eaton
 
79 135 jt_eaton
  
80 131 jt_eaton
 
81 135 jt_eaton
        
82
        rtl
83
        verilog:Kactus2:
84
        verilog
85
        
86
 
87
 
88
 
89
    
90
              Hierarchical
91
               Hierarchical
92
              
93
 
94
             
95
              verilog
96
              
97
              
98
                                   ipxact:library="Testbench"
99
                                   ipxact:name="toolflow"
100
                                   ipxact:version="verilog"/>
101
              
102
              
103
 
104
             
105
              common:*common:*
106
              Verilog
107
              
108
                     
109
                            fs-common
110
                     
111
              
112
 
113
 
114
 
115
 
116
              
117
              sim:*Simulation:*
118
              Verilog
119
              
120
                     
121
                            fs-sim
122
                     
123
              
124
 
125
              
126
              syn:*Synthesis:*
127
              Verilog
128
              
129
                     
130
                            fs-syn
131
                     
132
              
133
 
134 134 jt_eaton
 
135 131 jt_eaton
 
136
 
137
 
138 135 jt_eaton
        
139
              doc
140
              
141
              
142
                                   ipxact:library="Testbench"
143
                                   ipxact:name="toolflow"
144
                                   ipxact:version="documentation"/>
145
              
146
              :*Documentation:*
147
              Verilog
148
              
149 131 jt_eaton
 
150
 
151
 
152
 
153
 
154 135 jt_eaton
      
155 131 jt_eaton
 
156
 
157
 
158 134 jt_eaton
 
159
 
160 135 jt_eaton
161
WIDTH8
162
SIZE2
163
WORDS4
164
165 134 jt_eaton
 
166
 
167 135 jt_eaton
168 134 jt_eaton
 
169 135 jt_eaton
clk
170
171
wire
172
in
173
174 134 jt_eaton
 
175 135 jt_eaton
reset
176
177
wire
178
in
179
180 134 jt_eaton
 
181 135 jt_eaton
push
182
183
wire
184
in
185
186 134 jt_eaton
 
187 135 jt_eaton
pop
188
189
wire
190
in
191
192 134 jt_eaton
 
193
 
194
 
195
 
196 135 jt_eaton
din
197
198
wire
199
in
200
WIDTH-10
201
202 134 jt_eaton
 
203
 
204 135 jt_eaton
dout
205
206
wire
207
out
208
WIDTH-10
209
210 134 jt_eaton
 
211
 
212 135 jt_eaton
full
213
214
reg
215
out
216
217 134 jt_eaton
 
218 135 jt_eaton
empty
219
220
reg
221
out
222
223 134 jt_eaton
 
224 135 jt_eaton
over_run
225
226
reg
227
out
228
229 134 jt_eaton
 
230 135 jt_eaton
under_run
231
232
reg
233
out
234
235 134 jt_eaton
 
236
 
237 135 jt_eaton
238 134 jt_eaton
 
239 135 jt_eaton
240 134 jt_eaton
 
241
 
242
 
243
 
244 135 jt_eaton
245 134 jt_eaton
 
246 135 jt_eaton
   
247
      fs-common
248 134 jt_eaton
 
249 135 jt_eaton
      
250
        
251
        ../verilog/fifo_def
252
        verilogSourcefragment
253
      
254 134 jt_eaton
 
255
 
256 135 jt_eaton
      
257
        
258
        ../verilog/copyright.v
259
        verilogSourceinclude
260
      
261 134 jt_eaton
 
262
 
263 131 jt_eaton
 
264 135 jt_eaton
   
265 131 jt_eaton
 
266
 
267
 
268 135 jt_eaton
   
269
      fs-sim
270 131 jt_eaton
 
271 135 jt_eaton
    
272
        
273
        ../verilog/common/fifo_def
274
        verilogSourcemodule
275
      
276 131 jt_eaton
 
277
 
278 135 jt_eaton
 
279
      
280
       dest_dir
281
        ../views/sim/
282
        verilogSourcelibraryDir
283
      
284 131 jt_eaton
 
285 135 jt_eaton
  
286 131 jt_eaton
 
287
 
288 135 jt_eaton
   
289
      fs-syn
290 131 jt_eaton
 
291 135 jt_eaton
      
292
        dest_dir
293
        ../views/sim/
294
        verilogSourcelibraryDir
295
      
296 131 jt_eaton
 
297
 
298
 
299 135 jt_eaton
   
300 131 jt_eaton
 
301 135 jt_eaton
    
302 131 jt_eaton
 
303 135 jt_eaton
      fs-lint
304
      
305
        dest_dir../views/sim/
306
        verilogSourcelibraryDir
307
      
308 131 jt_eaton
 
309 135 jt_eaton
    
310 131 jt_eaton
 
311
 
312
 
313
 
314
 
315 135 jt_eaton
316 131 jt_eaton
 
317
 
318
 
319
 
320
 
321
 
322 135 jt_eaton

powered by: WebSVN 2.1.0

© copyright 1999-2024 OpenCores.org, equivalent to Oliscience, all rights reserved. OpenCores®, registered trademark.